• 제목/요약/키워드: 고속 프리에 변환

검색결과 12건 처리시간 0.02초

수중 음향통신에서 위상고정루프와 결합된 등화기의 성능분석 (Performance analysis of joint equalizer and phase-locked loop in underwater acoustic communications)

  • 김승환;김인수;도대원;고석준
    • 한국음향학회지
    • /
    • 제41권2호
    • /
    • pp.166-173
    • /
    • 2022
  • 본 논문에서는 수중 음향통신에서 데이터 복구를 위한 위상고정루프와 결합된 등화기의 성능을 분석하였다. 도플러 주파수가 존재하는 채널환경에서는 등화기 동작만으로는 데이터 복구가 어렵다. 도플러 주파수를 복구하기 위해 등화기는 위상고정루프를 결합하여 사용한다. 등화기와 위상고정루프는 각각 채널의 다중경로와 도플러 주파수를 보상하면서 맞물려 동작하게 된다. 또한, 고속 푸리에 변환을 통해 얻은 초기 주파수 오차를 보상하면, 위상고정루프와 결합된 등화기의 수렴속도를 향상시킬 수 있다. 성능 검증을 위해 호수실험과 해상실험을 진행하였다. 결과적으로, 도플러 주파수의 보상 유무와 상관없이 위상고정루프와 결합된 등화기는 프리엠블 구간에서 충분히 수렴하며, 랜덤 데이터 구간에서 비트오류는 발생하지 않았다. 그러나, 도플러 주파수의 보상을 통해 등화기의 수렴 속도를 2배 이상 증가시킬 수 있었다.

클록 보정회로를 가진 1V 1.6-GS/s 6-bit Flash ADC (1V 1.6-GS/s 6-bit Flash ADC with Clock Calibration Circuit)

  • 김상훈;홍상근;이한열;박원기;이왕용;이성철;장영찬
    • 한국정보통신학회논문지
    • /
    • 제16권9호
    • /
    • pp.1847-1855
    • /
    • 2012
  • 클록 보정회로를 가진 1V 1.6-GS/s 6-비트 flash 아날로그-디지털 변환기 (ADC: analog-to-digital converter)가 제안된다. 1V의 저전압에서 고속 동작의 입력단을 위해 bootstrapped 아날로그 스위치를 사용하는 단일 track/hold 회로가 사용되며, 아날로그 노이즈의 감소와 고속의 동작을 위해 평균화 기법이 적용된 두 단의 프리앰프와 두 단의 비교기가 이용된다. 제안하는 flash ADC는 클록 보정회로에 의해 클록 duty cycle과 phase를 최적화함으로 flash ADC의 동적특성을 개선한다. 클록 보정 회로는 비교기를 위한 클록의 duty cycle을 제어하여 evaluation과 reset 시간을 최적화한다. 제안된 1.6-GS/s 6-비트 flash ADC는 1V 90nm의 1-poly 9-metal CMOS 공정에서 제작되었다. Nyquist sampling rate인 800 MHz의 아날로그 입력신호에 대해 측정된 SNDR은 32.8 dB이며, DNL과 INL은 각각 +0.38/-0.37 LSB, +0.64/-0.64 LSB이다. 구현된 flash ADC의 면적과 전력소모는 각각 $800{\times}500{\mu}m2$와 193.02 mW 이다.