• Title/Summary/Keyword: $SiO_2$film

Search Result 2,156, Processing Time 0.036 seconds

The electronic structure of the ion-beam-mixed Pt-Cu alloys by XPS and XANES

  • Lim, K.Y.;Lee, Y.S.;Chung, Y.D.;Lee, K.M.;Jeon, Y.;Whang, C.N.
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 1998.02a
    • /
    • pp.133-133
    • /
    • 1998
  • In the thin film alloy formation of the transition metals ion-beam-mixing technique forms a metastable structure which cannot be found in the arc-melted metal alloys. Sppecifically it is well known that the studies about the electronic structure of ion-beam-mixed alloys pprovide the useful information in understanding the metastable structures in the metal alloy. We studied the electronic change in the ion-beam-mixed ppt-Ct alloys by XppS and XANES. These analysis tools pprovide us information about the charge transfer in the valence band of intermetallic bonding. The multi-layered films were depposited on the SiO2 substrate by the sequential electron beam evapporation at a ppressure of less than 5$\times$10-7 Torr. These compprise of 4 ppairs of ppt and Cu layers where thicknesses of each layer were varied in order to change the alloy compposition. Ion-beam-mixing pprocess was carried out with 80 keV Ae+ ions with a dose of $1.5\times$ 1016 Ar+/cm2 at room tempperature. The core and valence level energy shift in these system were investigated by x-ray pphotoelectron sppectroscoppy(XppS) pphotoelectrons were excited by monochromatized Al K a(1486.6 eV) The ppass energy of the hemisppherical analyzer was 23.5 eV. Core-level binding energies were calibrated with the Fermi level edge. ppt L3-edge and Cu K-edge XANES sppectra were measured with the flourescence mode detector at the 3C1 beam line of the ppLS (ppohang light source). By using the change of White line(WL) area of the each metal sites and the core level shift we can obtain the information about the electrons pparticippating in the intermetallic bonding of the ion-beam-mixed alloys.

  • PDF

Fabrication of the 7$\times$7 mm Planar Inductor for 1W DC-DC Converter (1W DC-DC 컨버터를 위한 7$\times$7 mm 평면 인덕터의 제조)

  • Bae, Seok;Ryu, Sung-Ryong;Kim, Choong-Sik;Nam, Seoung-Eui;Kim, Hyoung-June;Min, Bok-Ki;Song, Jae-Sung
    • Journal of the Korean Magnetics Society
    • /
    • v.11 no.5
    • /
    • pp.222-225
    • /
    • 2001
  • The planar type inductors have a good potential for the application of miniaturized low power DC-DC converters. For those high quality application, the reduction of coil loss and also magnetic films which have good high frequency properties are required. Fabricated inductor was consisted of FeTaN/Ti magnetic film and electroplated Cu coil thickness of 100$\mu\textrm{m}$ and $SiO_2$ as a insulating layer. The inductor was designed double rectangular spiral shape for magnetic field highly confining within the device. The measured value of inductance and resistance were 980 nH and 1.7 $\Omega$ at 1 MHz as operating frequency of device. The Q factor is 3.55 at 1 MHz.

  • PDF

대기압 유전체 배리어 방전을 이용한 폴리머 박막의 증착과 특성 분석에 대한 연구

  • Kim, Gi-Taek;Suzaki, Yoshifumi;Kim, Yun-Gi
    • Proceedings of the Materials Research Society of Korea Conference
    • /
    • 2011.10a
    • /
    • pp.38.2-38.2
    • /
    • 2011
  • 폴리머 박막은 그 고유한 특성으로 인해 여러 산업적으로 널리 사용되고 있는 재료이다 예로 의약품이나 식품 포장지의 배리어, 전자부품의 절연체, 반도체 공정에서의 사용, 혹은 부식방지를 위해 사용 되어지기도 한다. 이 폴리머 박막을 증착 하기 위한 방법으로 이전부터 CVD (Chemical Vapor Deposition) 방법이 많이 사용되었고 지금까지도 가장 많이 사용되는 방법이다. CVD를 사용하여 $SiO_2$-like 필름의 증착은 전구체(precursor)로 Silane ($SiH_4$)을 사용하였으며, 플라즈마 발생 소스(source)로 열 혹은 전기장 등을 사용 하며 공정 시 압력 또한 대부분 저압 하에서 실시 하였다. 이와 같은 이전 CVD 방법의 문제는 사용되는 Silane 자체가 인체에 해로울 정도로 독성이 있으며 폭발성도 같이 가지고 있어 작업환경의 위험성이 높으며 열을 사용한 CVD의 경우 높은 공정 온도로 인해 증착 할 수 있는 대상이 제한 되어 지며 높은 열의 발생을 위해 많은 에너지의 소비가 필요하다. 저압 플라즈마를 사용한 CVD 는 공정상 높은 열의 발생이 일어나지 않아 기판 운용상 문제가 되지 않지만 저압 환경에서 해당 공정이 이루어기 때문에 인해 필수적으로 고가의 진공 챔버가 필수적이며 저압을 유지할 고가의 진공 펌프나 추가 장비들이 필요하게 된다, 또한 챔버 내에서 이루어지는 공정으로 인해 공정의 연속성이 떨어져 시잔비용 또한 많이 잡아 먹는다. 이러한 열 혹은 저압 플라즈마등을 사용한 공정의 단점을 해결하기 위해 여러 연구자들이 다양한 방법을 통해 연구를 하였다. 대기압 유전체 배리어 방전(AP-DBD: Atmospheric Pressure-Dielectric Barrier Discharge)을 사용한 폴리머 박막의 증착은 이전 전통적인 방법에 비해 낮은 장비 가격과 낮은 공정 온도 그리고 연속적인 공정 등의 장점이 있는 폴리머 박막 증착 방법 이다. 대기압 유전체 배리어 방전 공정 변수로 공급 전압 및 주파수 그리고 공급 전압의 영향, 전구체를 유전체 배리어 방전 전극으로 이동 시키기 위해 사용된 캐리어 가스의 종류 및 유량, 화학양론적 계수를 맞추기 위해 같이 포함되는 산소 가스의 유량, DBD 전극의 형태에 따른 증착 박막의 균일성 등 이 존재하며 이런 많은 변수 들에 대한 연구가 진행 되었지만 아직 이 대기압 DBD를 이용한 폴리머 박막의 증착에 대한 명확한 이해는 아직 완전 하다 할 수 없다. 본 연구에서는 이러한 대기압 DBD를 이용하여 폴리머 박막의 증착시 영향을 미치는 많은 공정 변수 등이 박막생성에 미치는 영향과 증착된 박막의 성질에 대한 연구를 진행 하였다.

  • PDF

Dynamics of Nanopore on the Apex of the Pyramid

  • Choi, Seong-Soo;Yamaguchi, Tokuro;Park, Myoung-Jin;Kim, Sung-In;Kim, Kyung-Jin;Kim, Kun-Ho
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2012.08a
    • /
    • pp.187-187
    • /
    • 2012
  • In this report, the plasmonic nanopores of less than 5 nm diameter were fabricated on the apex of the pyramidal cavity array. The metallic pyramidal pit cavity can also utilized as the plasmonic bioreactor, and the fabricated Au or Al metallic nanopore can provide the controllable translocation speed down using the plasmonic optical force. Initially, the SiO2 nanopore on the pyramidal pit cavity were fabricated using conventional microfabrication techniques. Then, the metallic thin film was sputter-deposited, followed by surface modification of the nanometer thick membrane using FESEM, TEM and EPMA. The huge electron intensity of FESEM with ~microsecond scan speed can provide the rapid solid phase surface transformation. However, the moderate electron beam intensity from the normal TEM without high speed scanning can only provide the liquid phase surface modification. After metal deposition, the 100 nm diameter aperture using FIB beam drilling was obtained in order to obtain the uniform nano-aperture. Then, the nanometer size aperture was reduced down to ~50 nm using electron beam surface modification using high speed scanning FESEM. The followed EPMA electron beam exposure without high speed scanning presents the reduction of the nanosize aperture down to 10 nm. During these processes, the widening or the shrinking of the nanometer pore was observed depending upon the electron beam intensity. Finally, using 200 keV TEM, the diameter of the nanopore was successively down from 10 nm down to 1.5 nm.

  • PDF

Fabrication and magnetic properties of Co-Zn ferrite thin films prepared by a sol-gel process (Sol-gel 법에 의한 Co-Zn Ferrite 박막의 제호와 자기 특성에 관한 연구)

  • 김철성;안성용;이승화;양계준;류연국
    • Journal of the Korean Magnetics Society
    • /
    • v.11 no.4
    • /
    • pp.168-172
    • /
    • 2001
  • Co-Zn ferrite thin films grown on thermally oxidized silicon wafers were fabricated by a sol-gel method. Magnetic and structural properties of Co-Zn thin films were investigated by using x-ray diffractometer (XRD), atomic force microscopy (AFM), auger electron spectroscopy (AES) and a vibrating sample magnetometer (VSM). Co-Zn ferrite thin films annealed at 400 $^{\circ}C$ presented have only a single phase spinel structure without any preferred crystallite orientation. Their surface roughness of Co-Zn ferrite thin films was shown as less than 3 nm and the grain size was about 40 nm for annealing temperatures over 600 $^{\circ}C$. A moderate saturation magnetization of Co-Zn ferrite thin films for recording media was obtained in this study and there is no significant difference of their magnetic property with those external fields of parallel and perpendicular to planes of the films. The maximum value of the coercivity was obtained as 1,900 Oe for Co-Zn ferrite thin film annealed at 600 $^{\circ}C$.

  • PDF

반도체 MEMS 공정에 적용하기 위한 micro blaster 식각 특성

  • Kim, Dong-Hyeon;Gang, Tae-Uk;Kim, Sang-Won;Gong, Dae-Yeong;Seo, Chang-Taek;Kim, Bong-Hwan;Jo, Chan-Seop;Lee, Jong-Hyeon
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.245-245
    • /
    • 2010
  • 최근에 반도체 소자 및 마이크로머신, 바이오센서 등에 사용되는 미세 부품에 대한 연구 개발이 활발히 진행되고 있다. 미세 부품을 제작하기 위한 MEMS 공정은 대표적으로 화학용액을 이용한 습식식각, 플라즈마를 이용한 건식식각 등이 주를 이룬다. Micro blaster는 경도가 강하고 화학적 내성을 가지며 용융점이 높아 반도체 MEMS 공정에 어려움이 있는 기판을 다양한 형태로 식각 할 수 있는 기계적인 식각 공정 기술이라 할 수 있다. Micro blaster의 식각 공정은 고속의 날카로운 입자가 공작물을 타격할 때 입자의 아래에는 고압축응력이 발생하게 되고, 이 고압축 응력에 의하여 소성변형과 탄성변형이 발생된다. 이러한 변형이 발전되어 재료의 파괴 초기값보다 크게 되면 크랙이 발생되고, 점점 더 발전하게 되면 재료의 제거가 일어나는 단계로 이루어진다. 본 연구에서는 micro blaster 장비를 반도체 MEMS 공정에 적용하기 위한 식각 특성에 관하여 확인하였다. Micro blaster 장비와 식각에 사용한 파우더는 COMCO INC. 제품을 사용하였다. Micro blaster를 $Al_2O_3$ 파우더의 입자 크기, 분사 압력, 기판의 종류, 노즐과 기판과의 간격, 반복 횟수, 노즐 이동 속도 등의 공정 조건에 따른 식각 특성에 관하여 분석하였다. 특히 실제 반도체 MEMS 공정에 적용 가능한지 여부를 확인하기 위하여 바이오 PCR-chip을 제작하였다. 먼저 glass 기판과 Si wafer 기판에서의 식각률을 비교 분석하였고, 이 식각률을 바탕으로 바이오 PCR-chip에 사용하게 될 미세 홀과 미세 채널, 그리고 미세 챔버를 형성 하였다. 패턴을 형성하기 위하여 TOK Ordyl 사의 DFR(dry film photoresist:BF-410)을 passivation 막으로 사용하였다. Micro blaster에 사용되는 파우더의 직경이 수${\mu}m$ 이상이기 때문에 $10\;{\mu}m$ 이하의 미세 채널과 미세홀을 형성하기 어려웠지만 현재 반도체 MEMS 공정 기술로 제작 연구되어지고 있는 바이오 PCR-chip을 직접 제작하여 micro blaster를 이용한 반도체 MEMS 공정 기술에 적용 가능함을 확인하였다.

  • PDF

Chemical Mechanical Polishing: A Selective Review of R&D Trends in Abrasive Particle Behaviors and Wafer Materials (화학기계적 연마기술 연구개발 동향: 입자 거동과 기판소재를 중심으로)

  • Lee, Hyunseop;Sung, In-Ha
    • Tribology and Lubricants
    • /
    • v.35 no.5
    • /
    • pp.274-285
    • /
    • 2019
  • Chemical mechanical polishing (CMP), which is a material removal process involving chemical surface reactions and mechanical abrasive action, is an essential manufacturing process for obtaining high-quality semiconductor surfaces with ultrahigh precision features. Recent rapid growth in the industries of digital devices and semiconductors has accelerated the demands for processing of various substrate and film materials. In addition, to solve many issues and challenges related to high integration such as micro-defects, non-uniformity, and post-process cleaning, it has become increasingly necessary to approach and understand the processing mechanisms for various substrate materials and abrasive particle behaviors from a tribological point of view. Based on these backgrounds, we review recent CMP R&D trends in this study. We examine experimental and analytical studies with a focus on substrate materials and abrasive particles. For the reduction of micro-scratch generation, understanding the correlation between friction and the generation mechanism by abrasive particle behaviors is critical. Furthermore, the contact stiffness at the wafer-particle (slurry)-pad interface should be carefully considered. Regarding substrate materials, recent research trends and technologies have been introduced that focus on sapphire (${\alpha}$-alumina, $Al_2O_3$), silicon carbide (SiC), and gallium nitride (GaN), which are used for organic light emitting devices. High-speed processing technology that does not generate surface defects should be developed for low-cost production of various substrates. For this purpose, effective methods for reducing and removing surface residues and deformed layers should be explored through tribological approaches. Finally, we present future challenges and issues related to the CMP process from a tribological perspective.

Tuning for Temperature Coefficient of Resistance Through Continuous Compositional Spread Sputtering Method (연속 조성 확산 증착 방법을 통한 저항 온도 계수의 튜닝)

  • Ji-Hun Park;Jeong-Woo Sun;Woo-Jin Choi;Sang-Joon Jin;Jin-Hwan Kim;Dong-Ho Jeon;Saeng-Soo Yun;Jae-Il Chun;Jin-Ju Lim;Wook Jo
    • Journal of the Korean Institute of Electrical and Electronic Material Engineers
    • /
    • v.37 no.3
    • /
    • pp.323-327
    • /
    • 2024
  • The low-temperature coefficient of resistance (TCR) is a crucial factor in the development of space-grade resistors for temperature stability. Consequently, extensive research is underway to achieve zero TCR. In this study, resistors were deposited by co-sputtering nickel-chromium-based composite compositions, metals showing positive TCR, with SiO2, introducing negative TCR components. It was observed that achieving zero TCR is feasible by adjusting the proportion of negative TCR components in the deposited thin film resistors within certain compositions. Additionally, the correlation between TCR and deposition conditions, such as sputtering power, Ar pressure, and surface roughness, was investigated. We anticipate that these findings will contribute to the study of resistors with very low TCR, thereby enhancing the reliability of space-level resistors operating under high temperatures.

LCD 연구 개발 동향

  • 이종천
    • The Magazine of the IEIE
    • /
    • v.29 no.6
    • /
    • pp.76-80
    • /
    • 2002
  • 'Liquid Crystal의 상전이(相轉移)와 광학적 이방성(異方性)이 1888년과 1889년 F. Reinitzer와 O. Lehmann에 의해 Monatsch Chem.과 Z.Physikal.Chem.에 각각 보고된 후 부터 제2차 세계대전이 끝난 뒤인 1950년대 까지는 Liquid Crystal을 단지실험실에서의 기초학문 차원의 연구 대상으로만 다루어 왔다. 1963년 Williams가 Liquid Crystal Device로는 최초로 특허 출원을 하였으며, 1968년 RCA사의 Heilmeier등은 Nematic 액정(液晶)에 저주파(低周波) 전압(電壓)을 인가하면 투명한 액정이 혼탁(混濁)상태로 변화하는 '동적산란(動的散亂)'(Dynamic Scattering) 현상을 이용하여 최초의 DSM(Dynamic Scattering Mode) LCD(Liquid Crystal Display)를 발명하였다. 비록 150V 이상의 높은 구동전압과 과소비전력의 특성 때문에 실용화에는 실패하였지만 Guest-Host효과와 Memory효과 등을 발견하였다. 1970년대에 이르러 실온에서 안정되게 사용 가능한 액정물질들이 합성되고(H. Kelker에 의해 MBBA, G. Gray에 의한 Cyano-Biphenyl 액정의 합성), CMOS 트랜지스터의 발명, 투명도전막(ITO), 수은전지등의 주변기술들의 발전으로 인하여 LCD의 상품화가 본격적으로 이루어지게 되었다. 1971년에는 M. Shadt, W. Helfrich, J.L. Fergason등이 TN(Twisted Nematic) LCD를 발명하여 전자 계산기와 손목시계에 응용되었고, 1970년대 말에는 Sharp에서 Dot Matrix형의 휴대형 컴퓨터를 발매하였다. 이러한 단순 구동형의 TN LCD는 그래픽 정보를 표시하는 데에는 품질의 한계가 있어 1979년 영국의 Le Comber에 의해 a-Si TFT(amorphous Silicon Thin Film Transistor) LCD의 연구가 시작되었고, 1983년 T.J. Scheffer, J. Nehring, G. Waters에 의해 STN(Super Twisted Nematic) LCD가 창안되었고, 1980년 N. Clark, S. Lagerwall 및 1983년 K.Yossino에 의해 Ferroelectric LCD가 등장하여 LCD의 정보 표시량 증대에 크게 기여하였다. Color화의 진전은 1972년 A.G. Ficher의 셀 외부에 RGB(Red, Green, Blue) filter를 부착하는 방안과, 1981년 T. Uchida 등에 의한 셀 내부에 RGB filter를 부착하는 방법에 의해 상품화가 되었다. 1985년에는 J.L. Fergason에 의해 Polymer Dispersed LCD가 발명되었고, 1980년대 중반에 이르러 동화상(動畵像) 표시가 가능한 a-Si TFT LCD의 시제품(試製品) 개발이 이루어지고 1990년부터는 본격적인 양산 시대에 접어들게 되었다. 1990년대 초에는 STN LCD의 Color화 및 대형화(大型化) 고(高)품위화에 힘입어 Note-Book PC에 LCD가 본격적으로 적용이 되었고, 1990년대 후반에는TFT LCD의 표시품질 대비 가격경쟁력 확보로 인하여 Note-Book PC 시장을 독점하기에 이르렀다. 이후로는 TFT LCD의 대형화가 중요한 쟁점으로 부각되고 있고, 1995년 삼성전자는 당시 세계최대 크기의 22' TFT LCD를 개발하였다. 또한 LCD의 고정세(高情細)화를 위해 Poly Si TFT LCD의 개발이 이루어졌고, 디지타이져 일체형 LCD의 상품화가 그 응용의 폭을 넓혔으며, LCD의 대형화를 위해 1994년 Canon에 의해 14.8', 21' 등의 FLCD가 개발되었다. 대형화 방안으로 Tiled LCD 기술이 개발되고 있으며, 1995년에 Sharp에 의해 21' 두장의 Panel을 이어 붙인 28' TFT LCD가 전시되었고 1996년에는 21' 4장의 Panel을 이어 붙인 40'급 까지의 개발이 시도 되었으며 현재는 LCD의 특성향상과 생산설비의 성능개선과 안정적인 공정관리기술을 바탕으로 삼성전자에서 단패널 40' TFT LCD가 최근에 개발되었다. Projection용 디스플레이로는 Poly-Si TFT LCD를 이용하여 $25'{\sim}100'$사이의 배면투사형과 전면투사형 까지 개발되어 대형 TV시장을 주도하고 있다. 21세기 디지털방송 시대를 맞아 플라즈마디스플레이패널(PDP) TV, 액정표시장치 (LCD)TV, 강유전성액정(FLCD) TV 등 2005년에 약 1500만대 규모의 거대 시장을 형성할 것으로 예상되는 이른바 '벽걸이TV'로 불리는 차세대 초박형 TV 시장을 선점하기 위하여 세계 가전업계들이 양산에 총력을 기울이고 있다. 벽걸이TV 시장이 본격적으로 형성되더라도 PDP TV와 LCD TV가 직접적으로 시장에서 경쟁을 벌이는 일은 별로 없을 것으로 보인다. 향후 디지털TV 시장이 본격적으로 열리면 40인치 이하의 중대형 시장은 LCD TV가 주도하고 40인치 이상 대화면 시장은 PDP TV가 주도할 것으로 보는 시각이 지배적이기 때문이다. 그러나 이러한 직시형 중대형(重大型)디스플레이는 그 가격이 너무 높아서 현재의 브라운관 TV를 대체(代替)하기에는 시일이 많이 소요될 것으로 추정되고 있다. 그 대안(代案)으로는 비교적 저가격(低價格)이면서도 고품질의 디지털 화상구현이 가능한 고해상도 프로젝션 TV가 유력시되고 있다. 이러한 고해상도 프로젝션 TV용으로 DMD(Digital Micro-mirror Display), Poly-Si TFT LCD와 LCOS(Liquid Crystals on Silicon) 등의 상품화가 진행되고 있다. 인터넷과 정보통신 기술의 발달로 휴대형 디스플레이의 시장이 예상 외로 급성장하고 있으며, 요구되는 디스플레이의 품질도 단순한 문자표시에서 그치지 않고 고해상도의 그래픽 동화상 표시와 칼라 표시 및 3차원 화상표시까지 점차로 그 영역이 넓어지고 있다. <표 1>에서 보여주는 바와 같이 LCD의 시장규모는 적용분야 별로 지속적인 성장이 예상되며, 새로운 응용분야의 시장도 성장성을 어느 정도 예측할 수 있다. 따라서 LCD기술의 연구개발 방향은 크게 두가지로 분류할 수 있으며 첫째로는, 현재 양산되고 있는 LCD 상품의 경쟁력강화를 위하여 원가(原價) 절감(節減)과 표시품질을 향상시키는 것이며 둘째로는, 새로운 타입의 LCD를 개발하여 기존 상품을 대체하거나 새로운 시장을 창출하는 분야로 나눌 수 있다. 이와 같은 관점에서 현재 진행되고 있는 LCD기술개발은 다음과 같이 분류할 수 있다. 1) 원가 절감 2) 특성 향상 3) New Type LCD 개발.

  • PDF

Nanoscale Pattern Formation of Li2CO3 for Lithium-Ion Battery Anode Material by Pattern Transfer Printing (패턴전사 프린팅을 활용한 리튬이온 배터리 양극 기초소재 Li2CO3의 나노스케일 패턴화 방법)

  • Kang, Young Lim;Park, Tae Wan;Park, Eun-Soo;Lee, Junghoon;Wang, Jei-Pil;Park, Woon Ik
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.27 no.4
    • /
    • pp.83-89
    • /
    • 2020
  • For the past few decades, as part of efforts to protect the environment where fossil fuels, which have been a key energy resource for mankind, are becoming increasingly depleted and pollution due to industrial development, ecofriendly secondary batteries, hydrogen generating energy devices, energy storage systems, and many other new energy technologies are being developed. Among them, the lithium-ion battery (LIB) is considered to be a next-generation energy device suitable for application as a large-capacity battery and capable of industrial application due to its high energy density and long lifespan. However, considering the growing battery market such as eco-friendly electric vehicles and drones, it is expected that a large amount of battery waste will spill out from some point due to the end of life. In order to prepare for this situation, development of a process for recovering lithium and various valuable metals from waste batteries is required, and at the same time, a plan to recycle them is socially required. In this study, we introduce a nanoscale pattern transfer printing (NTP) process of Li2CO3, a representative anode material for lithium ion batteries, one of the strategic materials for recycling waste batteries. First, Li2CO3 powder was formed by pressing in a vacuum, and a 3-inch sputter target for very pure Li2CO3 thin film deposition was successfully produced through high-temperature sintering. The target was mounted on a sputtering device, and a well-ordered Li2CO3 line pattern with a width of 250 nm was successfully obtained on the Si substrate using the NTP process. In addition, based on the nTP method, the periodic Li2CO3 line patterns were formed on the surfaces of metal, glass, flexible polymer substrates, and even curved goggles. These results are expected to be applied to the thin films of various functional materials used in battery devices in the future, and is also expected to be particularly helpful in improving the performance of lithium-ion battery devices on various substrates.