DOI QR코드

DOI QR Code

SRAM 셀 안정성 분석을 이용한 고속 데이터 처리용 TCAM(Ternary Content Addressable Memory) 설계

High Speed TCAM Design using SRAM Cell Stability

  • 안은혜 (경북대학교 전자공학과) ;
  • 최준림 (경북대학교 전자공학과)
  • 투고 : 2013.08.28
  • 심사 : 2013.10.08
  • 발행 : 2013.10.31

초록

본 논문에서는 고속 데이터 처리용 TCAM(Ternary Content Addressable Memory) 설계를 위하여 6T SRAM cell의 안정성 분석 방법에 대해 기술하였다. TCAM은 고속 데이터 처리를 목적으로 하기 때문에 동작 주파수가 높아질수록 필요 시 되는 CMOS 공정의 단위가 작아지게 된다. 공급 전압의 감소는 TCAM 동작에 불안정한 영향을 줄 수 있으므로 SRAM cell 안정성 분석을 통한 TCAM 설계가 필수적이다. 우리는 6T SRAM의 정적 노이즈 마진(SNM)을 측정하여 분석하였고, TCAM의 모든 시뮬레이션은 $0.18{\mu}m$ CMOS 공정을 사용하여 확인하였다.

This paper deals with the analysis of 6T SRAM cell stability for Hi-speed processing Ternary Content Addressable Memory. The higher the operation frequency, the smaller CMOS technology required in the designed TCAM because the purpose of TCAM is high-speed data processing. Decrease of Supply voltage is one cause of unstable TCAM operation. Thus, We should design TCAM through analysis of SRAM cell stability. In this paper we propose methodology to characterize the Static Noise Margin of 6T SRAM. All simulations of the TCAM have been carried out in 180nm CMOS process technology.

키워드

참고문헌

  1. K. Pagiamtzis and A. Sheikholeslami, "Content-Addressable Memory (CAM) Circuits and Architectures : A Tutorial and Survey" IEEE J, Solid-State Circuits, Vol. 41, no. 3, pp 712-727, March 2006. https://doi.org/10.1109/JSSC.2005.864128
  2. Debasis Mukherjee, Hemanta Kr. Mondal and B.V.R.Reddy, "Static Noise Margin Analysis of SRAM Cell for High Speed Application" IJCSI, Vol. 7, Issue 5, September 2010.
  3. Ajay Gadhe and Ujwal Shirode, "Read stability and Write ability analysis of different SRAM cell structures" IJERA, Vol. 3, Issue 1, pp.1073-1078, 2013.
  4. J. Wang, S. Nalam, and B. H. Calhoun, "Analyzing static and dynamic write margin for nanometer SRAMs" ISLPED, January. 1, 2008.
  5. 박홍준, CMOS 디지털 집적회로 설계, 홍릉과학출판사, 2008.
  6. Sampath Kumar, Arti Noor, Brajesh Kumar Kaushik and Brijesh Kumar, "Design of Ternary Content Addressable Memory (TCAM) with 180nm" ICDeCom, pp 1-5, 2011.
  7. M. M. Hasan, A.B.M.H. Rashid, M.M. Hussain, "A Novel Match-line Selective Charging Scheme for High-Speed, Low-Power and Noise-Tolerant Content-Addressable Memory" ICIAS, pp 1-4, 2010.

피인용 문헌

  1. Design of Programmable Quantum-Dot Cell Structure Using QCA Clocking Based D Flip-Flop vol.19, pp.6, 2014, https://doi.org/10.9723/jksiis.2014.19.6.033