DOI QR코드

DOI QR Code

Accurate RF Extraction Method for Gate Voltage-Dependent Carrier Velocity of Sub-0.1㎛ MOSFETs in the Saturation Region

Sub-0.1㎛ MOSFET의 게이트전압 종속 캐리어 속도를 위한 정확한 RF 추출 방법

  • Lee, Seonghearn (Department of Electronics Engineering, Hankuk University of Foreign Studies)
  • 이성현 (한국외국어대학교 전자공학과)
  • Received : 2013.04.22
  • Published : 2013.09.25

Abstract

A new method using RF Ids determined from measured S-parameters is proposed to extract the gate-voltage dependent effective carrier velocity of bulk MOSFETs in the saturation region without additional dc Ids measurement data suffering parasitic resistance effect that becomes larger with continuous down-scaling to sub-$0.1{\mu}m$. This method also allows us to extract the carrier velocity in the saturation region without the difficult extraction of bias-dependent parasitic gate-source capacitance and effective channel length. Using the RF technique, the electron velocity overshoot exceeding the bulk saturation velocity is observed in bulk N-MOSFETs with a polysilicon gate length of $0.065{\mu}m$.

Sub-$0.1{\mu}m$로 스케일이 감소함에 따라 기생 저항 효과가 크게 발생되는 dc Ids 측정 데이터 없이 측정 S-파라미터로부터 얻어진 RF Ids를 사용하여 벌크 MOSFET의 포화영역에서 게이트 전압 종속 유효 캐리어 속도를 추출하는 새로운 방법이 개발되었다. 이 방법은 바이어스 종속 기생 게이트-소스 캐패시턴스와 유효 채널 길이의 복잡한 추출 없이 포화영역의 유효 캐리어 속도를 추출할 수 있게 한다. 이러한 RF 기술을 사용하여 벌크 포화 속도를 초과하는 전자 속도 overshoot 현상이 $0.065{\mu}m$ 게이트 길이의 벌크 N-MOSFET에서 관찰되었다.

Keywords

References

  1. A. Lochtefeld and D. A. Antoniadis, "On experimental determination of carrier velocity in deeply scaled NMOS: How close to the thermal limit ?," IEEE Electron Device Lett., vol. 22, no. 2, pp. 95-97, 2001. https://doi.org/10.1109/55.902843
  2. R. Ohba and T. Mizuno, "Nonstationary electron/hole transport in sub-0.1${\mu}m$ MOS devices: correlation with mobility and low-power CMOS application," IEEE Trans. Electron Device, vol. 48, no. 2, pp. 338-343, 2001. https://doi.org/10.1109/16.902736
  3. S. Lee, "A new method to extract carrier velocity in sub-0.1$\mu{m}$ MOSFETs using RF measurements," IEEE Trans. Nanotechnology, vol. 5, no. 3, pp. 163-166, 2006. https://doi.org/10.1109/TNANO.2006.869944
  4. J. Cha, J. Cha, and S. Lee, "Uncertainty analysis of two-step and three-step methods for deembedding on-wafer RF transistor measurements," IEEE Trans. Electron Device, Vol. 55, pp. 2195-2201, 2008. https://doi.org/10.1109/TED.2008.926752
  5. S. Lee, "An accurate RF extraction method for resistances and inductances of sub-0.1${\mu}m$ CMOS transistors", Electronics Letters, Vol. 41, No. 24, pp. 1325-1327, 2005. https://doi.org/10.1049/el:20053024
  6. 김종혁, 이용택, 최문성, 구자남, 이성현, "Nano-Scale MOSFET의 게이트길이 종속 차단주 파수 추출," 전자공학회 논문지 제 42권 SD편 제12호, pp. 1-8, 2005.
  7. 이성현, ""나노 스케일 벌크 MOSFET을 위한 새로운 RF 엠피리컬 비선형 모델링," 전자공학회 논문지 제 43권 SD편 제 12호, pp. 33-39, 2006.
  8. B. Cheng, V. R. Rao, and J. C. S. Woo, "Exploration of velocity overshoot in a high-performance deep sub-0.1-mm SOI MOSFET with asymmetric channel profile," IEEE Electron Device Lett., vol. 20, pp. 538-540, Oct. 1999. https://doi.org/10.1109/55.791935