Design of Programmable 14GHz Frequency Divider for RF PLL

RF PLL용 프로그램 가능한 14GHz 주파수분할기의 설계

  • 강호용 (한국전자통신연구원 USN기반기술연구팀) ;
  • 채상훈 (호서대학교 전자공학과)
  • Received : 2010.06.14
  • Accepted : 2010.11.16
  • Published : 2011.01.25

Abstract

This paper describes design of a programmable frequency synthesizer for RF PLL with $0.18{\mu}m$ silicon CMOS technology being used as an application of the UWB system like MBOA. To get good performance of speed and noise super dynamic circuits was used, and to get programmable division ratio switching circuits was used. Especially to solve narrow bandwidth problem of the dynamic circuits load resistance value of unit divider block was varied. Simulation results of the designed circuit shows very fast and wide operation characteristics as 1~14GHz frequency range.

MBOA 등 UWB 시스템에 적용하기 위한 프로그램 가능한 RF PLL용 주파수분할기를 $0.18{\mu}m$ 실리콘 CMOS 기술을 이용하여 설계하였다. 고속 저잡음 특성을 얻기 위하여 주파수 분할기 단위요소를 수퍼다이나믹 회로를 사용하여 설계하였으며, 프로그램 가능한 분할비를 얻기 위하여 스위치 단을 사용하였다. 또한 다이나믹 회로가 갖고 있는 주파수 대역의 제한 문제를 해결하기 위하여 주파수 분할기 단위요소 회로에 사용하는 부하저항의 크기를 변경하는 방법을 사용하였다. 설계된 회로에 대하여 시뮬레이션 해 본 결과 동작 주파수 범위는 1~14GHz 범위로서 빠르고 넓은 주파수 대역의 동작 특성을 보였다.

Keywords

References

  1. 오근창, 김경환, 박종태, 유근종, "2.4GHz ISM 대역 응용을 위한 2.4GHz Fractional-N 주파수합성기의 설계", 대한전자공학회논문지, 제45권 SD편 제6호pp.634-641, 2008년 6월.
  2. 강호용, 김내수, 채상훈, "USN센서노드용 5.0GHz 광대역 RF 주파수합성기의 설계", 대한전자공학회 논문지, 제 45 권, CI편, 제 6 호, 2008년 11월.
  3. T. Otsuji, M. Yoneyama, K. Murata, and E. Sano, "A super-dynamic flip-flop circuit for broadband application up to 24-Gbit/s utilizing production level 0.2um GaAs MESFET's" IEEE J. Solid-State Circuits, vol. 32, no. 9, pp. 1357-1362, 1997. https://doi.org/10.1109/4.628739
  4. Z. Lao, A. Thiedei, U. Nowotny, H. Lienhart, V. Hurm, M. Schlechtweg, J. Hornung, W. Bronner, K. Kohler, A. Hulsmann, B. Raynor, and T. Jakobus, "40-Gbit/s high-power modulator driver IC for lightwave communication systems" IEEE J. Solid-State Circuits, vol. 33, no. 10, pp. 1520-1526, 1997.
  5. K. Murata, T. Otsuji, M. Yoneyama, and M. Tokumitsu, "A 40-Gbit/s super-dynamic decision IC with 0.12um GaAs MESFET's" IEEE J. Solid-State Circuits, vol. 33, no. 10, pp. 1527-1535, 1997.
  6. J. Chien and L. Lu, "A 15-Gb/s 2:1 Multiplexer in 0.18um CMOS", IEEE Microwave and Wireless Components Letters, vol. 16, no. 11, pp. 558-560, Oct. 2006. https://doi.org/10.1109/LMWC.2006.882384
  7. D. Yang and K. K. O, "A 14-GHz 256/257 Dual-Modulus Prescaler With Secondary Feedback and Its Application to a Monolithic CMOS 10.4-GHz Phase-Locked Loop," IEEE Trans. Microwave Theory Tech., pp. 461-468, Feb. 2004.
  8. C. Cao and K. K. O, "A power efficient 26-GHz 32:1 static frequency divider in 130-nm bulk CMOS," IEEE Microwave and Wireless Components Letters, Vol. 15, No. 11, pp.721-723, Nov. 2005. https://doi.org/10.1109/LMWC.2005.858998