A Novel Method for Time-Interleaved Subranging ADC 8bit 80MS/s in 0.18um CMOS

새로운 방법의 채널 시간 공유 Subraning ADC 8bit 80MS/s 0.18um CMOS

  • Park, Ki-Chul (Division of Electronics and Information Engineering, Chonbuk University) ;
  • Kim, Kang-Jik (Division of Electronics and Information Engineering, Chonbuk University) ;
  • Cho, Seong-Ik (Division of Electronics and Information Engineering, Chonbuk University)
  • 박기철 (전북대학교 전자정보공학부) ;
  • 김강직 (전북대학교 전자정보공학부) ;
  • 조성익 (전북대학교 전자정보공학부)
  • Published : 2009.01.25

Abstract

A novel design method of time-interleaved subranging ADC is presented. We use the bisection method to let only half of comparators in typical subranging ADC working in every clock cycle. Thus, we are able to reduce the number of comparators by half. It is possible to reduce the die size. An example of 8-bit time-interleaved subranging ADC operates at 40MHz sampling rate and 1.8V supply voltage is demonstrated. The power consumption of the proposed circuit is only 10mV with SPECTRE simulation. Compared with the typical subranging ADC, our bisection method is able to reduce up to 40% in die size.

본 논문에서는 새로운 방법의 채널 시간 공유 Subranging ADC를 제안한다. 기존 Subranging ADC의 경우, 상위 비교기 블록과 하위 비교기 블록이 각각 존재 하여 면적과 파워소비가 단점을 지니고 있다. 제안하는 Subrangin ADC는 기존 Subranging ADC와 비슷하나 가장 큰 특징은 하위 ADC의 비교기가 존재하지 않는다. 하위 ADC의 비교기가 존재하지 않는 대신에 Control Switch(CS)를 사용하여 상위 ADC의 비교기를 시간차이를 두고 공유하는 형식을 보여주고 있다. 제안하는 ADC는 하위단의 비교기 블록을 제거하고 상위단의 비교기 블록과 공유하므로 기존 Subranging ADC보다 컴페레이터 숫자를 반으로 줄이며 따라서 칩 전체 면적을 40% 가량 줄인다. 동작 특성을 확인하기 위하여 $0.18{\mu}m$ 1P6M Technology 이용하여 제안된 방법으로 8bit ADC를 설계하였다. 시뮬레이션 결과, 전원전압 1.8V에서 8bit 80MS/s 특성 그리고 10mW의 낮은 전력 소모의 특성을 나타내었다.

Keywords

References

  1. Byeong-Jin Kwon, Kang-Min Chung, ' Design of 8-bit CMOS Subranging ADC using Gate array', S.korea: 1992
  2. B.P Brant and J.Lutsky, 'A 74mW 10-b, 20MSPS CMOS subranging ADC with 9.5 effective bits at nyquist,'IEEE J.Solid-State Circuits,vol34, pp.1788-1795, Dec. 1999 https://doi.org/10.1109/4.808903
  3. K.Y. Kim, N.Kusayanagi, and A. A. Abidi 'A 10-b, 100MS/s CMOS A/D converter,' IEEE J. Solid-State Circuits, vol.32, pp.302-311, Mar.1997 https://doi.org/10.1109/4.557627
  4. Jung-Woong Moon, Hee-Suk Yang, and Seung-Hoon Lee, 'An 8b 200MHz Time- Interleaved Subranging ADC With a New Reference Voltage Switching Scheme', S.Korea: Sogang University, 2002
  5. K.El-Sankary, A.Assi, and M.Sawan, 'A new time-interleaved architecture for high-speed A/D converters.' IEEE. Nov. 2002