DOI QR코드

DOI QR Code

The Delay-Time Characteristics of DC Discharge in the Discharge Logic Gate Plasma Display Panel

방전논리게이트 플라즈마 디스플레이 패널의 직류방전 지연특성

  • Published : 2007.01.31

Abstract

In this research, the characteristics of the DC discharge that was the logical gate input of discharge logic gate PDP newly proposed was considered. The logical output is induced by controlling the potential difference of inter-electrode according to the discharge path in the discharge logic gate. From the experimental result the discharge time lag was shortened to 1/3 and the voltage has decreased to 1/2 in the case to apply priming discharge for improving stability of these DC discharges compared with the case when it is not applied. Moreover, after the priming discharge ends, the space charge generated by this discharge influences it up to about $30[{\mu}s]$. And, as a measured result of the influence that the space charge exerts on the DC discharge with the change in time and spatial distance, it has been understood that there is a possibility that going away spatially can slip out the influence of the discharge easily as for going away from the discharge time-wise. Therefore the conclusion that the discharge logic gates of each scanning electrode can be operated independently is obtained.

본 연구에서는 새로 고안된 방전 논리 게이트 PDP의 논리 게이트 입력인 DC 방전특성에 대해 고찰하였다. 새로 고안된 방전 논리 게이트는 방전 경로에 따른 전극사이의 전위차를 제어하여 논리 출력을 유도한다. 실험결과 이 DC 방전들의 안정성을 위해 프라이밍 방전을 인가한 경우가 인가하지 않은 경우에 비해 방전지연시간이 1/3로 단축되며 방전개시전압은 1/2로 감소하였다. 또한 이 프라이밍 방전에서 발생한 공간전하는 방전종료 후 $30[{\mu}s]$ 정도까지 영향을 미친다. 그리고 시간적, 공간적 거리변화에 파라 공간전하가 DC 방전에 미치는 영향을 측정한 결과, 주 방전에서부터 시간적으로 멀어지는 것보다 공간적으로 멀어지는 것이 주 방전의 영향에서 쉽게 벗어날 수 있음을 알았다. 그러므로 각 주사전극 마다 방전 논리 게이트들을 독립적으로 동작시킬 수 있다는 결론을 얻었다.

Keywords

References

  1. 編輯部編, '2001年のFlat Panel Display 市場', 電子技術, 1999-7호, pp. 9-12, 1999
  2. Mikoshiba Shigeo, 'プラズマディスプレイ最新技術', ED リサ-チ社, 1996
  3. Jerry D Schermerhorn et al., 'Discharge-Logic Drive Schemes', Proc. of the SID Vol.16/2 Second Quarter pp. 81-85, 1975
  4. Larry F Weber et al., 'A New Gas Discharge Logic Technigue that Reduces Circuit Complexity for AC Plasma Display Panels', Conf. Record of IDRC, pp. 502-505, Kobe, Japan, 1983
  5. ,M. Ishii et al., 'Reducing the Number of Scan Drivers in AC PDPs by an Order of Magnitude Using Gas-Discharge AND Logic', Digest of SID, pp. 283-286, 1998 https://doi.org/10.1889/1.1833748
  6. 염정덕 외 1인, '플라즈마 디스플레이 패널을 위한 새로운 방전 논리소자에 관한 연구', 조명.전기설비학회논문지 제16권, 제1호, pp. 13-19, 2002
  7. 염정덕, 'PDP의 가격절감을 위한 새로운 방전 AND gate 및 구동기술에 관한 연구', 대한전기학회 논문지 제52권, 제6호, pp. 267-273, 2003
  8. 염정덕, '플라즈마 디스플레이의 공간전하 특성에 관한 연구', 조명.전기설비학회논문지 제15권, 제6호, pp. 1-7, 2001