Abstract
In this paper, we suggest the criticality of Hidden Failure with regard to the design of watch dog timer, used to detect HALT on railway signaling embedded controller, via FMEA and FTA. Hidden Failure means reliability and safety degradation of the system due to any failure occurred on elements added for fault tolerance. In this paper, therefore, we design vital watch dog timer to prevent the system from operating in low SIL conditions and assess the safety of circuit on failure occurrence to demonstrate that safety degradation problems owing to existing design are supplemented.
본 논문은 철도신호 내장형제어기의 정지결함검출을 위해 적용되는 워치독타이머 설계와 관련하여 FMEA와 FTA를 통해 타이머 결함발생을 시스템이 인식하지 못하는 은폐고장(Hidden Failure)의 심각성을 제시한다. 은폐고장은 결함허용을 목적으로 추가된 소자의 결함발생으로 인한 시스템의 신뢰성 및 안전성의 저하이다. 이러한 은폐고장으로 인해 안전무결성레벨이 저하된 상태로 시스템이 운용되는 젓을 방지하기 위해 본 논문에서는 바이탈워치독타이머를 설계하고, 결함발생에 대한 회로의 안전성을 평가하여 기존 설계로 인한 안전성저하 문제가 보완되었음을 입증한다.