전자 패키징의 요소기술

Core Technology of Electronic Packaging

  • 윤정원 (성균관대학교 신소재공학과) ;
  • 문원철 (성균관대학교 마이크로 전자 및 반도체 패키징 기술개발 사업단) ;
  • 정승부 (성균관대학교 마이크로 전자 및 반도체 패키징 기술개발 사업단)
  • 발행 : 2005.04.01

초록

키워드

참고문헌

  1. J.H. Lau : Low Cost Flip Chip Technologies, McGRAW HILL BOOK Co., 2001, 1-17, 27-90
  2. J.H. Lau : Solder Joint Reliability of BGA, CSP. Flip Chip. and Fine Pitch SMT Assemblies, McGRAW HILL BOOK Co., 1997, 1-9
  3. H. Ye, C. Basaran. D.C. Hopkins : Damage mechanics of microelectronics solder joints under high current densities, International Journal of Solids and Structures, 40, (2003), 4021-4032 https://doi.org/10.1016/S0020-7683(03)00175-6
  4. J. Kloeser. P. Coskina. R. Aschenbrener : Bump formation for flip chip and CSP by solder paste pringing, Microelectronics Reliability, 42, (2002), 391-398 https://doi.org/10.1016/S0026-2714(01)00223-2
  5. D.G. Kim, J.W. Kim, J.G. Lee, H. Mori, D.J. Quesnel, S.B. Jung : Solid state interfacial reation and joint strength of Sn-37Pb solder with Ni-P under bump metallization in flip chip application. Journal of Alloys and Compounds. (2005) (in press) https://doi.org/10.1016/j.jallcom.2004.11.038
  6. web site: www.fpcb.com
  7. 전자부품연구원 전자정보센터 (web site:eic.re.kr)
  8. web site: www.sip-c.com
  9. 3차원 실장기술 SiP의 기술동향, 전자부품연구원 전자정보센터 (web site:eic.re.kr)
  10. K. Tanida, M. Umemoto, N. Tanaka, Y. Tomita, K. Applied Physics, 43. (2004),2264-2270
  11. web site: www.aset.or.jp
  12. web site: http://nepp.nasa.gov/whisker