An 8b 240 MS/s 1.36 ㎟ 104 mW 0.18 um CMOS ADC for High-Performance Display Applications

고성능 디스플레이 응용을 위한 8b 240 MS/s 1.36 ㎟ 104 mW 0.18 um CMOS ADC

  • In Kyung-Hoon (Dept. of Electronic Engineering and Interdisciplinary Program of Integrated Biotechnology, Sogang University) ;
  • Kim Se-Won (Dept. of Electronic Engineering and Interdisciplinary Program of Integrated Biotechnology, Sogang University) ;
  • Cho Young-Jae (Dept. of Electronic Engineering and Interdisciplinary Program of Integrated Biotechnology, Sogang University) ;
  • Moon Kyoung-Jun (Dept. of Electronic Engineering and Interdisciplinary Program of Integrated Biotechnology, Sogang University) ;
  • Jee Yong (Dept. of Electronic Engineering and Interdisciplinary Program of Integrated Biotechnology, Sogang University) ;
  • Lee Seung-Hoon (Dept. of Electronic Engineering and Interdisciplinary Program of Integrated Biotechnology, Sogang University)
  • 이경훈 (서강대학교 전자공학과 및 바이오 융합기술 협동과정) ;
  • 김세원 (서강대학교 전자공학과 및 바이오 융합기술 협동과정) ;
  • 조영재 (서강대학교 전자공학과 및 바이오 융합기술 협동과정) ;
  • 문경준 (서강대학교 전자공학과 및 바이오 융합기술 협동과정) ;
  • 지용 (서강대학교 전자공학과 및 바이오 융합기술 협동과정) ;
  • 이승훈 (서강대학교 전자공학과 및 바이오 융합기술 협동과정)
  • Published : 2005.01.01

Abstract

This work describes an 8b 240 MS/s CMOS ADC as one of embedded core cells for high-performance displays requiring low power and small size at high speed. The proposed ADC uses externally connected pins only for analog inputs, digital outputs, and supplies. The ADC employs (1) a two-step pipelined architecture to optimize power and chip size at the target sampling frequency of 240 MHz, (2) advanced bootstrapping techniques to achieve high signal bandwidth in the input SHA, and (3) RC filter-based on-chip I/V references to improve noise performance with a power-off function added for portable applications. The prototype ADC is implemented in a 0.18 um CMOS and simultaneously integrated in a DVD system with dual-mode inputs. The measured DNL and INL are within 0.49 LSB and 0.69 LSB, respectively. The prototype ADC shows the SFDR of 53 dB for a 10 MHz input sinewave at 240 MS/s while maintaining the SNDR exceeding 38 dB and the SFDR exceeding 50 dB for input frequencies up to the Nyquist frequency at 240 MS/s. The ADC consumes, 104 mW at 240 MS/s and the active die area is 1.36 ㎟.

본 논문에서는 각종 고성능 디스플레이 등 주로 고속에서 저전력과 소면적을 동시에 요구하는 시스템 응용을 위한 임베디드 코어 셀로서의 8b 240 MS/s CMOS A/D 변환기 (ADC)를 제안한다. 제안하는 ADC는 아날로그 입력, 디지털 출력 및 전원을 제외한 나머지 모든 신호는 칩 내부에서 발생시켰으며, 본 설계에서 요구하는 240 MS/s 사양에서 면적 및 전력을 동시에 최적화하기 위해 2단 파이프라인 구조를 사용하였다. 특히 입력 단에서 높은 입력 신호 대역폭을 얻기 위해 개선된 부트스트래핑기법을 제안함과 동시에 잡음 성능을 향상시키기 위해 제안하는 온-칩 전류/전압 발생기를 온-칩 RC 저대역 필터와 함께 칩 내부에 집적하였으며, 휴대 응용을 위한 저전력 비동작 모드 등 각종 회로 설계 기법을 적절히 응용하였다. 제안하는 시제품 ADC는 듀얼모드 입력을 처리하는 DVD 시스템의 핵심 코어 셀로 집적되었으며, 성능 검증을 위해 0.18um CMOS 공정으로 별도로 제작되었고, 측정된 DNL과 INL은 각각 0.49 LSB, 0.69 LSB 수준을 보여준다. 또한, 시제품측정 결과 240 MS/s 샘플링 속도에서 최대 53 dB의 SFDR을 얻을 수 있었고, 입력 주파수가 Nyquist 입력인 120 MHz까지 증가하는 동안 38 dB 이상의 SNDR과 50 dB 이상의 SFDR을 유지하였다. 시제품 ADC의 칩 면적은 1.36 ㎟이며, 240 MS/s 에서 측정된 전력 소모는 104 mW이다.

Keywords

References

  1. H. Marie and P. Belin, 'R, G, B acquisition interface with line-locked clock generator for flat panel display,' IEEE J. Solid-State Circuits, vol. 33, no. 7, pp. 1009-1023, July 1998 https://doi.org/10.1109/4.701244
  2. A. M. Abo and P. R. Gray, 'A 1.5-V, 10-bit, 14.3-MS/s CMOS pipelined analog-to-digital converter,' IEEE J. Solid-State Circuits, vol. 34, no. 5, pp. 599-606, May 1999 https://doi.org/10.1109/4.760369
  3. L. Singer, S. Ho, M. Timko, and D. Kelly, 'A 12b 65MSample/s CMOS ADC with 82dB SFDR at 120MHz' in ISSCC Dig. Tech. Papers, Feb. 2000, pp. 38-39 https://doi.org/10.1109/ISSCC.2000.839681
  4. S. M. Yoo, T. H. Oh, J. W. Moon, S. H. Lee, and U. K. Moon, 'A 2.5V 10b 120Msample/s CMOS pipelined ADC with high SFDR,' in Proc. CICC, May 2002, pp. 441-444
  5. S. M. Yoo, J. B. Park, H. S. Yang, H. H. Bae, K. H. Moon, H. J. Park, S. H. Lee, and J. H. Kim, 'A 10b 150MS/s 123mW 0.18um CMOS pipelined ADC,' in ISSCC Dig. Tech. Papers, Feb. 2003, pp. 326-327
  6. S. T. Ryu, S. Ray, B. S. Song, G. H. Cho, and K. Bacrania, 'A 14b-linear capacitor self-trimming pipelined ADC,' in ISSCC Dig. Tech. Papers, Feb. 2004, pp. 464-465 https://doi.org/10.1109/ISSCC.2004.1332795
  7. W. Bright, '8 b 75 MSample/s 70 mW parallel pipelined ADC incorporation double sampling,' in ISSCC Dig. Tech. Papers, Feb. 1998, pp. 146-147
  8. M. J. Choe, B. S. Song, and K. Bacrania, 'An 8b 100MSample/s CMOS pipelined folding ADC,' in Symp, VLSI Circuits Dig. Tech. Papers, June 1999, pp. 81-82 https://doi.org/10.1109/VLSIC.1999.797243
  9. Y. T. Wang and B. Razavi, 'An 8-bit 150-MHz CMOS A/D converter,' in ISSCC Dig. Tech. Papers, May 1999, pp. 117-120 https://doi.org/10.1109/CICC.1999.777255
  10. R. C. Taft and M. R. Tursi, 'A 100-MSPS 8-b CMOS subranging ADC with sustained parametric performance from 3.8 V down to 2.2 V,' in Proc. CICC, May 2000, pp. 253-256
  11. G. Feygin, K. Nagaraj, R. Chattopadhyay, R. Herrera, I. Papantonopoulos, D. Martin, P. Wu and S. Pavan, 'A 165 MS/s 8-bit CMOS A/D converter with background offset cancellation,' in Proc. CICC, May 2001, pp. 154-156 https://doi.org/10.1109/CICC.2001.929745
  12. S. Liimotyrakis, S. D. Kulchycki, D. Su, and B. A. Wooley, 'A 150MS/s 8b 71mW time-interleaved ADC in 0.18um CMOS,' in ISSCC Dig. Tech. Papers, Feb. 2004, pp. 258-259 https://doi.org/10.1109/ISSCC.2004.1332692
  13. J. Mulder, C. M. Ward, C. H. Lin, D. Kruse, J. R. Westra, M. L. Lugthart, E. Arslan, R. J. van de Plassche, K. Bult, and F. M. L. van der Goes, 'A 21mW 8b 125MS/s ADC occupying 0.09mm2 in 0.13um CMOS,' in ISSCC Dig. Tech. Papers, Feb. 2004, pp. 260-261 https://doi.org/10.1109/ISSCC.2004.1332693
  14. T. Sigenobu, M. Ito, and T. Miki, 'An 8-bit 30MS/s 18 mW ADC with 1.8 V single power supply,' in Symp. VLSI Circuits Dig. Tech. Papers, June 2001, pp. 209-210 https://doi.org/10.1109/VLSIC.2001.934241
  15. J. Vandenbussche, K. Uyttenhove, E. Lauwers, M. Steyaert, and G. Gielen, 'A 8-bit 200 MS/s interpolating/averaging CMOS A/D converter,' in Proc. CICC, May 2002, pp. 445-448 https://doi.org/10.1109/CICC.2002.1012871
  16. G. Geelen and E. Paulus, 'An 8b 600MS/s 200m W CMOS folding A/D converter using an amplifier preset technique,' in ISSCC Dig. Tech. Papers, Feb. 2004, pp. 254-255