저에너지 이온 주입 방법으로 형성된 박막$ p^+-n$ 접합의 열처리 조건에 따른 특성

The effect of annealing conditions on ultra shallow $ p^+-n$ junctions formed by low energy ion implantation

  • 김재영 (한국항공대학교 전자.정보통신.컴퓨터공학부) ;
  • 이충근 (한국항공대학교 전자.정보통신.컴퓨터공학) ;
  • 홍신남 (한국항공대학교 전자.정보통신.컴퓨터공학부)
  • 발행 : 2004.05.01

초록

본 논문에서는 선비정질화, 저에너지 이온 주입, 이중 열처리 공정을 이용하여 p/sup +/-n 박막 접합을 형성하였다. Ge 이온을 이용하여 결정 Si 기판을 선비정질화하였다. 선비정질화된 시편과 결정 기판에 p-형 불순물인 BF₂이온을 주입하여 접합을 형성하였다. 열처리는 급속 열처리 (RTA : rapid thermal anneal) 방법과 850℃의 노 열처리 (FA : furnace anneal) 방법을 병행하였다. 두 단계의 이중 열처리 방법으로 네 가지 조건을 사용하였는데, 이는 RTA(750℃/10초)+Ft, FA+RTA(750℃/10초), RTA(1000℃/10초)+F4 FA+RTA(1000℃/10초)이다. Ge 선비정질화를 통하여 시편의 접합 깊이를 감소시킬 수 있었다. RTA 온도가 1000℃인 경우에는 RTA보다는 FA를 먼저 수행하는 것이 접합 깊이(x/sub j/), 면저항(R/sub s/), R/sub s/ x/sub j/, 누설 전류 등의 모든 면에서 유리함을 알 수 있었다.

Shallow $p^{+}$-n junctions were formed by preamorphization, low-energy ion implantation and dual-step annealing processes. Germanium ions were implanted into silicon substrates for preamorphization. The dopant implantation was performed into the preamorphized and non-preamorphized substrates using B $F_2$2 ions. Rapid thermal anneal (RTA) and furnace anneal (FA) were employed for dopant activation and damage removal. Samples were annealed by one of the following four methods; RTA(75$0^{\circ}C$/10s)+Ft FA+RTA(75$0^{\circ}C$/10s), RTA(100$0^{\circ}C$/10s)+FA, FA+The Ge Preamorphized sample exhibited a shallower junction depth than the non-preamorphized sample. When the employed RTA temperature was 100$0^{\circ}C$, FA+RTA annealing sequence exhibited better junction characteristics than RTA+FA thermal cycle from the viewpoint of junction depth, sheet resistance, $R_{s}$$.$ $x_{j}$, and leakage current.t.

키워드

참고문헌

  1. W. Zagozdzon-Wosik, P. B. Graiec and G. Lux, 'Fabrication of submicron junctions-proximity rapid thermal diffusion of phosphorus, boron and arsenic,' IEEE Trans. Electron Devices, Vol. 41, no. 12, pp. 2281-2290, Dec. 1994 https://doi.org/10.1109/16.337440
  2. A. Tanaka, T. Yamaji, A. Uchiyama, T. Haytashi, T. Iwabuchi and S. Nishikawa, 'Optimization of amorphous layer thickness and junction depth on the pre-amorphization method for forming shallow-junction in silicon,' Electron Devices Meeting, 1989. Technical Digest., International, pp. 785-788, 1989 https://doi.org/10.1109/IEDM.1989.74171
  3. A. A. Bayati et-al., 'Junction profiles of sub keVion implantation for deep sub-quarter micron devices,' Ion Implantation Technology, 2000. Conference on, pp. 87-90, 2000 https://doi.org/10.1109/.2000.924097
  4. J. W. Jung, Y. J. Lee,J. M. Hwang and K. H. Lee, 'The effect of ILD material and BPSG den sification anneal on the device characteristics,' '99 ICVC6th International Conference VLSI and CAD, pp. 473-475, 1999
  5. 홍신남, 김재영, '이온주입 및 열처리 조건에 따른 박막접합의 특성 비교,' 전자공학회논문지, 제35권 D편, 제7호, 94-101쪽, 1998년 7월
  6. K. H. Lee, J. G. Oh, B. J. Cho and J. C. Kim, 'Effect of additional low temperature RTA on ultra-shallow $p^{+-}n$ junction formation,' Ion Implantation Technology. Proceedings of the 11the International Conference, pp. 634-637, 1997 https://doi.org/10.1109/IIT.1996.586482
  7. P. A. Stolk, H. J. Gossmann, D. J. Eaglesham, D. C. Jacobson, C. S. Rafferty, G. H. Gilmer, M. Jaraiz, J. M. Poate, H. S. Lufman, and T. E. Haynes, 'Physical mechanisms of transient enhanced dopant diffusion in ion-implanted silicon,' J. Appl. Phys., Vol. 81, no. 9, pp. 6031-6050, May 1997 https://doi.org/10.1063/1.364452
  8. B. Baccus, E. Vandenbossche, and M. Lannoo, 'Modeling high concentration boron diffusion under amorphization conditions,' J. Appl. Phys., Vol. 77, no. 11, pp. 5630-5641, June 1995 https://doi.org/10.1063/1.359205