Design of an OTA Improving Linearity with a Mobility Compensation Technique

이동도 보상 회로를 이용한 OTA의 선형성 개선

  • 김규호 (주식회사 에이엠티) ;
  • 양성현 (충북대학교 정보통신공학과) ;
  • 김용환 (충북대학교 정보통신공학과) ;
  • 조경록 (충북대학교 정보통신공학과)
  • Published : 2003.12.01

Abstract

This paper describes a new linear operational transconductance amplifier (OTA) and its application to the 9th-order Bessel filter. To improve the linearity of the OTA, we employ a mobility compensation technique. The combination of the triode and the subthreshold region transistors can compensate the mobility reduction effect and make the OTA with a good linearity. The proposed OTA shows $\pm$0.32% Gm variation over the input range of $\pm$0.8-V. The total harmonic distortion (THD) was lower than -60-㏈. The 9th-order Bessel filter has been designed using a 0.35-${\mu}{\textrm}{m}$ n-well CMOS process under 3.3-V supply voltage. It shows the cutoff frequency of 8-MHz and the power consumption of 65-mW.

본 논문에서는 트랜지스터의 게이트-소스 전압에 따른 소자의 이동도 감소 현상으로 생기는 OTA의 선형성 감소를 보상하기 위한 새로운 선형 OTA론 설계하고, 이것을 9차 베셀 필터에 응용한다. 제안된 OTA의 입력단은 선형(triode) 영역에서 동작하는 트랜지스터와 subthreshold 영역에서 동작하는 트랜지스터가 병렬로 연결된 구조를 가진다. 이 구조는 이동도 감소 현상에 의한 3차 고조파 성분을 상쇄시키므로, 보다 넓은 입력 범위를 가지면서 개선된 선형성을 유지할 수 있는 OTA 회로의 구현이 가능하다. 제안한 OTA는 ±0.8V의 입력 범위 내에서 ±0.32%의 트랜스컨덕턴스(Gm) 변화율을 갖고 총 고조파 왜곡(THD)은 -60㏈ 이하이다. 제안된 OTA를 적용한 9차 베낄 필터는 공급전압 3.3V를 갖는 0.35㎛ n-well CMOS 공정으로 구현되었으며, 필터의 차단주파수는 8㎒, 전력소비는 65mW로 동작하였다.

Keywords

References

  1. F. Krummenacher and N. Joehl, 'A 4-MHz CMOS continuous-time filter with on-chip automatic tuning.' IEEE J. Solid-State Circuits, vol. 23, no. 3, pp. 750-758, Jun. 1988 https://doi.org/10.1109/4.315
  2. S. L. Wong, 'Novel drain-biased trans-conduc-tance building blocks for continuous-time filter applications,' Electronics Letters, vol. 25, no. 25, pp. 100-101, Jan. 1989 https://doi.org/10.1049/el:19890074
  3. C. A. Laber and P. R Gray, 'A 20-MHz sixth-order BiCMOS parasitic-insensitive continuous-time filter and second-order equa-lizer optimized for disk-dhive read channels,' IEEE J. Solid-State Circuits, vol. 28, no. 4, pp. 462-470, Apr. 1993 https://doi.org/10.1109/4.210029
  4. F. Yang and C. C. Enz, 'A low-distortion BiCMOS seventh-order Bessel filter operating at 2.5V supply,' IEEE J. Solid-State Circuits, vol. 31, no. 3, pp. 321-330, Mar. 1996 https://doi.org/10.1109/4.494194
  5. K. -J. Lee, W. -C. Wang, and K. -S. Huang, 'A current-mode testable design of operational transconductance amplifier-capacitor filters,' IEEE Trans. Circuits and Systems-II: Analog and Digital Signal Processing, vol. 46, no. 4, Apr. 1999 https://doi.org/10.1109/82.755411
  6. E. S. Sinencio and J. S. Martinez, 'CMOS transconductance amplifiers, architectures and active filters: a tutorial,' in Proc. IEE Circuits, Devices and System', vol. 147, no. 1, pp. 3-12, Feb. 2000 https://doi.org/10.1049/ip-cds:20000055
  7. Z. Wang and W. Guggenbuhl, 'A voltage-controllable linear MOS transconductor using bias offset technique,' IEEE J. Solid-State Circuits, vol. 25, no. 1, pp. 315-317, Feb. 1990 https://doi.org/10.1109/4.50321
  8. A. L. Caban and P. E. allen, 'Low-voltage CMOS transconductance cell based on parallel operation of triode and saturation transcon-ductors.' Electronics Letters, vol. 30, no. 14, pp, 1124-1126, Jul. 1994 https://doi.org/10.1049/el:19940756
  9. C. -S. Kim, G. -O. Cho, Y. -H. Kim, and B. -S. Song, 'A CMOS 4$Wtimes$ Speed DVD read channel IC,' IEEE J. Solid-State Circuits, vol. 33, no. 8, pp. 1168-1178, Aug. 1998 https://doi.org/10.1109/4.705355
  10. E. Ibaragi, S. Nishioka, A. Hyogo, and K. Sekine, 'A CMOS OTA free from second order effects with a high input resistance Gm control terminal,' ISCAS, pp. 300-303, 2001 https://doi.org/10.1109/ISCAS.2001.921852
  11. N. Arora, MOSFET Models for VLSI Circuit Simulation: Theory and Practice, Springer-Verlag Wien, New York, 1993