Test Method of an Embedded CMOS OP-AMP

내장된 CMOS 연산증폭기의 테스트 방법

  • 김강철 (여수대학교 컴퓨터공학과) ;
  • 송근호 (경상대학교 전자공학과) ;
  • 한석붕 (경상대학교 전자공학과)
  • Published : 2003.03.01

Abstract

In this paper, we propose the novel test method effectively to detect short and open faults in CMOS op-amp. The proposed method uses a sinusoidal signal with higher frequency than unit gain bandwidth. Since the proposed test method doesn't need complex algorithm to generate test pattern, the time of test pattern generation is short, and test cost is reduced because a single test pattern is able to detect all target faults. To verify the proposed method, CMOS two-stage operational amplifier with short and open faults is designed and the simulation results of HSPICE for the circuit have shown that the proposed test method can detect short and open faults in CMOS op-amp.

본 논문에서는 CMOS 연산증폭기에 존재하는 모든 단락고장(short fault)과 개방고장(open fault)을 효과적으로 검출할 수 있는 새로운 테스트 방식을 제안한다. 제안하는 테스트 방식은 단위이득 대역폭(unit gain bandwidth)보다 큰 주파수를 가치는 단일 정현파를 이용한다. 이 방식은 하나의 테스트 패턴으로 모든 대상고장을 검출할 수 있으므로 테스트 패턴 생성을 위한 알고리즘이 간단하다. 따라서 패턴 생성 시간이 짧고, 테스트 비용을 줄일 수 있는 장점을 가지고 있다. 제안한 테스트 방식을 검증하기 위하여 2단 연산 증폭기를 설계하였으며, HSPICE 모의실험을 통하여 대상 고장에 대하여 높은 고장검출율(fault coverage)을 얻었다.

Keywords

References

  1. Wilson, Q. F., and D. B. Day, 'Practical Automatic Test Program Generation Constraints,' Proc. Automatic Test Conf. and Workshop 1987.
  2. Arabi, K., and B. Kaminska, 'Testing Analog and Mixed-Signal Integrated Circuits Using Oscillation-Test Method', IEEE Trans. Computer-Aided Design, vol. 16, no. 7, pp. 745-753, 1997. https://doi.org/10.1109/43.644035
  3. Gielen, G., Wang, Z., and Sansen, W., 'Fault Detecting and Input Stimulus Determination for the Testing of Analog Integrated Circuits Based on Power Supply Current Monitoring,' Proc, IEEE ICCAD, pp. 495-498. 1994.
  4. M. Roca and A. Rubio, 'Selftesting CMOS Operational Amplifier', Electronic Letters, Vol. 28, No. 15, pp. 1452-1454, 1992. https://doi.org/10.1049/el:19920924
  5. Chang, S. J., C. L. Lee, and J. E. Chen, 'Functional Test Pattern Generation for CMOS Operational Amplifier,' Proc. VTS, pp. 267-272, 1997.
  6. Soma, M., 'Fault Coverage of DC Parametric Tests for Embedded Analog Amplifiers', Proc. IEEE Int. Test Conf., pp. 566-573, 1993
  7. Karim Arabi, and Bozena Kaminska, 'Oscillation-Test Strategy for Analog and Mixed-Signal Integrated Circuits', Proc. IEEE VLSI Test Symp., pp.476-482, 1996.
  8. Linda Milor and V. Visvanathan, 'Detection of Catastrophic Faults in Analog Integrated Circuits', IEEE Trans. on Computer-Aided Design, Vol. 8, No. 2, pp. 114-130, 1989. https://doi.org/10.1109/43.21830
  9. A. Meixner and W. Maly, 'Fault Modelling for the Testing of Mixed Integrated Circuits', Proc. IEEE Int. Test Conf., pp. 13.6.1-13.6.4., 1991.
  10. B. Kaminska, K. Arabi, I. Bell, P. Goteti, J. L. Huertas, B. Kim, A. Rueda, and M. Soma, 'Analog and Mixed-Signal Benchmark Circuits-First Release', Proc. IEEE Int. Test Conf., pp.183-190, 1997.