DOI QR코드

DOI QR Code

수소 처리시킨 N-채널 다결정 실리콘 TFT에서 스트레스인가에 의한 핫캐리어의 감지 특성

Sensitive Characteristics of Hot Carriers by Bias Stress in Hydrogenated n-chnnel Poly-silicon TFT

  • 이종극 (동의대학교 전자공학과) ;
  • 이용재 (동의대학교 전자공학과)
  • Lee, Jong-Kuk (Dept. Electronics Engineering, Dongeui University) ;
  • Lee, Yong-Jae (Dept. Electronics Engineering, Dongeui University)
  • 발행 : 2003.09.30

초록

플라즈마, $H_2$$H_2$/플라즈마 공정에 의해 수소 처리시킨 n-채널 다결정실리콘 박막트랜지스터(TFT)를 제작하였다. 전압 바이어스 스트레스로 게이트 산화막에 유기된 감지 특성들을 분석하였다. 수소 처리시킨 소자에서 전기적 스트레스 조건에 의해 야기된 인자적 감지 특성들은 드레인전류, 문턱전압(Vth), 문턱전압 아래기울기(S), 그리고 최대 전달 컨덕턴스(Gm) 값을 측정하여 조사하였다. 분석 결과로서, 수소화 처리시킨 n-채널 다결정 실리콘 박막 트랜지스터에서 감지된 열화특성은 다결정실리콘/산화막의 계면과 다결정 실리콘의 그레인 경계에서 실리콘-수소(Si-H) 본드의 해리에 의한 현수 본드의 증가가 원인이 되었다. 게이트 산화막내 트랩의 생성은 채널 영역에서 게이트 산화막 속으로 핫 전자 주입에 의해 야기되었다.

The devices of n-channel poly silicon thin film transistors(TFTs) hydrogenated by plasma, $H_2$ and $H_2$/plasma processes are fabricated. The carriers sensitivity characteristics are analyzed with voltage bias stress at the gate oxide. The parametric sensitivity characteristics caused by electrical stress conditions in hydrogenated devices are investigated by measuring the drain current, threshold voltage($V_{th}$), subthreshold slope(S) and maximum transconductance($G_m$) values. As a analyzed results, the degradation characteristics in hydrogenated n-channel polysilicon thin film transistors are mainly caused by the enhancement of dangling bonds at the poly-Si/$SiO_2$ interface and the poly-Si grain boundary due to dissolution of Si-H bonds. The generation of traps in gate oxide are mainly dued to hot electrons injection into the gate oxide from the channel region.

키워드

참고문헌

  1. Do-Hyun Baek, Yong-Jae Lee. 'Stress-Bias Effect on Poly-Si TFT's of Glass Substrate'. ITC-CSCC2000, Vol.2. pp. 933-936, 2000
  2. Morimoto Y. 'Influence of the Grain Boundaries and Intergrain Defects on the Performance of Poly-Si Thin Film Transisotrs', Journal of the electrochemical Society. Vol.44, No.7, 1997
  3. J. Richard Ayres, Stan D. Brotherton. 'Analysis of Field and Hot Carrier of Poly-Si Thin Film Transistors', Jpn. J. Appl. Phys. Vol.37 pp. 1801-1808, 1998 https://doi.org/10.1143/JJAP.37.1801
  4. Y.S. Jeong, et al 'Model of Electrical Stress Induced Degradation In Hydrogenated n-and p-Channel Poly-Si TFTs'. 2000 International workshop on Active-Matrix Liquid-Crystal Displays (AM-LCD), July 13, 2000
  5. H. Kuwano et al. 'Mechanisms of Electrical Stress-Induced Degradation in H2/Plama Hydrogenated n-and p-channel Polysilicon Thin Film Transistors' Jpn. J. Appl. Physics, Vol.41, No.8, pp.5042-5047, Aug. 2002 https://doi.org/10.1143/JJAP.41.5042
  6. 저전류 측정을 위한 반도체 소자 특성 분석 시스템에서의 보상 기법, 최인규 . 박종식, 한국센서학회지, 제11권2호, p.111, 2002 https://doi.org/10.5369/JSST.2002.11.2.111
  7. J.S. Jeong, Doctor thesis, Dept. of Electrical eng. Japan Keio university, April, 2002