A Study on High Resolution Time to Digital Converter for All Digital PLL

디지털 PLL을 위한 높은 해상도를 갖는 시간-디지털 변환기의 연구

  • Kim, Yong-Woo (Electronic Engineering, Soongsil University) ;
  • Ahn, Tae-Won (Electrical Engineering, Dongyang Technical College) ;
  • Moon, Yong (Electronic Engineering, Soongsil University)
  • 김용우 (숭실대학교 전자공학과) ;
  • 안태원 (동양공업전문대학 전기전자통신공학부) ;
  • 문용 (숭실대학교 전자공학과)
  • Published : 2008.06.18

Abstract

Digital PLL을 위한 높은 해상도를 갖는 TDC(Time to Digital Converter)를 $0.18{\mu}m$ CMOS 공정으로 설계하였다. 2단 구조를 갖는 TDC를 제안하였고 이를 Cadence Spectre를 이용하여 검증하였다. TDC는 Difference pulse generator, coarse 변환기와 fine 변환기로 구성된다. 그리고, 2단 변환기와 Thermometer decoder를 이용하여 delay cell의 수를 적게 유지하면서도 높은 해상도를 얻을 수 있었다.

Keywords