Study on the Buried Semiconductor in Organic Substrate

SoP-L 기술 기반의 반도체 기판 함몰 공정에 관한 연구

  • Lee, Gwang-Hoon (Electronic Materials & Packaging Research Center, Korea Electronics Technology Institute) ;
  • Park, Se-Hoon (Dept. of Electrical and Electronics Eng, YonSei Univ.) ;
  • Yoo, Chan-Sei (Electronic Materials & Packaging Research Center, Korea Electronics Technology Institute) ;
  • Lee, Woo-Sung (Electronic Materials & Packaging Research Center, Korea Electronics Technology Institute) ;
  • Kim, Jun-Chul (Electronic Materials & Packaging Research Center, Korea Electronics Technology Institute) ;
  • Kang, Nam-Kee (Electronic Materials & Packaging Research Center, Korea Electronics Technology Institute) ;
  • Yook, Jong-Gwan (Electronic Materials & Packaging Research Center, Korea Electronics Technology Institute) ;
  • Park, Jong-Chul (Electronic Materials & Packaging Research Center, Korea Electronics Technology Institute)
  • 이광훈 (전자소재패키징연구센터 전자부품연구원) ;
  • 육종관 (전기전자공학과 연세대학교) ;
  • 박세훈 (전자소재패키징연구센터 전자부품연구원) ;
  • 유찬세 (전자소재패키징연구센터 전자부품연구원) ;
  • 이우성 (전자소재패키징연구센터 전자부품연구원) ;
  • 김준철 (전자소재패키징연구센터 전자부품연구원) ;
  • 강남기 (전자소재패키징연구센터 전자부품연구원) ;
  • 박종철 (전자소재패키징연구센터 전자부품연구원)
  • Published : 2007.06.21

Abstract

SoP-L 공정은 유전율이 상이한 재료를 이용하여 PCB 공정이 가능하고 다른 packaging 방법에 비해 공정 시간과 비용이 절약되는 잠정이 있다. 본 연구에서는 SoP-L 기술을 이용하여 Si 기판의 함몰에 판한 공정의 안정도와 함몰 시 제작된 때턴의 특성의 변화에 대해 관찰 하였다. Si 기판의 함몰에 Active device를 이용하여 특성의 변화를 살펴보고 공정의 안정도를 확립하려 했지만 Active device는 측정 시 bias의 확보와 특성의 민감한 변화로 인해 비교적 측정이 용이하고 공정의 test 지표를 삼기 위해 passive device 를 구현하여 함몰해 보았다. Passive device 의 제작 과정은 Si 기판 위에 spin coating을 통해 PI(Poly Imide)를 10um로 적층한 후에 Cr과 Au를 seed layer로 증착을 하였다. 그리고 photo lithography 공정을 통하여 photo resister patterning 후에 전해 Cu 도금을 거쳐 CPW 구조로 $50{\Omega}$ line 과 inductor를 형성하였다. 제작 된 passive device의 함몰 전 특성 추출 data와 SoP-L공정을 통한 함몰 후 추출 data 비교를 통해 특성의 변화와 공정의 안정도를 확립하였다. 차후 안정된 SoP-L 공정을 이용하여 Active device를 함몰 한다면 특성의 변화 없이 size 룰 줄이는 효과와 외부 자극에 신뢰도가 강한 기판이 제작 될 것으로 예상된다.

Keywords