High-Frequency Circuit Analysis by using Topological Analysis Method

Topological Analysis Method를 이용한 High-Frequency Circuit 해석

  • Hwang Se-Hoon (Electromechanics Lab., Seoul National University) ;
  • Park Yoon-Mi (Electromechanics Lab., Seoul National University) ;
  • Lee Jung-Yub (Electromechanics Lab., Seoul National University) ;
  • Park Chul-Min (Department of Electrical and Computer Engineering, University of Seoul) ;
  • Jung Hyun-Kyo (Electromechanics Lab., Seoul National University)
  • 황세훈 (서울대학교 공과대학원) ;
  • 박윤미 (서울대학교 공과대학원) ;
  • 이정엽 (서울대학교 공과대학원) ;
  • 박철민 (서울시립대학교 전자컴퓨터공학부) ;
  • 정현교 (서울대학교 공과대학원)
  • Published : 2006.08.01

Abstract

High Frequency에서 회로를 해석할 때 기존의 Full-wave Analysis Method와는 다른 Topological Analysis Method에 기반한 BLT equation을 도입하여 새로운 해석을 시도해본다. 이 해석방법은 기존의 방법과는 다르게 회로를 junction과 node로 구분하여 회로 방정식을 만들어 해석을 하는 새로운 방식이다. 이 논문에서는 간단한 회로를 제작하여 BLT equation과 기존의 Simulation Tool을 사용한 해석과 실제 실험결과와 비교하면서 BLT equation을 검증하고, 실제적인 적용 회로를 선정하여 해석을 시도하였다.

Keywords