대한전기학회:학술대회논문집 (Proceedings of the KIEE Conference)
- 대한전기학회 2004년도 하계학술대회 논문집 A
- /
- Pages.325-326
- /
- 2004
FPGA를이용한전력선통신의기저대역핵심코어설계
Core Chip Design of Baseband PLC Modem using FPGA
- 허남영 (성균관대학교) ;
- 신명철 (성균관대학교) ;
- 서희석 (두원대학) ;
- 최상열 (인덕대학) ;
- 이광엽 (서경대학교) ;
- 박기현 (서경대학교) ;
- 문경환 (성균관대학교) ;
- 차재상 (서경대학교)
- Hur N. Y. (Sungkyunkwan univ) ;
- Shin M. C. (Sungkyunkwan univ) ;
- Seo H. S. (Doowon univ) ;
- Choi S. Y. (Induk univ) ;
- Lee K. Y. (Seokyeong univ) ;
- Park K. H. (Seokyeong univ) ;
- Moon K. H. (Sungkyunkwan univ) ;
- Cha J. S. (Seokyeong univ)
- 발행 : 2004.07.14
초록
전력선통신(PLC: Power Line Communication)은 기존의 전기선을 이용하여 별도의 전용선 설치 없이 통신이 가능한 기술로서 효율적인 PLC 통신을 위해서는 가장 기본적인 기저대역의 송, 수신부상 의 원활한 데이터 전송이 이루어져야 한다. 본 논문에서는 확산대역방식의 PLC통신시스템의 수신부의 핵심모듈인 정합필터를 HDL(hardware description language)을 이용한 디지털 하드웨어인 에 위한 디지털 하드웨어인 FPGA(Field Programmable Gate Array)클 이용하여 구현하였다. 즉, 본 논문에서는 BPSK(Binary Phase Shift Keying) 변조 및 256칩 확산코드를 이용한 확산변조파형에 대한 디지털 정합필터를 FPGA로 구현하고 상관특성을 확인함으로서 모의실험상의 파형과 구현된 하드웨어상의 상관파형이 일치함을 확인하였다.
키워드