• 제목/요약/키워드: second-order BPS

검색결과 9건 처리시간 0.024초

다중 aliasing 소거를 위한 2차 BPS 시스템의 설계 (Design of Second-order BPS Systems for the Cancellation of Multiple Aliasing)

  • 백제인
    • 전자공학회논문지
    • /
    • 제52권3호
    • /
    • pp.162-170
    • /
    • 2015
  • BPS(bandpass sampling) 기술은 입력 신호보다 낮은 주파수로 표본화하는 것으로서, 표본화 처리만으로 기저 대역 신호를 얻을 수 있다. 이 덕분에 별도의 주파수 하향 변환기를 사용하지 않아도 되어, 수신기 회로 구현이 간소화 된다. 2차 BPS 방식은 표본화 장치를 2개 사용하는 것이며, 표본화로 인하여 aliasing 간섭이 발생하더라도 두 가지 BPS 신호를 결합함으로써 간섭 성분을 제거할 수 있다. 본 논문에서는 여러 개의 간섭이 한꺼번에 신호 성분에 aliasing 되는 경우에 대한 2차 BPS 시스템의 설계 문제를 다루었다. 신호 대 간섭 비를 극대화시키도록 interpolant 필터의 최적 위상값을 구하는 방법을 분석하였고, BPS 입력단의 전력밀도 스펙트럼 자료를 이용하여 준최적 위상값을 구하는 실용적인 공식을 도출하였다. 제안된 시스템에 대하여 컴퓨터 시뮬레이션을 수행하였고, 다중 aliasing을 고려함으로써 신호 대 간섭 비가 증가되는 것을 확인하였다.

2차 BPS 시스템의 interpolant 필터에 대한 최적 위상 설계 (Design of the Optimal Phase for the Interpolant Filter in the Second-order Bandpass Sampling System)

  • 백제인
    • 전자공학회논문지
    • /
    • 제53권3호
    • /
    • pp.132-139
    • /
    • 2016
  • 대역통과 표본화(BPS: bandpass sampling) 기술은 아날로그 신호를 디지털 신호로 변환할 때 표본화하고자 하는 신호의 주파수보다 낮은 주파수로 표본화하는 것을 말한다. BPS 처리만으로도 수신 신호의 스펙트럼이 기저대역에 나타나게 되기 때문에 주파수 하향변환기를 사용하지 않을 수 있어 편리하다. 2차 BPS 시스템은 BPS 과정으로 인하여 발생될 수 있는 aliasing 간섭 성분을 제거하고자 2개의 표본화기를 사용하는 장치이다. 본 논문에서는 2차 BPS 시스템의 aliasing 간섭 성분을 최대로 제거하도록 interpolant 필터의 위상을 최적 설계하는 방식을 제시하였다. 이 방식은 수학적으로 유도된 것으로서, BPS 입력 스펙트럼의 어떠한 조건에서도 항상 성립한다. 수신 신호 전력 스펙트럼을 다양하게 변화시키면서 제안된 방식에 따른 성능 개선 효과를 통계적으로 조사하였고, 기존의 준최적 방식과 비교할 때 최대 5~20 [dB]의 성능 개선이 있음을 확인하였다.

SDR front-end를 위한 Complex Bandpass Sampling (Complex Bandpass Sampling for SDR front-end)

  • 왕홍매;김재형;김형중
    • 한국정보통신학회논문지
    • /
    • 제15권8호
    • /
    • pp.1805-1812
    • /
    • 2011
  • Bandpass sampling(BPS) 기술은 나이퀴스트(Nyquist) 샘플링 주파수보다 낮은 주파수를 사용하여 RF 대역의 신호를 직접 하향변환 할 수 있다는 장점을 가지고 있지만, 나이퀴스트 영역에서 self-image의 중복을 피하기 위해서는 샘플링 주파수의 선택에 제약이 따른다. 2개의 ADC를 사용하는 2차(second-order) BPS는 self-image를 제거하기 위한 신호처리가 추가 된다는 조건으로 샘플링 주파수의 선택이 자유롭다. 하지만 RF 대역이 바뀌면 신호처리를 위한 파라미타를 재구성해야 한다. 본 논문에서는 2차 BPS의 한 형태인 quadrature BPS의 구조를 가지면서, 재구성이 필요 없는 간단한 보상 필터만을 사용하여 임의 RF 대역으로부터 나이퀴스트 영역으로 하향 변환하는 complex BPS 기반의 SDR front-end에 대하여 기술한다.

2차 BPS 시스템의 다중 대역 interpolant 필터 (The Multiband Interpolant Filter in the Second-order BPS System)

  • 김혁;백제인
    • 전자공학회논문지
    • /
    • 제50권7호
    • /
    • pp.225-230
    • /
    • 2013
  • 입력 신호보다 낮은 주파수로 표본화하는 BPS (bandpass sampling) 기술은 별도의 주파수 하향 변환기를 사용하지 않고 표본화 처리만으로 기저 대역 신호를 얻을 수 있으므로 수신기 회로를 간소화할 수 있어 유리하다. 표본화 장치를 2개 사용하는 2차 BPS 방식은 aliasing 현상에 의하여 기저 대역에서 간섭이 발생하더라도 표본화된 두 가지 BPS 신호 사이의 관계를 이용하여 간섭 성분을 제거할 수 있다. 이 때 사용되는 interpolant 필터는 두 BPS 신호 사이의 위상을 조절하는 것으로서, 간섭 제거 성능을 결정하는 중요한 요소이다. 본 논문에서는 다중 대역으로부터 여러 개의 간섭 신호가 aliasing으로 유입될 때 하나의 interpolant 필터를 사용하면서 이들을 한꺼번에 제거할 수 있는 다중 대역 interpolant 필터를 제안하였다. 또한 제거할 간섭 신호가 없는 경우에는 수신하려는 신호 성분의 세기를 증대시킴으로써 신호의 품질을 3dB 개선시키는 방안을 제안하였다. 컴퓨터 시뮬레이션을 수행하여 제안된 방법이 타당함을 확인하였다.

2차 BPS 시스템을 위한 다중 대역 interpolant 필터 설계에 대한 연구 (A study on the multiband interpolant filter for the second-order BPS system)

  • 김혁;백제인
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2012년도 추계학술대회
    • /
    • pp.69-72
    • /
    • 2012
  • RF(radio frequency) 신호보다 낮은 주파수로 표본화하는 BPS(bandpass sampling) 기술은 별도의 하향변환기를 사용하지 않고 표본화 처리만으로 기저대역 신호를 얻을 수 있으므로 수신기 회로를 간소화할 수 있어 유리하다. 표본화 장치를 2개 사용하는 2차 BPS 방식은 aliasing 현상에 의하여 기저대역에서 간섭이 발생하더라도 두 가지 표본화 신호의 관계를 이용하여 간섭 성분을 제거할 수 있다. 이 때 사용되는 interpolant 필터는 표본화된 두 신호 사이의 위상을 조절하는 것으로서, 간섭 제거 성능을 결정하는 중요한 요소이다. 본 논문에서는 하나의 interpolant 필터를 사용하면서 다중 대역으로부터의 간섭 신호들을 제거할 수 있는 다중 대역 interpolant 필터를 제안하였다. Interpolant 필터 설계를 위한 여러 가지의 위상 특성을 제안하고, 각각에 대하여 컴퓨터 시뮬레이션을 수행하였다. 연속적으로 변화하는 위상 특성을 가진 필터가 간섭 신호 제거 성능이 가장 우수한 것을 확인하였다.

  • PDF

RF Band-Pass Sampling Frontend for Multiband Access CR/SDR Receiver

  • Kim, Hyung-Jung;Kim, Jin-Up;Kim, Jae-Hyung;Wang, Hongmei;Lee, In-Sung
    • ETRI Journal
    • /
    • 제32권2호
    • /
    • pp.214-221
    • /
    • 2010
  • Radio frequency (RF) subsampling can be used by radio receivers to directly down-convert and digitize RF signals. A goal of a cognitive radio/software defined ratio (CR/SDR) receiver design is to place the analog-to-digital converter (ADC) as near the antenna as possible. Based on this, a band-pass sampling (BPS) frontend for CR/SDR is proposed and verified. We present a receiver architecture based second-order BPS and signal processing techniques for a digital RF frontend. This paper is focused on the benefits of the second-order BPS architecture in spectrum sensing over a wide frequency band range and in multiband receiving without modification of the RF hardware. Methods to manipulate the spectra are described, and reconstruction filter designs are provided. On the basis of this concept, second-order BPS frontends for CR/SDR systems are designed and verified using a hardware platform.

9600 BPS Modem의 복조기와 Equalizer에 관한 연구 (On the Design of Demodulator and Equalizer of 9600 BPS Modem)

  • 장춘서;은종관
    • 대한전자공학회논문지
    • /
    • 제20권4호
    • /
    • pp.10-15
    • /
    • 1983
  • 본 논문에서는 전송 속도가 9600 bps인 data modem의 복조기와 equalizer의 효과적인 구성에 대하여 연구하였으며, finite word length 효과가 equalizer 동작에 미치는 영향을 제시하였다. 복조기에는 tap수가 37개인 decimation filter를 사용해서 symbol당 곱셈 횟수를 크게 줄였는데 이때 equalizer 동작에 있어 충분한 결과를 얻을 수 있음을 알 수 있었다. 주파수 offset이 존재할 때 1차 반송파 위상 추적 loop와 2차 반공파 위상 추적 loop의 성능을 비교하였고, word length를 각각 8 bit, 12 bit 및 16bit로 변화시켰을 경우 equalizer 평형상태 MSE(mean square error)의 변화 및 tap 적응을 위한 최적 step see와 lap수를 제시하였다.

  • PDF

Well-Structured Inter-Oranizational Workflow Modeling for B2B e-Commerce

  • Li, Xizuo;Kim, Sun-Ho
    • 한국전자거래학회지
    • /
    • 제9권4호
    • /
    • pp.53-64
    • /
    • 2004
  • 최근의 기업들은 B2B전자상거래 개념하에 상품과서비스를 전자적으로 거래하기 위하여 자신의 기업 영역을 넘어서는 프로세스를 수행하고 있다. 이러한 환경에서, 조직간의 비즈니스 프로세스는 필요하며 파트너간의 공개 프로세스 뿐만 아니라 기업 내의 자체 프로세스도 잘 정의되어야 한다. 이러한 목적을 위해 이 논문은 조직간 비즈니스 프로세스를 나타내는 방법을 제시한다. 우선, B2B 전자상거래를 위한 조직간 워크플로우를 위한 모델링 방법을 제시한다. 이 방법은 1:1 및 1:N 협업시 공통 프로세스를 공유할 수 있도록 ebXML의 BPSS를 기반으로 제시되었다. 여기서 조직간 워크플로우의 설계 절차를 편리하게 하기 위해 메시지 플로우와 통제 플로우를 분리하였다. 둘째, 구조화된(well-structured) 조직간 워크플로우 프로세스를 설계하기 위하여 구조화된 프로세스 모델링 알고리즘이 제시된다. 이 알고리즘에서는 프로세스가 페트리넷 기반의 프로세스로 변환된다. 이 알고리즘은 하향식 방식으로 구조화된 프로세스 모델을 설계할 수 있도록 기능화된 (well-behaved) 모델링 블록, 기능화된 제어 구조, 비즈니스 트랜젝션을 이용한다.

  • PDF

Design and Development of Network for Housing Estate Security System

  • Nachin, Awacharin;Mitatha, Somsak;Dejhan, Kobchai;Kirdpipat, Patchanon;Miyanaga, Yoshikazu
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2003년도 ICCAS
    • /
    • pp.1480-1484
    • /
    • 2003
  • This paper presents the design and development of network for housing estate security system. The system can cover up to 961 houses which can be up to 1,200 meters long transfer rate of 9,600 bps. This system uses checking and warning the abnormal situation. More over this system has ability to control switch on/off the electrical equipment in the house via AC line control system. The system consists of 4 parts. The first part is a security system of each house using MCS-51 microcontroller as a central processing unit scan 32 sensors and control 8 appliances and send alarm. The MCS-51 microcontroller received control signal via telephone used DTMF circuit. The second part is distributed two levels master/slave network implementing after RS-485 serial communication standard. The protocol its base on the OSI (Open Systems Interconnection) 7 layers protocol model design focus on speed, reliability and security of data that is transferred. The network security using encrypt by DES algorithm, message sequence, time stamp checking and authentication system when user to access and when connect new device to this system. Flow control in system is Poll/Select and Stop-and-Wait method. The third part is central server that using microcomputer which its main function are storing event data into database and can check history event. The final part is internet system which users can access their own homes via the Internet. This web service is based on a combination of SOAP, HTTP and TCP/IP protocols. Messages are exchanged using XML format [6]. In order to save the number of IP address, the system uses 1 IP address for the whole village in which all homes and appliance in this village are addressed using internal identification numbers. This proposed system gives the data transfer accuracy over 99.8% and maximum polling time is 1,120 ms.

  • PDF