• 제목/요약/키워드: multi-carrier modulation

검색결과 103건 처리시간 0.02초

통화 중 적응적 Power Save와 QoS 지원이 가능한 IEEE B02.11g VoWLAN 단말기 구현 (Realization of an IEEE 802.11g VoWLAN Terminal with Support of Adaptable Power Save and QoS During a Call)

  • 권성수;이종철
    • 한국통신학회논문지
    • /
    • 제31권10A호
    • /
    • pp.1003-1013
    • /
    • 2006
  • IEEE802.11g VoWLAN (Voice over Wireless LAN) 단말기는 802.11b 전용 단말기에 비해 통화시간이 30 % 이상 감소하는 문제점이 있어 통화시간이 문제로 대두되고 있다. 일반적으로, 802.11g에서는 멀티캐리어 방식인 OFDM (Orthogonal Frequency Division Multiplexing) 변조방식을 사용하여 54 Mbps속도로 전송하기 때문에 기존의 802.11b MAC (Medium Access Control) 전송방식과 비교하여 통화시간을 만족시키는 것이 어렵다. 본 논문에서는 802.11g 규격을 적용한 단말기에서 통화중 Power Save 방법으로 Holdover Time을 처음으로 제안하므로 통화시간을 만족시킨다. 다만, 통화 단말기 수 증가에 따른 네트워크 혼잡으로 경합 창 (contention window)이 많이 발생하여, Back-off 수 증가로 인한 통화품질(QoS)의 문제가 발생하지만, QoS 해결 방안으로 다운 링크 시 802.11 G.711 Sequence Number를 단말기 MAC 단에서 분석하여 손실율에 따른 Holdover Time을 가변 하는 방법을 제안하므로 이 문제를 해결한다. 802.11b/g 소비전류 분석과 통화 단말기 증가에 따른 네트워크 혼잡에 의한 MAC 파라미터 성능을 분석하며, VQT장비와AiroPeek를 이용하여 실제적인 데이터를 분석한다.

M/W 중계 시스템 망의 주파수 조정을 위한 보호비 계산에 대한 연구 (A Study on Calculation of Protection Ratio for Frequency Coordination in Microwave Relay System Networks)

  • 서경환
    • 한국전자파학회논문지
    • /
    • 제17권2호
    • /
    • pp.139-147
    • /
    • 2006
  • 본 논문에서는 마이크로파 중계 시스템 망의 주파수 조정에 적용할 수 있는 효율적인 보호비 산출 방법을 제안하고 결과를 제시한다. 또한 인접 채널 보호비를 계산하기 위해 송신 스펙트럼 마스크와 수신 필터 특성에 관련된 통합 필터 변별도(NFD)를 고찰하였다. 보호비는 변조 방식에 따른 신호-대-잡음 비, 잡음-대-간섭 비, 다중 간섭 허용, 다중 경로 또는 강우 감쇠의 페이드 마진, 통합 필터 변별도의 변수들로 구성된다. 주파수 6.7 GHz, 64-QAM, 거리 60 km, BER $10^{-6}$에서 계산된 페이드 마진 및 보호비는 각각 41.1 및 75.2 dB를 얻을 수 있었다. 채널 대역폭 40 MHz의 NFD는 첫 번째 인접 채널에서 28.9 dB가 되며, 이로부터 첫 번째 인접 채널의 보호비는 46.3 dB가 됨을 알 수 있었다. 또한 실제 중계망의 적용을 위해 채널 대역폭 20 및 40 MHz를 갖는 이종 시스템간의 NFD 및 보호비도 고찰하였다. 제안된 방법은 계산의 용이성과 체계적 확장, 그리고 밀리미터파 중계망의 주파수 조정에도 동일한 개념을 적용할 수 있는 장점을 갖는다.

R4SDF/R4SDC Hybrid 구조를 이용한 메모리 효율적인 2k/8k FFT/IFFT 프로세서 설계 (A Design of Memory-efficient 2k/8k FFT/IFFT Processor using R4SDF/R4SDC Hybrid Structure)

  • 신경욱
    • 한국정보통신학회논문지
    • /
    • 제8권2호
    • /
    • pp.430-439
    • /
    • 2004
  • OFDM 방식의 DVB-T 수신기에서 다수 반송파의 변ㆍ복조를 수행하는 8192점/2048점 FFT/IFFT 프로세서 (CFFT8k2k)를 설계하였다. 8192점 FFT와 같이 변환 크기가 큰 경우에는 매우 큰 용량의 메모리가 필요하므로, 메모리 효율적인 설계가 중요하다. 본 논문에서는 R4SDC (Radix-4 Single-path Delay Commutator)와 R4SDF (Radix-4 Single-path Delay Feedback)를 혼합한 Hybrid 구조를 적용함으로써 R4SDC 단일 구조에 비해 약 20%의 메모리를 줄였으며, 2단계 수렴 블록 부동점 스케일링 기법을 적용함으로써 기존의 CBFP 방식에비해 약 24%의 메모리를 감소시켰다. 이와 같은 메모리 효율적인 설계를 통해, 기존 방식의 약 57%의 메모리만으로 구현되었으며, 칩 면적과 전력소모가 크게 감소되었다. CFFT8k2k 코어는 Verilog-HDL로 설계되었으며, 102,000여 개의 게이트, 292k 비트의 RAM, 그리고 39k 비트의 ROM으로 구현되었다. $0.25-{\um}m$ CMOS라이브러리로 합성된 게이트 레벨 netlst와 SDF를 이용한 타이밍 시뮬레이션 결과, 2.5-V 전원전압에서 50-MHz로 안전하게 동작함을 확인하였으며, 8192점 FFT/IFFT 연산에 164-${\mu}\textrm{s}$가 소요되어 DVB-T 사양을 만족하는 것으로 평가되었다. 설계된 CFFT8k2k 코어는 FPGA로 구현하여 정상 동작함을 확인하였으며, 8192점 FFT의 평균 SQNR은 약 60-㏈로 분석되었다.