• 제목/요약/키워드: intel

검색결과 452건 처리시간 0.029초

인텔 네할렘 프로세서에서 퍼포먼스카운터를 이용한 성능분석기법 (Performance analysis on Intel Nehalem processor using performance counters)

  • 홍철호;유혁
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2011년도 한국컴퓨터종합학술대회논문집 Vol.38 No.1(B)
    • /
    • pp.350-352
    • /
    • 2011
  • 마이크로 프로세서의 퍼포먼스 카운터는 프로그램의 병목 현상을 분석할 수 있는 중요한 도구이다. 퍼포먼스 카운터를 사용하면 다양한 이벤트의 출현 빈도를 성능의 저하 없이 정확하게 측정할 수 있다는 장점이 있다. 특히 퍼포먼스 카운터는 현재 널리 사용되고 있는 멀티코어 프로세서의 성능을 분석하는데 유효하다. 본 논문에서는 인텔 네할렘 프로세서의 확장된 퍼포먼스 카운터를 이용하여 멀티코어 프로세서의 성능을 분석하는 기법을 소개하고자 한다. 본 논문에서는 네할렘 아키텍쳐를 적용한 인텔 Xeon 시리즈 프로세서와 SPEC CPU 2006벤치마크를 이용하여 성능을 분석한다.

SuperH 프로세서 계열의 구조와 특성

  • 김태웅
    • 전력전자학회지
    • /
    • 제9권3호
    • /
    • pp.18-22
    • /
    • 2004
  • PC용 마이크로프로세서는 Intel사의 아키텍처로 거의 표준화되어 있지만, 임베디드 마이크로프로세서에 눈을 돌린다면 마치 춘추전국시대의 양상을 뛰고 있다 국외에서 임베디드 마이크로프로세서로써 주목을 받는 것들 중에 하나인 Renesas Technology사(2003년, 히타치와 미쯔비시와의 합작회사)의 SuperH(SH) 계열을 소개하고자 한다. 현재 국내에서는 SuperH RISC CPU를 사용하는 교육기관. 연구소, 그리고 업체는 소수에 그치고 있지만, 한국을 제외한 국외에서는 TI사의 TMS시리즈와 같이 전력전자분야뿐만 아니라 로봇, 모바일 홈네트워크, AV기기, CIS(Car Information System) 등의 분야에도 폭 넓게 응용되고 있다. [1-4] 저자는 본 특집을 통해 SuperH시리즈에 대한 구조와 특징을 소개함으로써 국내에서도 이를 이용한 연구활동이나 제품개발에 커다란 도움이 되었으면 한다.(중략)

AC Motor 제어용 PWM ASIC 설계 및 개발 (PWM ASIC Development for AC Servo and Spindle motor control)

  • 최종률
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2000년도 전력전자학술대회 논문집
    • /
    • pp.605-609
    • /
    • 2000
  • This paper presents a development of the Pulse Width Modulation ASIC for control of the AC servo or spindle motor in machine tools. The ASIC is designed two PWM functions for simultaneous control of a converter and an inverter. Also the device includes additionally two UART functions for interfacing the RS232C with PC or other devices. The device is connected to the microprocessor of Intel or Motorola by bus interface. The required output voltage and frequency for the motor control is programmed to the PWM block and the corresponding switching signals are calculated and generated with regard to the programmed value.

  • PDF

Virtual Interface Architecture의 구현 (An Implementation of Virtual Interface Architecture)

  • 유정록;이문상;맹승렬
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2000년도 가을 학술발표논문집 Vol.27 No.2 (3)
    • /
    • pp.650-652
    • /
    • 2000
  • 클러스터 컴퓨팅에서 성능 개선의 한계점으로 인식되는 것은 클러스터 내의 통신 서브시스템(communication subsystem)이다. 이러한 한계점을 해결하기 위해서 사용자 수준 통신프로토콜이 제안되었고 Microsoft, Compaq, Intel 3사에 의해서 표준화되었다. 본 논문에서는 사용자 수준 통신의 산업계 표준으로 선정된 Virtual Interface Architecture(VIA)[1]의 개요에 대해서 알아보고, VIA를 효과적으로 구현한 KVIA(Kaist-VIA)에 대해 기술한다.

  • PDF

항공기 충돌 회피 알고리즘에 따른 상용기성품 OS성능 (Commercial off-the-shelf OS Performance of Aircraft Collision Avoidance Algorithm)

  • 양준모;박대진;전유지;이상철
    • 한국항공운항학회:학술대회논문집
    • /
    • 한국항공운항학회 2016년도 춘계학술대회
    • /
    • pp.196-196
    • /
    • 2016
  • 본 논문에서는 수직 회피에 사용되고 있는 Traffic Alert and Collision Avoidance System(TCAS)와 수평 회피 알고리즘을 객체지향 언어로 구현하였고, 구현된 소프트웨어의 검증을 위해 Intel-core i5-4세대 프로세서와 8GB의 메모리카드 그리고 Window7 OS 환경에서 확인하였다.

  • PDF

Embedded 3D-Sensing Devices with Real-Time Depth-Imaging Technologies

  • Bhowmik, Achintya K.
    • 인포메이션 디스플레이
    • /
    • 제18권3호
    • /
    • pp.3-12
    • /
    • 2017
  • In the recent years, significant advances have been made in the development of small form-factor, low power, and low cost 3D-sensing devices based on depth-imaging technologies with real-time performance. This has led to the advent of devices and machines that are able to sense and understand the world, navigate in the environment, and interact naturally with their human users. Human-computer interactions based on touch sensing and speech recognition have already become mainstream, and the rapid developments in 3D sensing is paving the path towards the next level of machine intelligence and interactions. This paper discusses the recent developments in real-time 3D sensing technologies and their emerging system application.

ANSI/IEEE Std. 754-1985에 의거한 부동소수점 연산기의 동작원리에 관한 연구 (A Study on the Behavior of Floating-Point Unit Conforming the ANSI/IEEE Std. 754-1985)

  • 김광욱;정태상
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1999년도 추계학술대회 논문집 학회본부 B
    • /
    • pp.788-790
    • /
    • 1999
  • A software implementation of floating-point addition and multiplication is presented. For this, the ANSI/IEEE standard for binary floating-point arithmetic is reviewed briefly. The architecture and behavior of the $Intel^{(R)}\;80{\times}87$ FPU is fully studied and basic algorithms for floating-point addition and multiplication are used for the implementation. Some examples and their verifications are also presented.

  • PDF

연단속 용접 주행로봇의 개발 (Development of Continuous/Intermittent Welding Mobile Robot)

  • 강치정;전양배;감병오;신승화;김상봉
    • 대한용접접합학회:학술대회논문집
    • /
    • 대한용접접합학회 2000년도 특별강연 및 추계학술발표대회 개요집
    • /
    • pp.31-33
    • /
    • 2000
  • Welding processing is used in the various industrial fields such as shipbuilding, car, airplane and steel structure, etc.. But the welding process has a bad working condition and lack of skillful worker. The welding depended on man power causes low productivity and difficulty in keeping continuous and stable quality control. This paper shows the development results of welding mobile robot with the several functions such as continuous/intermittent welding, initial welding speed control, acceleration control, crater and deceleration speed control in welding end. The robot is developed based on microprocess which is intel 80c196kc.

  • PDF

Principal Component Analysis of BGP Update Streams

  • Xu, Kuai;Chandrashekar, Jaideep;Zhang, Zhi-Li
    • Journal of Communications and Networks
    • /
    • 제12권2호
    • /
    • pp.191-197
    • /
    • 2010
  • In this paper, we propose a novel methodology to identify border gateway protocol (BGP) updates associated with major events - affecting network reachability to multiple ASes - and separate them (statistically) from those attributable to minor events, which individually generate few updates, but collectively form the persistent background noise observed at BGP vantage points. Our methodology is based on principal component analysis, which enables us to transform and reduce the BGP updates into different AS clusters that are likely affected by distinct major events. We demonstrate the accuracy and effectiveness of our methodology through simulations and real BGP data.

PC를 이용한 자동제어시스템 개발 (Development of a process control package using PC)

  • 구영재;이준서;이인범;장근수
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 1991년도 한국자동제어학술회의논문집(국내학술편); KOEX, Seoul; 22-24 Oct. 1991
    • /
    • pp.322-326
    • /
    • 1991
  • A real time process control package was developed in an INTEL 80386 based PC and MS OS/2 environment using MS-C and MS-FORTRAN. RTACS(Real Time Advanced Control System), process control computer software for distributed or centralized architectures, is a package which meets functional requirements specified for typical continuous process applications like chemical processes. The package consists of 5 parts, which are DB(data base), OCF(Operator Console Functions), CL (Control logic Library), MSM(Multitasking and Scheduling, Manager) and UAI(User Applications Interface), based upon a table and function block architecture to improve the system performance.

  • PDF