• 제목/요약/키워드: core transform

검색결과 180건 처리시간 0.025초

A Novel Method for the Fabrication of Monodispersed Carbon Nanospheres and Their Crosslinked Forms

  • Im, Ji-Eun;Lee, Ha-Na;Li, Jing;Kim, Yong-Rok
    • Bulletin of the Korean Chemical Society
    • /
    • 제35권3호
    • /
    • pp.871-874
    • /
    • 2014
  • Monodispersed carbon nanospheres (CNSs) were fabricated by a novel method and their structural properties were investigated. CNSs were prepared by the pyrolysis of nanospherical polystyrenes (PS). With the coating of $SiO_2$ shell, PS particles were effectively separated during pyrolysis process which resulted to CNSs with an average diameter of 40 nm. Moreover, CNSs could be crosslinked with each other through the bondings between the functional groups on their surfaces. Morphology of the fabricated carbon spheres and their crosslinked form were characterized by X-ray diffraction (XRD), field-emission scanning electron microscopy (FESEM), transmission electron microscopy (TEM), and fourier transform infrared spectroscopy (FT-IR).

Vector-radix 2차원 고속 DCT의 VLSI 어레이 구현 (A VLSI array implementation of vector-radix 2-D fast DCT)

  • 강용섬;전흥우;신경욱
    • 전자공학회논문지A
    • /
    • 제32A권1호
    • /
    • pp.234-243
    • /
    • 1995
  • An arry circuit is designed for parallel computation of vector-radix 2-D discrete cosine transform (VR-FCT) which is a fast algorithm of DCT. By using a 2-D array of processing elements (PEs), the butterfly structure of the VR-FCT can be efficiently implemented with high condurrency and local communication geometry. The proposed implementation features architectural medularity, regularity and locality, so that it is very suitable for VLSI realization. Also, no transposition memory is required. The array core for (8$\times$8) 2-D DCT, which is designed usign ISRC 1.5.mu.m N-Well CMOS technology, consists of 64 PEs arranged in (8$\times$8) 2-D array and contains about 98,000 transistors on an area of 138mm$^{2}$. From simulation results, it is estimated that (8$\times$8) 2-D DCT can be computed in about 0.88 .mu.sec at 50 MHz clock frequency, resulting in the throughput rate of about 72${\times}10^[6}$ pixels per second.

  • PDF

TMS320C6701 DSP를 이용한 실시간 W-대역 FMCW 거리측정장치 (Real Time W-band FMCW Distance Measuring Devices Using TMS320C6701 DSP)

  • 이창원
    • 한국군사과학기술학회지
    • /
    • 제9권1호
    • /
    • pp.109-116
    • /
    • 2006
  • This paper presents a real time distance measuring device using a W-band linear frequency modulated continuous wave(FMCW) radar and TMS320C6701 digital signal processor(DSP). We used FFT operation for measuring distance with the beat signals and the results of FFT could be converted to distance with ease. We presented how to implement a real time miniaturized hardware system including network protocols using a single DSP core. Also how to control the modulation signal of FMCW system to compensate the VCO nonlinearity using the Time Gating control of DSP is presented. We have shown that the proposed system has good performances for measuring distance in real time via outdoor environment experiments.

Adaptive TCX Windowing Technology for Unified Structure MPEG-D USAC

  • Lee, Tae-Jin;Beack, Seung-Kwon;Kang, Kyeong-Ok;Kim, Whan-Woo
    • ETRI Journal
    • /
    • 제34권3호
    • /
    • pp.474-477
    • /
    • 2012
  • The MPEG-D unified speech and audio coding (USAC) standardization process was initiated by MPEG to develop an audio codec that is able to provide consistent quality for mixed speech and music contents. The current USAC reference model structure consists of frequency domain (FD) and linear prediction domain (LPD) core modules and is controlled using a signal classifier tool. In this letter, we propose an LPD single-mode USAC structure using an adaptive widowing-based transform-coded excitation module. We tested our system using official test items for all mono-evaluation modes. The results of the experiment show that the objective and subjective performances of the proposed single-mode USAC system are better than those of the FD/LPD dual-mode USAC system.

차량용 밀리파 레이더 시스템의 개발 (Development of Millimeter wave Radar System for an Automobile)

  • 박홍민;이규한;최진우;신천우
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2001년도 하계종합학술대회 논문집(5)
    • /
    • pp.25-28
    • /
    • 2001
  • This paper introduce a millimeter-wave radar system. As Fig 1 shows, This system consists of millimeter-wave radar front-end and digital signal processing parts through receive waves regarding up-coming obstacles. The system works as follow process; (1) Generate regular tripodal waves using the FMCW pulse generator (2) Transmit/Receive waves regarding up-coming obstacles (3) Analog filtering (4) FIFO memory interface (5) FFT(Fast Fourier Transform) (6) Calculation of distance / speed between cars (7) Object display and calibration. We have progress to solve the problem like as increase of traffic accidents causing damage and injuries due to the increased number of motor vehicles and long distance driving, and Need for a device to help drivers who are in trouble due to bad weather conditions. We are expect to Take the lead as a core technology in the ITS industry and to develop circuit and signal processing technologies related to millimeter-wave bandwidth.

  • PDF

Creep analysis of CFT columns subjected to eccentric compression loads

  • Han, Bing;Wang, Yuan-Feng;Wang, Qian;Zhang, Dian-Jie
    • Computers and Concrete
    • /
    • 제11권4호
    • /
    • pp.291-304
    • /
    • 2013
  • By considering the creep characteristics of concrete core under eccentric compression, a creep model of concrete filled steel tubes (CFT) columns under eccentric compressive loads is proposed based on the concrete creep model B3. In this proposed model, a discrete element method is introduced to transform the eccentric loading into axial loading. The validity of the model is verified by comparing the predicting results with the published creep experiments results on CFT specimens under compressive loading, together with the predicting values based on other concrete creep models, such as ACI209, CEB90, GL2000 and elastic continuation and plastic flow theory. By using the proposed model, a parameters study is carried out to analysis the effects of practical design parameters, such as concrete mix (e.g. water to cement ratio, aggregate to cement ratio), steel ratio and eccentricity ratio, on the creep of CFT columns under eccentric compressive loading.

변압기 보호용 IED를 위한 개선된 알고리즘의 비교 (A Comparative of Improved Algorithm for IED of Power Transformer Protection)

  • 박철원;박재세;신명철
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 추계학술대회 논문집 전력기술부문
    • /
    • pp.210-212
    • /
    • 2003
  • Conventional PDC relaying with 2nd harmonic restraint makes some doubt in reliability. It can contain second harmonic component to a large extent even during internal fault, and shows a tendency of relative reduction because of the advancement of transformer's core material. It is, therefore, necessary to develop a new algorithm as well as a new technique for the effective and accurate discrimination. This paper deals with advanced algorithm, fuzzy logic based relaying by using flux differential, and a new fault detection criterion logic scheme by using wavelet transform. To comparative analysis of proposed techniques, the paper constructs power system model including power transformer, utilizing the EMTP, and collects data through simulation of various internal faults and magnetizing inrush.

  • PDF

SoC 하드웨어 설계를 위한 SIFT 특징점 위치 결정 알고리즘의 고정 소수점 모델링 및 성능 분석 (Fixed-Point Modeling and Performance Analysis of a SIFT Keypoints Localization Algorithm for SoC Hardware Design)

  • 박찬일;이수현;정용진
    • 대한전자공학회논문지SD
    • /
    • 제45권6호
    • /
    • pp.49-59
    • /
    • 2008
  • 본 논문에서는 SIFT(Scale Invariant Feature Transform) 알고리즘을 임베디드 환경에서 실시간으로 처리하기 위해 가장 연산량이 많은 특징점 위치 결정 단계를 고정 소수점 모델로 설계 및 분석하고 그에 근거한 하드웨어 구조를 제안한다. SIFT 알고리즘은 객체의 꼭지점이나 모서리와 같이 색상 성분의 차가 심한 구역에서 얻어진 특징점 주위 픽셀의 벡터성분을 추출하는 알고리즘으로, 현재 얼굴인식, 3차원 객체 인식, 파노라마, 3차원 영상 복원 작업의 핵심 알고리즘으로 연구 되고 있다. 본 알고리즘에 대한 최적의 하드웨어 구현을 위해 특징점 위치(Keypoint Localization)와 방향(Orient Assignment)에 대한 정확도, 오차율을 사용하여 고정 소수점 모델에서 각 중요 변수들의 비트 크기를 결정 한다. 얻어진 고정 소수점 모델은 원래의 부동 소수점 모델과 비교했을 때 정확도 93.57%, 오차율 2.72%의 결과를 보이며, 고정 소수점 모델은 부동 소수점 모델과 비교하여 제거된 특징점의 대부분이 두 영상에서 추출된 특징점 끼리의 매칭과정에서 불필요한 객체의 모서리 영역에 몰려있음을 확인했다. 고정 소수점 모델링 결과 ARM 400MHz 환경에서 약 3시간, Pentium Core2Duo 2.13GHz 환경에서 약 15초의 연산시간을 갖는 부동 소수점 모델이 동일한 환경에서 약 1시간과 10초의 연산시간을 가지며, 최적화된 고정 소수점 모델을 하드웨어로 구현 시 $10{\sim}15\;frame/sec$의 성능을 보일 것으로 예상한다.

Programmable Vertex Shader를 내장한 3차원 그래픽 지오메트리 가속기 설계 (Design of a 3D Graphics Geometry Accelerator using the Programmable Vertex Shader)

  • 하진석;정형기;김상연;이광엽
    • 대한전자공학회논문지SD
    • /
    • 제43권9호
    • /
    • pp.53-58
    • /
    • 2006
  • 버텍스 쉐이더는 fixed function T&L(Transform and Lighting) 엔진의 유연성을 향상시키고, 이전보다 다양한 3D 그래픽 효과를 표현하기 위하여 설계되었다. 본 논문의 쉐이더는 DirectX 8.1 의 Vertex Shader 1.1 과 OpenGL ARB에 기초하여 설계하였다. 버텍스 쉐이더는 벡터 연산을 위하여 4개의 ALU로 구성된다. 작은 면적의 저전력 설계를 위하여 32비트 부동소수점 데이터 형식을 24비트 데이터 형식으로 대체하였다. 버텍스 쉐이더 코어의 동작 검증을 위하여 Xilinx Virtex2 300M gate 모듈을 사용하였다. 시납시스 합성결과 TSMC 0.13um 공정에서 115MHz의 주파수로 동작가능하고, 12.5M Polygons/sec 의 연산성능을 보였다. 버텍스 쉐이더 코어의 면적은 동일 공정에서 11만 게이트를 차지한다.

공간 채널 모델의 통계적 특성을 반영한 다중 랭크 코드북의 설계 및 성능 이득 평가 (Design and Performance Gain Evaluation of a Multi-Rank Codebook Utilizing Statistical Properties of the Spatial Channel Model)

  • 김창현;성원진
    • 한국통신학회논문지
    • /
    • 제41권7호
    • /
    • pp.723-731
    • /
    • 2016
  • 5G 이동무선통신에서 요구되는 증가된 데이터 속도를 제공하기 위한 핵심적인 기술 축은 대규모 어레이를 활용하는 MIMO 전송을 통한 주파수 효율의 향상이다. MIMO 전송을 위해서는 CSI-RS (channel state information-reference signaling)를 이용하는 채널 추정 및 추정 결과에 적합한 빔포밍이 필요하며, 따라서 빔포밍 벡터를 정의하는 코드북의 설계는 매우 중요한 이슈이다. 본 논문에서는 공간채널모델을 이용하여 생성된 채널의 통계적인 특성을 활용하여 DFT (discrete Fourier transform) 행렬 기반 다중 랭크 코드북의 설계 방안을 제안하였다. 제안 방식은 인접한 안테나 원소 간 위상차의 분포와 전송 레이어 별 선택되는 코드벡터의 특징을 고려하여 PMI (precoding matrix indicator)의 구조 변경을 하였으며, LTE (long-term evolution) 시스템에서 사용 중인 3GPP 표준 코드북과의 성능 비교를 통하여 제안 방식의 이득을 산출하고 검증하였다.