• 제목/요약/키워드: capacitorless

검색결과 25건 처리시간 0.035초

Performance of Capacitorless 1T-DRAM Using Strained-Si Channel Effect

  • 정승민;오준석;김민수;정홍배;이영희;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2011년도 제40회 동계학술대회 초록집
    • /
    • pp.130-130
    • /
    • 2011
  • 최근 반도체 메모리 산업의 발전과 동시에 발생되는 문제들을 극복하기 위한 새로운 기술들이 요구되고 있다. DRAM (dynamic random access memory) 의 경우, 소자의 크기가 수십 나노미터 영역으로 줄어들면서, 단채널 효과에 의한 누설전류와 소비전력의 증가 등이 문제가 되고 있다. 하나의 캐패시터와 하나의 트랜지스터로 구성된 기존의 DRAM은, 소자의 집적화가 진행 되어 가면서 정보저장 능력이 감소하는 것을 개선하기 위해, 복잡한 구조의 캐패시터 영역을 요구한다. 이에 반해 하나의 트랜지스터로 구성되어 있는 1T-DRAM의 경우, 캐패시터 영역이 없는 구조적인 이점과, SOI (silicon-on-insulator) 구조의 기판을 사용함으로써 뛰어난 전기적 절연 특성과 기생 정전용량의 감소, 그리고 기존 CMOS (complementary metal oxide semiconductor) 공정과의 호환성이 장점이다. 또한 새로운 물질 혹은 구조를 적용하여, 개선된 전기적 특성을 통해 1T-DRAM의 메모리 특성을 향상 시킬 수 있다. 본 연구에서는, SOI와 SGOI (silicon-germanium-on-insulator) 및 sSOI (strained-si-on-insulator) 기판을 사용한 MOSFET을 통해, strain 효과에 의한 전기적 특성 및 메모리 특성을 평가 하였다. 그 결과 strained-Si층과 relaxed-SiGe층간의 tensile strain에 의한 캐리어 이동도의 증가를 통해, 개선된 전기적 특성 및 메모리 특성을 확인하였다. 또한 채널층의 결함이 적은 sSOI 기판을 사용한 1T-DRAM에서 가장 뛰어난 특성을 보였다.

  • PDF

매트릭스 컨버터 기반의 3상 절연형 커패시터리스 컨버터 (Three-Phase Isolated Capacitorless Converter Based on Matrix Converter)

  • 이형주;채수용;홍순찬
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2013년도 추계학술대회 논문집
    • /
    • pp.233-234
    • /
    • 2013
  • 본 논문에서는 급속충전기에 적용 가능한 매트릭스 컨버터 기반의 3상 절연형 커패시터리스 컨버터를 제안한다. 제안하는 컨버터는 직류 링크단의 전해 커패시터를 제거함으로써 기존의 풀브리지형 컨버터에 비해 부피가 작고 신뢰성이 향상되는 장점이 있다. 또한, 기존의 충전기가 AC-DC 변환기와 DC-DC 변환기를 포함한 2단 구조인데 비해 제안하는 충전기는 매트릭스 컨버터 회로를 이용한 1단 구조로서 제어부 구성이 간단한 장점이 있다. 본 논문에서는 제안한 충전기를 해석하고, 시뮬레이션을 통하여 제안한 충전기의 유효성을 확인한다.

  • PDF

전기자동차 완속 충전기의 커패시터리스 제어 기법 (Capacitorless Control Thechnique for EV Onboard Charger)

  • 김태원;박태준;한무호;박천윤;권봉환
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2011년도 전력전자학술대회
    • /
    • pp.571-572
    • /
    • 2011
  • 본 논문에서는 전기자동차용 완속충전기의 DC 링크단에 전해콘덴서를 제거하고 이를 필름콘덴서로 대체하고 그 용량도 최소화 하는 방법을 제안한다. 추가적인 하드웨어의 변경없이 제어알고리즘의 개선을 통해서 이를 실현하는 방법을 제안한다. 3kW급 차량용 충전기를 제작하고 시험을 통해 논문의 우수성을 증명한다.

  • PDF

나노미터 MOSFET비휘발성 메모리 소자 구조의 탐색 (Feasibility Study of Non-volatile Memory Device Structure for Nanometer MOSFET)

  • 정주영
    • 반도체디스플레이기술학회지
    • /
    • 제14권2호
    • /
    • pp.41-45
    • /
    • 2015
  • From 20nm technology node, the finFET has become standard device for ULSI's. However, the finFET process made stacking gate non-volatile memory obsolete. Some reported capacitor-less DRAM structure by utilizing the FBE. We present possible non-volatile memory device structure similar to the dual gate MOSFET. One of the gates is left floating. Since body of the finFET is only 40nm thick, control gate bias can make electron tunneling through the floating gate oxide which sits across the body. For programming, gate is biased to accumulation mode with few volts. Simulation results show that the programming electron current flows at the interface between floating gate oxide and the body. It also shows that the magnitude of the programming current can be easily controlled by the drain voltage. Injected electrons at the floating gate act similar to the body bias which changes the threshold voltage of the device.

고압 LED 구동을 위한 전해 커패시터리스 비절연형 역률 보상 전원 장치 설계 (Design of Electrolytic Capacitorless Non-isolated PFC Power Supply for High Voltage LED driver)

  • 유재도;류명효;백주원;김인동;김흥근
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2010년도 하계학술대회 논문집
    • /
    • pp.250-251
    • /
    • 2010
  • 최근 각광받고 있는 LED의 긴 수명시간에 비해서 전원 장치의 짧은 수명시간 문제가 크게 대두되고 있다. 이에 본 논문에서는 전원 장치의 수명시간을 좌우하는 전해 커패시터를 대체하여 용량이 매우 작은 필름 커패시터를 사용함으로써 전원 장치의 수명시간을 연장하고 원가를 절감 하고자 한다. 또한 PFC기능을 추가하여 역률을 향상 시키고자 한다. 고압 LED구동을 위한 20W급 비절연형 부스트 컨버터와 벅부스트 컨버터 역률 보상 전원 장치를 설계 및 제작하고 실험을 통해서 제안된 토폴로지의 타당성을 검증하였다.

  • PDF

Capacitorless 1T-DRAM devices using poly-Si TFT

  • 김민수;정승민;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2009년도 제38회 동계학술대회 초록집
    • /
    • pp.144-144
    • /
    • 2010
  • 다결정 실리콘 박막트랜지스터 (poly-Si TFTs)는 벌크실리콘을 이용한 MOSFET소자에 비해 실리콘 박막의 형성이 간단하므로 대면적의 공정이 가능하며 다양한 기판위에 적용이 가능하여 LCD, OLED 등의 디스플레이 기기에 많이 이용되고 있다. 또한 poly-Si TFT는 3차원으로 적층된 소자의 제작이 가능하여 고집적의 한계를 극복할 소자로 주목받고 있다. 최근, DRAM은 캐패시터의 축소화와 구조적 공정이 한계점에 도달했으며 이를 극복하기 위하여 SOI 기판을 사용한 하나의 트랜지스터로 DRAM의 동작을 수행하는 1T-DRAM의 연구가 활발히 진행 중이다. 이러한 1T-DRAM 소자를 대면적과 다층구조의 공정이 가능한 poly-Si TFT를 이용하여 구현하면 초고집적의 메모리 소자를 제작 가능할 것이다. 따라서, 본 연구에서는 다결정 실리콘 박막트랜지스터 (poly-Si TFTs)를 이용한 1T-DRAM의 동작 특성을 연구하였다. 소자의 제작 방법으로는 200 nm의 열산화막이 성장된 p-type 실리콘 기판위에 상부실리콘으로 사용될 비정질 실리콘 박막을 LPCVD 방법으로 증착하였다. 다음으로 248 nm의 파장을 가지는 KrF 레이저를 이용한 eximer laser annealing (ELA) 공정을 통하여 결정화된 상부실리콘층에 TFT 소자를 제작하여 전기적 특성을 평가하였다.

  • PDF

LC 공진 필터를 이용한 전해 커패시터 없는 LED 구동용 PFC CCM 플라이백 컨버터의 출력 전류 리플 저감에 관한 연구 (The Study of Ripple Reduction of the PFC CCM Flyback Converter without Electrolytic Capacitor for LED Lightings using LC Resonant Filter)

  • 김춘택;김영석
    • 전기학회논문지
    • /
    • 제65권4호
    • /
    • pp.601-610
    • /
    • 2016
  • The light-emitting diode (LED) has been used in a variety of industrial fields and for general 0lighting purposes on account of its high efficiency, low power consumption and long lifespan. The LED is driven by direct current; therefore, an AC/DC converter is typically required for its use. An electrolytic capacitor is generally used for stabilizing DC voltage during use of the AC/DC converter. However, this capacitor has a short lifespan, which makes it a limiting factor in LED lighting. Furthermore, LED lighting requires a dimmable control to enable energy savings and fulfil a growing consumer demand. In this paper, the dimmable single-stage power factor correction (PFC) continuous conduction mode (CCM) flyback converter that employs no electrolytic capacitor is presented. The LC resonant filter is alternatively applied to reduce the 120[Hz] ripple on the output. And the optimum value of the LC resonant filter parameters considering both efficient and performance is analysed. Simulation and experimental results verify the satisfactory operation of the converter.

Characteristics of capacitorless 1T-DRAM on SGOI substrate with thermal annealing process

  • 정승민;김민수;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2010년도 제39회 하계학술대회 초록집
    • /
    • pp.202-202
    • /
    • 2010
  • 최근 반도체 소자의 미세화에 따라, 단채널 효과에 의한 누설전류 및 소비전력증가 등이 문제가 되고 있다. DRAM의 경우, 캐패시터 영역의 축소문제가 소자집적화를 방해하는 요소로 작용하고 있다. 1T-DRAM은 기존의 DRAM과 달리 캐패시터 영역을 없애고 상부실리콘의 중성영역에 전하를 저장함으로써 소자집적화에 구조적인 이점을 갖는다. 또한 silicon-on-insulator (SOI) 기판을 이용할 경우, 뛰어난 전기적 절연 특성과 기생 정전용량의 감소, 소자의 저전력화를 실현할 수 있다. 본 연구에서는 silicon-germanium-on-insulator (SGOI) 기판을 이용한 1T-DRAM의 열처리온도에 따른 특성 변화를 평가하였다. 기존의 SOI 기판을 이용한 1T-DRAM과 달리, SGOI 기판을 사용할 경우, strained-Si 층과 relaxed-SiGe 층간의 격자상수 차에 의한 캐리어 이동도의 증가효과를 기대할 수 있다. 하지만 열처리 시, SiGe층의 Ge 확산으로 인해 상부실리콘 및 SiGe 층의 두께를 변화시켜, 소자의 특성에 영향을 줄 수 있다. 열처리는 급속 열처리 공정을 통해 $850^{\circ}C$$1000^{\circ}C$로 나누어 30초 동안 N2/O2 분위기에서 진행하였다. 그리고 Programming/Erasing (P/E)에 따라 달라지는 전류의 차를 감지하여 제작된 1T-DRAM의 메모리 특성을 평가하였다.

  • PDF

Study of Capacitorless 1T-DRAM on Strained-Silicon-On-Insulator (sSOI) Substrate Using Impact Ionization and Gate-Induced-Dran-Leakage (GIDL) Programming

  • 정승민;정홍배;이영희;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2011년도 제41회 하계 정기 학술대회 초록집
    • /
    • pp.285-285
    • /
    • 2011
  • 최근 반도체 소자의 미세화에 따라, 단채널 효과에 의한 누설전류 및 소비전력의 증가 등이 문제되고 있다. 대표적인 휘발성 메모리인 dynammic random access memory (DRAM)의 경우, 소자의 집적화가 진행됨에 따라 저장되는 정보의 양을 유지하기 위해 캐패시터영역의 복잡한 공정을 요구하게 된다. 하나의 캐패시터와 하나의 트랜지스터로 이루어진 기존의 DRAM과 달리, single transistor (1T) DRAM은 silicon-on-insulator (SOI) 기술을 기반으로 하여, 하나의 트랜지스터로 DRAM 동작을 구현한다. 이러한 구조적인 이점 이외에도, 우수한 전기적 절연 특성과 기생 정전용량 및 소비 전력의 감소 등의 장점을 가지고 있다. 또한 strained-Si 층을 적용한 strained-Silicon-On-Insulator (sSOI) 기술을 이용하여, 전기적 특성 및 메모리 특성의 향상을 기대 할 수 있다. 본 연구에서는 sSOI 기판위에 1T-DRAM을 구현하였으며, impact ionization과 gate induced-drain-leakage (GIDL) 전류에 의한 메모리 구동 방법을 통해 sSOI 1T-DRAM의 메모리 특성을 평가하였다. 그 결과 strain 효과에 의한 전기적 특성의 향상을 확인하였으며, GIDL 전류를 이용한 메모리 구동 방법을 사용했을 경우 낮은 소비 전력과 개선된 메모리 윈도우를 확인하였다.

  • PDF

다결정 실리콘 박막트랜지스터 1T-DRAM에 관한 연구

  • 박진권;조원주;정홍배;이영희
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2011년도 제40회 동계학술대회 초록집
    • /
    • pp.109-109
    • /
    • 2011
  • 1T-1C로 구성되는 기존의 DRAM(Dynamic Random Access Memory)은 데이터를 저장하기 위한 적절한 capacitance를 확보해야 한다. 따라서 캐패시터 면적으로 인한 집적도에 한계에 직면해있다. 따라서 이를 대체하기 위한 새로운 DRAM인 1T (Transistor) DRAM이 각광받고 있다. 기존의 DRAM과 달리 SOI (Silicon On Insulator)기술을 이용한 1T-DRAM은 데이터 저장을 위한 캐패시터가 필요없다. Impact Ionization 또는 GIDL을 이용해 발생한 정공을 채널영역에 가둠으로 서 발생하는 포텐셜 변화를 이용한다. 이로서 드레인 전류가 변화하며, 이를 이용해 '0'과 '1'을 구분한다. 기존의 1T-DRAM은 단결정 실리콘을 이용하여 개발되었으나 좀더 광범위한 디바이스로의 적용을 위해서는 다결정 실리콘 박막의 형태로 제작이 필수적이다. 단결정 실리콘을 이용할 경우 3차원 집적이나 기판재료선택에 제한적이지만 다결정 실리콘을 이용할 경우, 기판결정이 자유로우며 실리콘 박막이나 매몰 산화층의 형성 및 두께 조절이 용이하다. 때문에 3차원 적층에 유리하여 다결정 실리콘 박막 형태의 1T-DRAM 제작이 요구되고 있다. 따라서 이번연구에서는 엑시머 레이저 어닐링 및 고상결정화 방법을 이용하여 결정화 시킨 다결정 실리콘을 이용하여 1T-DRAM을 제작하였으며 메모리 특성을 확인하였다. 기판은 상부실리콘 100 nm, buried oxide 200 nm로 구성된 SOI구조의 기판을 사용하였다. 엑시머 레이저 어닐링의 경우 400 mJ/cm2의 에너지를 가지는 KrF 248 nm 엑시머 레이저 이용하여 결정화시켰으며, 고상결정화 방법은 $400^{\circ}C$ 질소 분위기에서 24시간 열처리하여 결정화 시켰다. 두가지 결정화 방법을 사용하여 제작되어진 박막트랜지스터 1T-DRAM 모두 kink 현상을 확인할 수 있었으며 메모리 특성 역시 확인할 수 있었다.

  • PDF