• 제목/요약/키워드: SiNx 박막

검색결과 65건 처리시간 0.031초

PECVD를 이용한 결정질 태양전지 표면 반사방지막의 최적화

  • 이경동;김영도;박성은;탁성주;김동환
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2012년도 제42회 동계 정기 학술대회 초록집
    • /
    • pp.212-212
    • /
    • 2012
  • 수소화된 실리콘 질화막은 결정질 태양전지 산업에서 반사방지막 과 패시베이션 층으로 널리 사용되고 있다. 또한, 수소화된 질화막은 금속 소성공정과 같은 높은 공정온도를 거친 후에도 결정질 실리콘 태양전지의 표면층으로서 충족되는 특성들이 변하지 않고 유지되어야 한다. 본 연구에서는 PECVD 장치를 이용한 수소화된 실리콘 질화막의 특성 변화에 대한 경향성을 알아보기 위하여 증착조건의 변수(온도, 증착거리, 무선주파수 전력, 가스비율 등.)들을 다양하게 가변하여 증착조건의 최적화를 찾았다. 이후 수소화된 실리콘 질화막의 전구체가 되는 사일렌(SiH4)과 암모니아(NH3) 가스비를 변화시켜가며 결정질 실리콘 태양전지에 사용되기 위한 박막의 광학 전기 화학적 그리고 표면 패시베이션 특성들을 분석하였다. 가스 비율에 따른 수소화된 실리콘 질화막의 굴절률 범위는 1.90-2.20까지 나타내었다. 결정질 실리콘 태양전지에 사용하기 위한 가장 적합한 특성은 3.6(NH3/SiH4)의 가스비율을 나타내었다. 이를 통하여 PECVD 내에서 구현 할 수 있는 가스의 혼합(SiH4+NH3+N2, SiH4+NH3, SiH4+N2)을 달리하여 박막의 광학적 및 패시베이션 특성을 분석하였다. 이후 $156{\times}156mm$ 대면적 결정질 실리콘 태양전지를 제작하여 SiH4+NH3+N2 의 가스 혼합에서 17.2%의 변환 효율을 나타내었다.

  • PDF

자화된 유도결합형 플라즈마를 이용한 Al-Nd 박막의 식각특성에 관한 연구

  • 한혜리;이영준;오경희;홍문표;염근영
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 1999년도 제17회 학술발표회 논문개요집
    • /
    • pp.246-246
    • /
    • 1999
  • TFT-LCD 제조공정의 발전에 따라, 박막층(a-Si, SiNx, gate 전극, ITO 등)에 대한 습식공정을 대치하는 건식식각이 선호되고 있다. scan signal의 전파지연시간을 단축시키는 장점을 갖는 Al gate 전극의 건식식각의 경우, 높은 식각속도와 slope angle의 조절, 그리고 식각균일도가 요구된다. 이러한 Al gate 전극물질로는 Al에 Ti이나 Nd와 같은 금속을 첨가하여 post annealing 동안에 발생하는 hillock을 방지하고 더불어 낮은 resistivity(<10$\mu$$\Omega$cm)와 열과 부식에 대한 높은 저항성을 얻을 수 있다. 그러나 Al-Nd alloy 박막은 식각속도와 photoresist에 대한 식각선택도가 낮아 문제로 지적되고 있다. 본 실험에서는 고밀도 플라즈마원의 일종인 자화된 고밀도 유도결합형 플라즈마를 이용하여 식각가스 조합, inductive power, bias voltage 그리고 공정압력 등의 다양한 공정변수에 따른 Al-Nd film의 기본적인 식각특성 변화를 관찰하였다. 식각시 chloring gas를 주요 식각가스로 사용하고 BCl, HBr 등을 10mTorr의 일정한 압력을 유지하는 조건하에서 첨가하였으며 inductive power는 5100W~800W, bias voltage는 -50V~-200V까지 변화를 주었다. 식각공정의 전후를 통하여 Al-Nd 박막표면의 조성변화를 관찰하기 위하여 X-ray photoelectron spectroscopy(XPS)를 이용하였으며 공정변수에 따른 식각후 profile 관찰은 scanning electron microscopy(SEM)을 통하여 관찰하였다. Al-Nd 식각속도는 100% Cl2 플라즈마에 비해 BCl3의 양이 증가할수록 증가하였으며 75%의 BCl3 gas를 첨가하였을 때 가장 높은 식각속도를 얻을 수 있었다. 또한 SEM을 이용한 표면분석으로 roughness가 감소된 공정조건을 찾을 수 있었다.

  • PDF

굴절률 가변에 따른 silicon nitride 박막의 항온/항습 신뢰성 연구 (A study on refractive index of silicon nitride thin film according to the variable constant temperature and humidity reliable research)

  • 송규완;장주연;이준신
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 한국신재생에너지학회 2010년도 추계학술대회 초록집
    • /
    • pp.56.1-56.1
    • /
    • 2010
  • 결정질 실리콘 태양전지의 표면 ARC(Anti-reflection Coating)layer는 반사도를 줄여 광 흡수율을 증가시키고, passivation 효과를 통하여 표면 재결합을 감소 시켜 태양전지의 효율을 높이는 중요한 역할을 한다. Silicon nitride 박막은 외부 stress 요인에 대해 안정성을 담보할 수 있어야한다. 따라서, 본 연구에서는 굴절률 가변에 따른 silicon nitride 박막을 PECVD를 이용하여 증착하고, 항온/항습 stability test를 통해 박막의 안정성을 확인하였다. Silicon nitride 증착을 위해 PECVD를 이용하였고, 공정압력 0.8Torr, 증착온도 $450^{\circ}C$, 증착파워 300W에서 실험을 진행하였다 박막의 굴절률은 1.9~2.3의 범위로 가변하였다. 항온/항습에 대한 신뢰성을 test 하기 위하여 5시간동안의 test를 1cycle로 하여 20회 동안 실험을 실시하였다. 증착된 silicon nitride 박막의 lifetime은 firing 이후 57.8us로 가장 높았으며, 항온/항습 test 이후에도 유사한 경향을 확인 할 수 있었다. 또한, 100h 동안의 항온/항습 test 결과 silicon nitride 박막의 lifetme 감소는 8.5%에 불과했다. 본 연구를 통하여 온도와 습도의 변화에 따른 결정질 실리콘 태양전지의 SiNx 박막의 증착 공정 조건에 대한 신뢰성을 확인 할 수 있었다.

  • PDF

유·무기 하이브리드 태양전지에 적용된 나노와이어 형상 조절 및 특성분석

  • 김민수;김준희;이해석;김동환
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2014년도 제46회 동계 정기학술대회 초록집
    • /
    • pp.487.1-487.1
    • /
    • 2014
  • 현재 전 세계 태양광 시장의 주류를 이루는 단결정 실리콘 태양전지의 효율적 한계를 뛰어넘기 위하여 여러 가지 기술적 구조적 시도들이 이루어지고 있다. 그 중 기존의 피라미드 형태의 텍스쳐링 표면 대신 나노와이어 형상을 가지는 태양전지 개발이 주목을 받고 있다. 실리콘 웨이퍼 표면에 나노와이어가 수직 배열되어 있거나 텍스쳐링 표면에 나노와이어 형상이 있을 경우 SiNx가 증착된 피라미드 텍스쳐링 표면보다 반사도가 월등히 낮아져 light trapping을 기대할 수 있어 태양전지 개발에 응용하기 위한 나노와이어 형상 최적화에 본 연구의 목적이 있다. 실리콘 나노와이어 합성법에는 여러가지 방법들이 있으나 본 연구에서는 비교적 짧은 시간과 상온에서 공정이 이루어지는 무전해 식각법을 이용하여 실리콘 나노와이어를 합성하였다. 무전해 식각법은 은 이온과 실리콘 사이에서 일어나는 산화-환원 반응이 나노와이어 합성의 주요 기전이기 때문에 균일한 나노와이어를 형성하기 위하여 균일한 은 박막 형성과 적절한 반응시간이 요구된다. 본 연구에서는 반응시간을 조절하여 나노와이어의 길이 변화와 반사도의 변화를 FE-SEM과 UV-Vis-NIR spectroscopy를 통하여 관찰하였고 그 결과 나노와이어가 실리콘 웨이퍼 표면에 수직 배열되어 있는 형태와 텍스쳐링 표면에 나노와이어 형상이 있는 경우 SiNx가 증착된 피라미드 텍스쳐링 표면에 비해 월등히 향상된 반사율을 얻을 수 있었다.

  • PDF

투명산화물반도체 a-IGZO TFT를 이용한 인버터 소자의 제작과 그 특성분석

  • 이광준;김준우;정재욱;최병대
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2012년도 제42회 동계 정기 학술대회 초록집
    • /
    • pp.369-369
    • /
    • 2012
  • 본 연구에서는 투명한 산화물반도체 a-IGZO 박막을 채널층로 사용하여 박막형트랜지스터를 제작하였고, 이를 이용하여 증가 및 공핍모드를 가지는 인버터소자를 제작하였다. 제작된 인버터는 4인치 유리기판위에 게이트, 채널 그리고 소스/드레인 영역을 스퍼터링방식으로 증착하였고, PECVD를 사용하여 SiNx 절연막을 증착하였다. 또한 투명소자에 응용하기위해 게이트, 소스, 드레인 영역을 투명한 a-IZO 박막으로 증착하였다. 제작된 인버터의 특성은 높은 전압이득과, 잡음여유를 가짐으로써 투명소자회로에서 다양한 응용 가능성을 보였다.

  • PDF

다결정 실리콘 박막을 사용한 비휘발성 메모리 장치의 OSO 적층구조에 따른 전하 저장량의 증가

  • 백일호;정성욱;이원백;이준신
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2009년도 제38회 동계학술대회 초록집
    • /
    • pp.150-150
    • /
    • 2010
  • 비휘발성 메모리의 구조는 ONO($SiO_2$, $SiN_X$, $SiN_XN_Y$), 혹은 NNO($SiN_X$, $SiN_X$, $SiN_XN_Y$)등으로 구성된 blocking layer, charge storage layer, tunneling layer 등이 일반적이다. 본 연구에서 제작된 OSO구조는charge storage layer를 a-Si을 사용한 것으로, 기존에 사용되던 charge storage layer인 $SiN_x$ 대신에 a-Si:H 를 사용하였다. 최적의 전하 저장층 조건을 알기 위하여 가스비에 따른 raman 및 bandgap 측정, 그리고 C-V 통하여 트랩된 전하 저장량 및 flatband 전압의 shift 값을 측정 및 분석하였다. 실험 결과, bandgap이 작아 band edge 저장 가능하며, SiNx 와 마찬가지로 a-Si:H 내 트랩에 저장이 가능하였다. 또한 $SiO_2$/a-Si:H와 a-Si:H/SiOxNy 계면의 결함 사이트에 전하의 저장되며, bandgap이 작아 트랩 또는 band edge에 위치한 전하들이 높은 bandgap을 가지는 blocking 또는 tunneling layer를 통하여 빠져 나오기 어려운 특성이 있었다. 본 연구에서는 최적의 전하 저장 층 조건을 알기 위하여 가스비에 raman 및 bandgap 측정, 그리고 C-V 통하여 트랩된 flatband 전압의 shift 값을 측정하여 결과를 논의하였다. 또한 OSO 구조의 두께에 있어 MIS 결과와 poly-Si 상에 실제 제작된 NVM 소자의 switching 특성을 논의하였다.

  • PDF

Amorphous Indium Gallium Zinc Oxide를 활성층으로 사용한 MIS소자에서의 Bulk와 Interface에서의 Traps 분석

  • 김태욱;구종현;노용한
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2011년도 제40회 동계학술대회 초록집
    • /
    • pp.95-95
    • /
    • 2011
  • 비정질 산화물 반도체(Amorphous oxide semiconductors: AOSs)는 대면적화에도 불구하고 높은 이동도를 가지고, 상온에서도 제작할 수 있고, 투명 플렉시블 디스플레이 소자에 사용할 수 있기 때문에 최근 들어 각광받고 있는 연구 분야이다. 본 연구에서는 스퍼터링을 이용하여 활성층을 Amorphous indium gallium zinc oxide(a-IGZO)로 증착할 시에 스퍼터의 파워와 챔버내의 Ar/O2 비율을 다르게 했을 때 소자에 미치는 영향을 MIS구조를 이용하여 분석했다. 또한 같은 조건의 a-IGZO 활성층을 사용한 박막트랜지스터(TFT) 소자의 절연막의 종류를 바꿔가며 제작했을때의 소자의 특성 변화에 대해서도 분석하였다. 먼저 60 nm 두께의 a-IGZO층을 Heavily doped된 N형 실리콘 기판위에 스퍼터링 파워와 가스 분압비를 달리하여 증착하였다. 그 후 30 nm두께의 SiO2, Al2O3, SiNx 절연막을 증착하고, 마지막으로 열 증발 증착장비(Thermal Evaporator)를 이용하여 Al 전극을 150nm 증착하였다. 소자의 전기적 특성 분석은 HP4145와 Boonton 720을 사용하여 I-V와 C-V를 측정하였다. 위의 실험으로부터 스퍼터에서의 증착 rf파워가 증가할수록 a-IGZO 박막 트랜지스터에서의 캐리어 이동도가 감소하는 것을 볼 수 있었고, 챔버내의 가스분압비와 소자의 절연막의 종류가 변하면 a-IGZO 박막 트랜지스터의 전기적 특성이 변하는 것을 볼 수 있었다. 이러한 캐리어 이동도의 감소와 전기적 특성의 변화의 이유는 a-IGZO 활성층의 bulk trap과 절연막, 활성층 사이의 interface trap에 의한 것으로 보여진다.

  • PDF

다결정 실리콘 박막 트렌지스터의 self-heating 효과를 감소시키기 위한 ILD 구조 개선 (ILD(Inter-layer Dielectric) engineering for reduction of self-heating effort in poly-Si TFT)

  • 박수정;문국철;한민구
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2002년도 추계학술대회 논문집 전기물성,응용부문
    • /
    • pp.134-136
    • /
    • 2002
  • 유리기판 위에서 제작된 다결정 실리콘 TFT(Thin Film Transistor) 에서는 열전도율이 낮은 실리콘 산화막 같은 물질이 사용되기 때문에 열에 대해서 낮은 임계점을 갖는다. 이로 인하여. 게이트와 드레인에 높은 전압이 걸리는 조건에서 동작시킬 경우에는 다결정 실리콘 TFT에서의 열화 현상이 두드러지게 나타나게 된다. 그러나, 열전도율이 실리콘 산화막(SiO2) 보다 열배 이상 높은 실리콘 질화막(SiNx)을 ILD(inter-layer dielectric) 재료로 사용했을 때 같은 스트레스 조건에서 다결정 실리콘의 신뢰성이 개선되는 것을 확인할 수 있었다.

  • PDF

ECR 플라즈마를 이용한 실리콘화박막증착 (Silicon Nitride Thin Film Deposition Using ECR Plasma)

  • 송선규;장홍영
    • 한국표면공학회지
    • /
    • 제23권4호
    • /
    • pp.218-224
    • /
    • 1990
  • Silicon nitride thin(SiNx) is deposited onto 3 inch silicon wafor using ECR plasma apparatus. For the two different plasma extraction windows size, the thin films which were deposited by changing the SiH4/N2 gas fole at at 1.5mTorr without substrate heating are analyzed through the XPS and wlliposometer measurements. The very uniform and good quality silicon nitride thin film were obtained with the analyzed results of the deposited films, and particularly, ion temperature perpendicular to the magnetic filed was nearly same as the neutral gas temperature. The large amount of plasma loss in the transport process following magnetic field lines could be seen from the plasma emission intensity measurements.

  • PDF

탄소 기판을 이용한 박막 실리콘 태양전지의 배리어 층 효과 (The Effect of Barrier Layer on Thin-film Silicon Solar Cell Using Graphite Substrates)

  • 조영준;이동원;조준식;장효식
    • 한국전기전자재료학회논문지
    • /
    • 제29권8호
    • /
    • pp.505-509
    • /
    • 2016
  • We have investigated the characteristics of amorphous silicon (a-Si) thin-film solar cell by inserting barrier layer. The conversion efficiency of a-Si thin-film solar cells on graphite substrate shows nearly zero because of the surface roughness of the graphite substrate. To enhance the performance of solar cells, the surface morphology of the back side were modified by changing the barrier layer on graphite. The surface roughness of graphite substrate with the barrier layer grown by plasma enhanced chemical vapor deposition (PECVD) reduced from ~2 um to ~75 nm. In this study, the combination of the barrier layer on graphite substrate is important to increase solar cell efficiency. We achieved ~ 7.8% cell efficiency for an a-Si thin-film solar cell on graphite substrate with SiNx/SiOx stack barrier layer.