• 제목/요약/키워드: Quadrature Receiver

검색결과 92건 처리시간 0.018초

소형루프 전자탐사의 감도분석 및 가탐심도 추정 (Sensitivity Analysis and Estimation of the Depth of Investigation in Small-Loop EM Surveys)

  • 송윤호;정승환
    • 지구물리와물리탐사
    • /
    • 제5권4호
    • /
    • pp.299-308
    • /
    • 2002
  • 소형루프 전자탐사의 가탐심도를 추정하기 위하여 주파수영역에서 2층구조에 대한 감도를 해석적으로 유도하였다. 이를 기초로 송수신 간격 2m 내외의 다중주파수 전자탐사 기기의 감도를 분석하고, 반응의 크기를 기준으로 가탐심도를 추정하였다. 먼저 감도 계산 결과는 하부층에 대한 감도는 동상성분이 이상성분에 비해 매우 높고 상부층의 두께가 20m에 이르더라도 저주파수 대역에서는 상부층의 감도에 비해 절대적으로 크다는 것을 나타낸 반면, 이상성분은 하부층에 대한 감도가 매우 약함을 보여준다. 따라서 다중 주파수를 이용한 소형루프 전자탐사에서는 동상성분의 정확한 측정이 가탐심도의 증대에 필수적임을 입증하였다. 전기비저항이 100ohm-m인 상부층 밑에 10ohm-m의 전기비저항을 갖는 하부층이 존재할 경우에는, 동상성분의 정확한 측정을 통하여 잡음 수준을 고려하더라도 10m까지의 가탐심도를 충분히 확보할 수 있으며 따라서 매립장의 침출수 분포 범위 영상화 등을 위해서 유용할 것으로 보인다. 그러나 전기비저항이 1,000ohm-m로 높은 기반암이 존재할 경우에는 비록 하부층의 감도는 상부층에 비해 매우 높으나 반응의 절대값이 매우 미약하여 탐지가 어려우며 이상성분 자료와의 복합적인 해석을 통해서도 기기의 정확도를 고려할 때, 가탐심도가 5 m를 넘기 힘든 것으로 나타났다. 따라서 전기비저항이 높은 지역에서는, 송수신 간격이 2m 내외로 짧은 다중주파수 소형루프 전자탐사법이 금속성 매설물의 탐지를 위해서는 유용하지만 기반암의 심도 규명에는 적절치 않다.

DS/CDMA 모뎀 구조와 ASIC Chip Set 개발 (A development of DS/CDMA MODEM architecture and its implementation)

  • 김제우;박종현;김석중;심복태;이홍직
    • 한국통신학회논문지
    • /
    • 제22권6호
    • /
    • pp.1210-1230
    • /
    • 1997
  • 본 논문에서는 기준신호를 나타내는 하나의 파일럿채널과 다수의 트래픽채널을 갖는 DS/CDMA용 송수신기구조를 제안한다. 파일럿채널은 데이타 변조가 되지 않은 순수 PN 부호성분을 전송하며 수신단에서 PN 동기 및 동기복조의 기준신호로 이용한다. 또한 이러한 구조는 순방향뿐만 아니라 역방향 링크에도 적용된다. 제안된 DS/CDMA 방식의 특징은 다음과 같다. 첫째, 트래픽채널의 확산 방식은 I-phase 및 Q-phase의 확산부호를 파일럿채널의 그것과 교차하게 배치한 interlaced quardrature-spreading(IQS) 구조를 갖는데 이는 기존의 확산방식에 비해 데이타 신호의 영교차율을 줄여 송신단 출력신호 레벨의 변화를 작게한다. 둘째, PN부호의 초기동기 및 동기초적시 임계값을 적응적으로 자동설정하며, 초기동기시 PN 부호를 한 칩씩 이동하게 하여, 기존의 방식에 비해 초기동기 시간을 절반으로 줄이게 했으며, 수신부에서 PN 부호 발생기를 하나만 사용하여 초기동기 및 동기추적이 되게했다. 또한 state machine을 이용하여 재동기 timing을 자동설정 하도록 설계했다. 셋째, 본 방식에서는 자동주파수조절(automatic frequency control: AFC)기능, 입력신호의 크기에 따라 능동적으로 유효한 출력 레벨을 조절하는 자동 레벨조절(automatic level control: ALC)기능, bit-error-rate(BER)을 자동계산하는 기능, 인접 채널과의 간섭을 최소화하기 위한 스펙트럼 성형기능 등을 도입하여 사용자 편의를 도모했다. 넷째, 데이타 전송속도를 16Kbps~1.024Mbps로 가변이 되게함으로써 다양한 응용에 대처할 수 있게 설계했다. 한편, 본 논문에서 제안한 DS/CDMA 모뎀구조는 다양한 simulation을 통하여, 알고리즘 검증 과정을 거쳤으며, 제안된 DS/CDMA 모뎀 구조는 VHDL을 이용하여 ASIC으로 구현하였다. DS/CDMA용 ASIC은 송신부 ASIC과 수신부 ASIC으로 나누어 개발 하였으며, 한개의 ASIC당 3개의 채널을 동시에 수용할 수 있으며, 다수의 ASIC을 사용하여 여러 채널의 다중접속이 가능하다. 제작완료된 ASIC은 기능시험을 완료했으며 실제 line-of-sight(LOS) 시스템 구현에 적용중이다.

  • PDF