• Title/Summary/Keyword: Power gain

검색결과 2,356건 처리시간 0.03초

정보 품질 성숙도 모델에 관한 연구 (Case Study for Information Quality Maturity Model)

  • 김창재;최용락;류성열
    • 정보처리학회논문지D
    • /
    • 제13D권4호
    • /
    • pp.557-564
    • /
    • 2006
  • 정보는 효과적으로 활용되어 이윤 창출에 기여하고, 신속하고 올바른 경영 판단을 지원하며, 재사용이 가능해야 하는 중요한 자원이다. 최근의 정보 시스템들은 사용자들의 다양한 요구를 반영하여 기업의 경쟁력을 높이고, 급변하는 환경 변화에 적응하기 위해 점차 대형화, 복잡화 되고 있으며 정보 품질의 중요성도 점차 강조 되고 있는 추세이다. 사용자들이 원하는 정보 제공에 있어 가장 큰 문제점은 저 품질의 데이터를 기반으로 하는 낮은 품질의 정보 제공에 있다. 낮은 정보 품질에 의해 기업 경영이 이루어질 경우 기업의 전략 수립, 전략 수행, 고객과 경쟁 기업에 대한 경영 집중력 분산 등 기업의 경영에 있어 경쟁력이 떨어 질 수밖에 없다. 낮은 품질의 정보는 부정확한 데이터를 개선하거나 조정하기 위한 시간 및 비용을 증가 시키고, 특정 현황에 대한 정확한 정보를 제공 받기가 어려워진다. 이러한 문제점들을 해결하기 위해서는 데이터에 대한 명확한 이해, 데이터 관리 체계 확립, 그리고 체계적인 데이터 관리 수행 등을 통하여 고품질의 데이터를 획득 할 수 있게 해야 한다. 현재까지 정보 품질과 관련된 연구 및 방법론은 부분적으로 진전이 있으나, 정보 품질 관리 전반에 대한 체계적인 방법론은 존재하지 않는 실정이다. 따라서 본 논문에서는 정보 품질 관리를 위한 프로세스들을 도출하고 정보 품질과 관련된 평가 요소를 도출하여 이를 정보 품질 보증 프로세스 단계인 CMM(Capacity Maturity Mode]) 5단계를 참조하여 제시한다. 본 논문은 정보 품질 개선 관리 프로세스 정립을 통해 기업의 정보 품질 관련 전략을 수립 하고, 경쟁력 있는 기업 또는 조직 활동에 이바지 하며, 품질 좋은 정보 활용에 따른 경쟁력 있는 운영에 이바지 하고자한다.

IMT-2000 고출력 전력전폭기의 GaAs MMIC화 및 전송결합기 설계 구현에 관한 연구 (Design and fabrication of GaAs MMIC high power amplfier and microstrip combiner for IMT-2000 handset)

  • 정명남;이윤현
    • 한국통신학회논문지
    • /
    • 제25권11A호
    • /
    • pp.1661-1671
    • /
    • 2000
  • 본 고에서는 한국통신(Korea Telecom) IMT-2000 시험시스템(이하: Trial system 라고 함) 단말기용 전력증폭단으로 적용하기 위한 다단구동증폭기 및 전력증폭기를 GaAs MMIC로 설계 구현하는 기술을 제시하였다. 설계된 구동증폭기는 3단으로구성하여 RF(Radia Frequency) 송신신호(1955$\pm$70MHz)대역에서 2단 (중간단)의 이득 조정범위가 40 dB이상이 될 수 있도록 능동부품인 MESFET를 Cascade 형으로 구성하고 MESFET의 게이트(gate)에 조정전압을 인가하는 증폭기를 설계하여 GaAs MMIC화 1 침(크기4$\times$5 mm)으로 제작하였다. 아울러, 본 논문에서는 제시한 구동증폭기는 동작주파수 대역폭 범위기 3.5배이고 출력전력은 15dBmm 이며, 출력전력이득이 25~27dB이고 반사계수는 -15~20dB이며 이득평탄도 3dB(동작주파수 대역폭내)로써 Trial system용 단말기의 최종단인 전력증폭단의 출력단 특성을 효과적으로 나타내었다. 그리고, 전력 증폭기는 2개의 입력단에서 출력되는 신호를 분배하는 전력분배기와 병렬구조인 4개의 증폭단에서 출력되는 출력신호를 외부에서 접속하는 전력결합기를 접소하여 구성하였으며 RF(Radio Frequency) 주파수(1955 $\pm$70NHz)에서 대역폭을 4배로 설계하여 광대역인 대역폭을 구현하였고 출력전력은 570mW이며, 출력부가효율(PAE; Power Added Efficency)가 -15$\pm$20dB이고, 이득 평탄도(Gain flatness)는 동작주파수 대역내에서 0.5dB이며 입출력 전압정재파비(Input & Output VSWR)가 13이하인 고출력 전력증포기를 GaAs MMIC화 1칩 (크기; 3$\times$4mm)으로 제작하였다.의 다양성이나 편리성으로 변화하는 것이 국적을 바꾸는 것보다 어려운 시 대가 멀지 않은 미래에 도래할 것이다. 신세기 통신 과 SK 텔레콤에는 현재 1,300만명이 넘 는 고객이 있으며. 이들 고객은 어 이상 음성통화 중심의 이동전화 고객이 아니라 신세기 통신과 SK텔레콤이 함께 구축해 나갈 거대란 무선 네트워크 사회에서 정보화 시대를 살아 갈 회원들이다. '컨텐츠의 시대'가 개막되는 것이며, 신세기통신과 SK텔레콤은 선의의 경쟁 과 협력을 통해 이동인터넷 서비스의 컨텐츠를 개발해 나가게 될 것이다. 3배가 높았다. 효소 활성에 필수적인 물의 양에 따른 DIAION WA30의 라세미화 효율에 관하여 실험한 결과, 물의 양이 증가할수록 그 효율은 감소하였다. DIAION WA30을 라세미화 촉매로 사용하여 아이소옥탄 내에서 라세믹 나프록센 2,2,2-트리플로로에틸 씨오에스터의 효소적 DKR 반응을 수행해 보았다. 그 결과 DIAION WA30을 사용하지 않은 경우에 비해 반응 전환율과 생성물의 광학 순도는 급격히 향상되었다. 전통적 광학분할 반응의 최대 50%라는 전환율의 제한이 본 연구에서 찾은 DIAION WA30을 첨가함으로써 성공적으로 극복되었다. 또한 고체 염기촉매인 DIAION WA30의 사용은 라세미화 촉매의 회수 및 재사용이 가능하게 해준다.해준다.다. TN5 세포주를 0.2 L 규모 (1 L spinner flask)oJl에서 세포간의 응집현상 없이 부유배양에 적응,배양시킨 후 세포성장 시기에 따른 발현을 조사한 결과 1 MOI의 감염조건 하에서는 $0.6\times10^6$cell/mL의 early exponential시기의 세포밀도에서 72시간 배양하였을 대 최대 발현양을 나타내었다. 나타내었다. $\beta$4 integrin의 표현이 침투 능력을 높이는 역할을 하나 이때에는 laminin과 같은 리간드와의 특이

  • PDF

지방첨가가 녹두전분 Gel의 Texture에 미치는 영향 -제1보 : 이화학적 특성 및 기계적 검사에 의한 평가 (Effect of Oil Addition on Texture of Mungbean Starch Gel)

  • 주나미;전희정
    • 한국식품조리과학회지
    • /
    • 제7권4호
    • /
    • pp.63-69
    • /
    • 1991
  • 1. 이화학적 특성 1) 선화녹두의 일반성분 조성은 수분 13.19%, 지방 1.02%, 단백질 23.57%, 회분 3.13%였고 선화녹두 조전분의 일반성분 조성은 수분 12.45%, 지방0.63%, 단백질 0.94%, 회분 0.13%로 나타났다. 2) 거피시킨 녹두로부터 얻은 건조 전분(수분 12.48%)의 수율은 22.84% 이었고 이는 통 녹두로부터의 수율로 환산하면 20.35%로 도토리 전분의 수율과 비교해 볼 때 전분 함랑이 상당히 낮은 것으로 나타났다. 3) 물결합 능력은 183.1%였고 팽윤력은 온도가 높아짐에 따라 증가하는 양상인데 $70^{\circ}C$까지는 미약하게 증가하나 그 이상의 온도가 되면서 팽윤도가 현저하게 증가하였다. 또한 용해도의 변화도 팽윤도와 비슷한 양상을 보였다. 4) amylose와 amylopectin함량은 22.5%, 77.5%로 나타났고 amylograph에 의한 조전분의 호화는 8%와 10% 전분에서 모두 최고 점도가 나타났으며 농도에 따른 차이는 점성의 크기에만 나타났고 전체적인 양상은 비슷했다. 2. 기계적 검사결과 기계적 검사 결과는 8% 녹두 전분 Gel과 10% 녹두전분 Gel에서 같은 양상이었다. 지방 첨가량이 증가할수록 Hardness와 Fractuability는 감소하는 경향이었고 Elasticity, Adhesiveness, Chewiness는 증가하는 경향을 보였으며 L, a, b값도 증가하는 경향을 보임으로서 지방 함량이 증가할수록 명도는 높고 적색 및 황색에 가까와짐을 알 수 있다. 또한 $\Delta$E 값도 지방 첨가량이 많아질수록 증가하는 경향을 보였다. 이상의 결과에서 지방의 첨가는 녹두전분 Gel의 Texture에 상당한 영향을 미치는 것으로 평가되었다. 따라서 관능검사까지 실험을 확대하여 주관적 평가를 하고자 하며 기계적 특성과 관능적 특성간의 상호 관련성에 대하여 연구를 계속하고자 한다.

  • PDF

Subharmonic Injection Locking 방법을 이용한 X-Band 주파수 합성기 설계 (The Design of a X-Band Frequency Synthesizer using the Subharmonic Injection Locking Method)

  • 김지혜;윤상원
    • 한국전자파학회논문지
    • /
    • 제15권2호
    • /
    • pp.152-158
    • /
    • 2004
  • Subharmonic injection locking 방식을 이용하여 디지털 위성방송 시스템의 신호원으로 사용될 수 있는 낮은 위상 잡음과 우수한 전력 효율을 갖는 X-band 주파수 합성기를 설계, 제작하였다. 주파수 합성기는 위상 고정 발진기의 역할과 동시에 고조파 발생기로 동작하는 1.75 GHz의 주 발진기(master발진기)와 10.5 GHz 부 발진기(slave 발진기)로 구성되어 있다. PLL 방법을 적용하여 구성된 1.75 GHz 주 발진기는 능동부를 형성하는 트랜지스터와 버퍼 증폭기의 역할을 하는 BJT 트랜지스터를 직렬 연결하여 사용하였는데 첫 단은 위상고정 발진기의 역할을 하고 둘째 단은 45 GHz의 차단 주파수(cutoff frequency)를 갖는BJT를 사용함으로써 고조파 발생기로 동작하게 하여 안정적으로 Injection Locking 될 수 있도록 인가될 신호인 6차 고조파의 크기를 충분히 크게 발생시키도록 하였다. 고조파 발생기로부터 발생한 6차 고조파는 뒤에 위치한 약 45 dB 이득을 갖는 증폭기로 동작하는 부 발진기에 인가되어 Injection Locking 된다. 이러한 특성을 갖는 회로 구조를 이용하여, ILO 방식을 이용함으로 얻는 간단한 회로 구조와 낮은 위상 잡음 특성은 물론 보다 우수한 전력 효율을 갖는 10.5 GHz 주파수 합성기를 설계 제작하였다. 제작된 10.5 GHz 주파수 합성기는 7.4 V/49 mA,-0.5 V/4 mA의 전력 소모와 4.53 dBm의 출력 전력, 그리고 10 kHz와 100 kHz 이격 주파수에서 각각 -95.09 dBc/Hz와-108.90 dBc/Hz의 위상 잡음 특성을 얻었다.

MSK와 QPSK 변조 DS-SFH 확산시스템의 다중톤 항재밍 성능 분석 (Multi-Tone Anti-Jamming Performance Analyses of MSK & QPSK Modulation Hybrid DS-SFH Spread-Spectrum System)

  • 김윤영;유흥균;김기근;최영균
    • 대한전자공학회논문지TC
    • /
    • 제37권8호
    • /
    • pp.1-10
    • /
    • 2000
  • 다중톤 방해신호가 존재하는 레일리 페이딩 채널에서, MSK와 QPSK 변조방식을 사용하는 직접 시퀀스/느린 주파수 도약 복합 확산대역 시스템의 성능을 분석한다. 수신기에서 다이버시티를 사용하지 않는 MSK와 QPSK의 변조방식별 시스템의 비트오율 성능을 수신기에서의 평균 신호대 잡음비 E/sub b//N/sub 0/ 및 방해신호대 원하는 신호의 전력비(JSR)의 개념으로 유도하고, 여러 가지 시스템 파라메터의 변화에 따른 시스템의 성능을 평가한다. 또한, 페이딩이 없는 채널과 페이딩이 존재하는 채널, 그리고 MSK와 QPSK의 변조방식에 따라 성능을 비교 분석한다. 다중 톤 재밍이 있을 때, MSK 시스템과 QPSK 시스템간의 성능은 JSR=0dB 근처에서 서로 비슷했지만, JSR이 증가할수록 MSK 시스템의 성능이 더 좋아진다. 전체 확산 이득이 고정 된 경우에, 직접 확산 이득이 증가할수록 두 시스템의 성능이 전체적으로 개선되지만, 개선되는 BER 성능은 아주 작다. 또한 레일리 페이딩이 없을때에 비하여 페이딩이 있는 시스템의 성능은 E/sub b//N/sub 0/가 작은 경우에는 서로 비슷한 성능을 나타내지만, E/sub b//N/sub 0/가 증가할수록 큰 성능차이를 나타낸다.

  • PDF

두 개의 공통 게이트 FET를 이용한 캐스코드형 CMOS 저잡음 증폭기의 후치 선형화 기법 (Post-Linearization Technique of CMOS Cascode Low Noise Amplifier Using Dual Common Gate FETs)

  • 황과지;김태성;김성균;김병성
    • 대한전자공학회논문지TC
    • /
    • 제44권7호통권361호
    • /
    • pp.41-46
    • /
    • 2007
  • 본 논문은 두 개의 공통 게이트 증폭단을 사용한 캐스코형 CMOS 저잡음 증폭기의 후치 선형화 기법을 제안한다. 제안된 기법은 두 개의 공통 게이트 FET 단을 사용하며, 한 FET는 공통 소스단에서 전달된 전류 성분 중 선형 전류 성분만을 부하에 전달하고, 다른 한 단은 3차 혼변조 전류를 흡수하도록 동작한다. 선형 전류 성분과 혼변조 전류 성분을 선택적으로 분류하기 위해 $0.18{\mu}m$ CMOS 공정에서 제공되는 후막 (thick oxide) FET를 혼변조 전류 흡수용 FET로, 박막 (thin oxide) FET를 선형 전류 버퍼로 사용하였다. 제안된 방법을 검증하기 위해 $0.18{\mu}m$ CMOS 공정을 이용하여 2.14GHz에서 동작하는 저잡음 증폭기를 설계하였다. 제작된 차동 증폭기는 1.8V 전원에서 12.4mA를 소모하며, 측정 결과로 11 dBm IIP3, 15.5 dB 전력이득, 그리고 2.85 dB 잡음지수를 특성을 얻었다. 이는 후치 선형화가 없는 회로에 비해 7.5dB의 $IIP_{3}$ 개선된 결과이다.

DGS 방식 DC Block을 이용한 증폭기의 설계 (Design of An Amplifier using DGS Block)

  • 이경희;정용채
    • 한국전자파학회논문지
    • /
    • 제12권3호
    • /
    • pp.432-438
    • /
    • 2001
  • 본 논문은 Defected Ground Structure(DGS)를 DC block에 적용한 후 DC block의 부분인 λ/4-결합 선로의 간격과 길이의 변화를 EM 시뮬레이션과 실제 제작을 통하여 알라보았다. 그 결과 일반적인 DC block을 사용할때와 동일 출력 조건하에서 DGS 구조의 DC block의 λ/4-결합선로사이의 간격이 0.1 mm에서 0.46 mm로 0.36 mm만큼 늘어나고λ/4-결합 선로의 길이는 71.7 mm에서 13.32 mm로 4.5 mm만큼 줄어드는 것을 알 수 있었다. 또한 Blocking 캐패시터, 일반적인 DC block, DGS 구조의 DC block을 사용하는 세 종류의 전력증폭기를 제작한 후 특성을 확인해 보았다. 먼저 각 증폭기의 산란 파라미커 특성을 살펴본 결과 3.2$\pm$0.05 GHz의 주파수 대역에서 세 증폭기 모두 유사한 이득 특성과 산란 파라미터 특성을 갖음을 알수 있었다. 그리고 3.2 GHz의 CW 신호를 인가하여 주신호의 출력 전력이 25dBm 일 때 하모닉 특성을 스펙트럼 분석기로 분석한 결과 캐패시티를 사용시에는 주신호와 2차 하모닉 성분과의 차이가 -44.83dBc 일반적인 DC block과 DGS DC block 사용시에는 -66.84와 -64.33 dBc로서 일반적인 DC block 사용시와 DGS block 사용시에 하모닉 특성이 거의 일치함을 확인하였다.

  • PDF

외란관측기와 파라미터 보상기를 이용한 PMSM의 정밀속도제어 (Precision Speed Control of PMSM Using Disturbance Observer and Parameter Compensator)

  • 고종선;이택호;김칠환;이상설
    • 전력전자학회논문지
    • /
    • 제6권1호
    • /
    • pp.98-106
    • /
    • 2001
  • 본 논문에서는 영구자석 동기 전동기의 정밀 속도 제어의 방법으로 외란 관측기를 이용한 외란 보상방법과 파라미터 추정에 의해 보상기의 이득을 조절하도록 함으로서, 외란이 없는 등가 지표시스템의 응답 특성을 추정하도록 제안하였다. 외란 관측기에 의한 보상방법은 잘 알려진 데드비트 외란 관측기를 이용하였으며 잡음에 약한 데드비트 관측기의 단점을 보완하기 위하여 후단필터로서 MA처리를 통하여 잡음에 대한 영향을 줄이도록 하였다. 또한 관측기의 단점을 보완하기 위하여 후단필터로서 MA처리를 통하여 잡음에 대한 영향을 줄이도록 하였다. 또한 관측기의 파라미터와 실제 시스템의 파라미터의 차이로 발생하는 외란 추정 오차를 줄이고자 실제 시스템과 파라미터 보상기로 구성된 등가 시스템이 지표 시스템이 되도록 구성하였다. 시스템에 사용된 RLS파라미터 추정기는 외란에 의하여 편향된 추정 특성을 가진다. 이러한 파라미터 추정문제에 대하여 파라미터 추정기가 높은 성능을 갖는 데드비트 외란 관측기를 포함하도록 함으로서 외란에 의한 문제를 해결하였다. 이와 같이 제안된 제어기는 외란 및 파라미터 변화를 갖는 시스템에서 강인한 고정밀 제어를 할 수 있으며, 이의 안정성과 효용성을 컴퓨터를 이용한 모의 실험과 TMS320C31이 내장된 DS1102 DSP 보드를 이용하여 실험으로써 보였다.

  • PDF

PAA(Pad Area Array)을 이용한 ITS RF 모듈의 3차원적 패키지 구현 (Three Dimensional Implementation of Intelligent Transportation System Radio Frequency Module Packages with Pad Area Array)

  • 지용;박성주;김동영
    • 대한전자공학회논문지SD
    • /
    • 제38권1호
    • /
    • pp.13-22
    • /
    • 2001
  • 본 논문에서는 RF 회로의 3차원 적층 구조를 설계하고 RF 회로의 특성개선 효과를 살펴보았다. 3차원적 RF 회로를 구현하기 위하여 분할 설계 기준을 제안하였으며 이에 따라 RF 회로를 기능별, 동작 주파수별로 분할하여 구현하였다. 분할된 하위 모듈을 3차원으로 적층 연결할 수 있도록 PAA 입출력 단자구조를 이용하여 3차원 형태의 ITS RF 시스템을 제작하였다. 이에 따라 아날로그 신호와 디지털 신호, DC 전원이 혼재되어 있는 ITS(지능형 교통관제 시스템) 224MHz RF 모듈을 구성되는 회로를 특성 임피던스 정합과 시스템의 동작 안정도를 고려하여, 기능별로는 송신부, 수신부, PLL(Phase Locked Loop)부, 전원부로 분할하였고 주파수별로는 224MHz, 21.4MHz, 및 450kHz~DC의 주파수 대역으로 분할하여 설계하였다. RF 회로 모듈을 구현하는 과정에서 224MHz 대역에서 동작하는 송신부와 수신부 증폭회로는 설계치와 일치하는 18.9㏈, 23.9㏈의 이득, PLL부와 전원부는 위상 고정, 정전원 입력의 동작특성을 최대화시킬 수 있었다. 3차원 구조의 RF 모듈은 2차원의 평면구조의 단일 기판 구성방법과 비교하여 부피 및 배선길이에서 각각 76.9%, 28.4%를 감소시킨 $48cm^3$, 1.8cm를 나타내었고, 열적 성분인 최고 동작 온도특성은 37% 감소한 $41.8^{\circ}C$를 나타났다. PAA형 3차원 적층 구조는 고속 고밀도 저전력의 특성을 가지며, 저비용으로 구현할 수 있으며 RF 주파수 영역에서 각 모듈을 기능별, 주파수별로 모듈화해 제품의 기능을 가변적으로 변화시켜줄 수 있음을 알 수 있었고, RAA 형태의 입출력 단자로 연결함으로써 단일 양면 기판으로 구현되던 2차원적 RF 회로 모듈의 부피와 전기적 동작 특성과 열적 특성을 개선시킬 수 있었다.

  • PDF

Self Calibration Current Bias 회로에 의한 10-bit 100 MSPS CMOS D/A 변환기의 설계 (A 10-bit 100 MSPS CMOS D/A Converter with a Self Calibration Current Bias Circuit)

  • 이한수;송원철;송민규
    • 대한전자공학회논문지SD
    • /
    • 제40권11호
    • /
    • pp.83-94
    • /
    • 2003
  • 본 논문에서는 빠른 정착시간을 갖는 전류셀(Current Cell) 매트릭스의 구조와 출력의 Gain error를 보정할 수 있는 Self calibration current bias 회로의 기능을 가진 고성능 10-bit D/A 변환기를 제안한다. 매트릭스 구조 회로의 복잡성으로 인한 지연시간의 증가 및 전력 소모를 최소화하기 위해 상위 6MSB(Most Significant Bit)전류원 매트릭스와 하위 4LSB(Least Significant Bit)전류원 매트릭스로 구성된 2단 매트릭스 구조로 설계되어 있다. 이러한 6+4 분할 구조를 사용함으로써 전류 원이 차지하는 면적과 Thermometer decoder 부분의 논리회로를 가장 최적화 시켜 회로의 복잡성과 Chip 사이즈를 줄일 수 있었고 낮은 Glitch 특성을 갖는 저 전력 D/A 변환기를 구현하였다. 또한 self Calibration이 가능한 Current Bias를 설계함으로서 이전 D/A 변환기들의 칩 외부에 구현하던 Termination 저항을 칩 내부에 구현하고 출력의 선형성 및 정확성을 배가시켰다. 본 연구에서는 3.3V의 공급전압을 가지는 0.35㎛ 2-poly 4-metal N-well CMOS 공정을 사용하였고, 모의 실험결과에서 선형성이 매우 우수한 출력을 확인하였다. 또한 소비전력은 45m W로 다른 10bit D/A 변환기에 비해 매우 낮음을 확인 할 수 있었다. 실제 제작된 칩은 Spectrum analyzer에 의한 측정결과에서 100㎒ 샘플링 클럭 주파수와 10㎒ 입력 신호 주파수에서 SFDR은 약 65㏈로 측정되었고, INL과 DNL은 각각 0.5 LSB 이하로 나타났다. 유효 칩 면적은 Power Guard ring을 포함하여 1350㎛ × 750 ㎛ 의 면적을 갖는다.