• 제목/요약/키워드: NiCr bottom electrode

검색결과 3건 처리시간 0.017초

The Structural and Electrical Properties of NiCr Alloy for the Bottom Electrode of High Dielectric(Ba,Sr)Ti O3(BST) Thin Films

  • Lee, Eung-Min;Yoon, Soon-Gil
    • Transactions on Electrical and Electronic Materials
    • /
    • 제4권1호
    • /
    • pp.15-20
    • /
    • 2003
  • NiCr alloys are prepared onto poly-Si/ $SiO_2$/Si substrates to replace Pt bottom electrode with a new one for integration of high dielectric constant materials. Alloys deposited at Ni and Cr power of 40 and 40 W showed optimum properties in the composition of N $i_{1.6}$C $r_{1.0}$. The grain size of films increases with increasing deposition temperature. The films deposited at 50$0^{\circ}C$ showed a severe agglomeration due to homogeneous nucleation. The NiCr alloys from the rms roughness and resistivity data showed a thermal stability independent of increasing annealing temperature. The 80 nm thick BST films deposited onto N $i_{1.6}$C $r_{1.0}$/poly-Si showed a dielectric constant of 280 and a dissipation factor of about 5 % at 100 kHz. The leakage current density of as-deposited BST films was about 5$\times$10$^{-7}$ A/$\textrm{cm}^2$ at an applied voltage of 1 V. The NiCr alloys are possible to replace Pt bottom electrode with new one to integrate f3r high dielectric constant materials.terials.

비결합형 터널접합구조에서 Cr 하지층에 따른 전자기적 특성변화 (The Electromagnetic Properties in Uncoupled funnel-junction with Various Cr Seed Layer)

  • 박진우;전동민;윤성용;이종윤;서수정
    • 한국자기학회지
    • /
    • 제13권3호
    • /
    • pp.91-96
    • /
    • 2003
  • 본 연구에서는 DC 마그네트론 스퍼터를 사용하여 Cr/Co/Al-Ox/Co/Ni-Fe 다층박막에 다양한 두께의 Cr 하지층을 삽입함에 따른 자기적 특성 및 전기적 특성에 관하여 연구하였다. 3 nm 두께의 Cr 하지층 증착시 자기저항비의 변화는 관찰할 수 없었고 적정한 Cr두께가 증가함에 따라 Co의 보자력이 크게 증가되었다 또한, 산화시간이 길수록 두 강자성층간에 보자력 차이 및 절연층의 저항이 점차 증가하였는데, 이는 산화시간에 따라 상부층 계면의 평탄성의 증가에 기인하는 것으로 생각되며 TEM을 통하여 확인할 수 있었다. Cr 하지층 유무에 관계없이 최고 자기저항비가 나타나는 절연층의 산화시간은 60~70초로 비슷하였지만 Cr 두께가 증가할수록 자기저항비는 감소하였다. 이는 전극간 계면의 거칠기의 증가로 인해 미반응 Al의 잔존 확률이 상대적으로 커짐에 따라 터널 전자의 산란이 증가함으로써 나타나는 것으로 생각된다. 이러한 결과로 Cr하지층의 두께는 3 nm로 고정하였으며 하지층의 증착 및 적정산화를 통하여 두 강자성층간에 큰 보자력 차이를 유도할 수 있었다. 이는 재현성에 있어서 가장 큰 문제점을 지닌 TMR 소자에 매우 긍정적인 해결방안을 제시할 수 있게 된다.̄

실리콘 기판위에서의 Cr-Doped SrZrO3 박막의 저항변화 특성 (Resistive Switching Properties of Cr-Doped SrZrO3 Thin Film on Si Substrate)

  • 양민규;고태국;박재완;이전국
    • 한국재료학회지
    • /
    • 제20권5호
    • /
    • pp.241-245
    • /
    • 2010
  • One of the weak points of the Cr-doped SZO is that until now, it has only been fabricated on perovskite substrates, whereas NiO-ReRAM devices have already been deposited on Si substrates. The fabrication of RAM devices on Si substrates is important for commercialization because conventional electronics are based mainly on silicon materials. Cr-doped ReRAM will find a wide range of applications in embedded systems or conventional memory device manufacturing processes if it can be fabricated on Si substrates. For application of the commercial memory device, Cr-doped $SrZrO_3$ perovskite thin films were deposited on a $SrRuO_3$ bottom electrode/Si(100)substrate using pulsed laser deposition. XRD peaks corresponding to the (112), (004) and (132) planes of both the SZO and SRO were observed with the highest intensity along the (112) direction. The positions of the SZO grains matched those of the SRO grains. A well-controlled interface between the $SrZrO_3$:Cr perovskite and the $SrRuO_3$ bottom electrode were fabricated, so that good resistive switching behavior was observed with an on/off ratio higher than $10^2$. A pulse test showed the switching behavior of the Pt/$SrZrO_3:Cr/SrRuO^3$ device under a pulse of 10 kHz for $10^4$ cycles. The resistive switching memory devices made of the Cr-doped $SrZrO_3$ thin films deposited on Si substrates are expected to be more compatible with conventional Si-based electronics.