• 제목/요약/키워드: MIPs

검색결과 147건 처리시간 0.021초

코드감소와 성능향상을 위한 이질 레지스터 분할 및 명령어 구조 설계 (Code Size Reduction and Execution performance Improvement with Instruction Set Architecture Design based on Non-homogeneous Register Partition)

  • 권영준;이혁재
    • 대한전기학회논문지:전력기술부문A
    • /
    • 제48권12호
    • /
    • pp.1575-1579
    • /
    • 1999
  • Embedded processors often accommodate two instruction sets, a standard instruction set and a compressed instruction set. With the compressed instruction set, code size can be reduced while instruction count (and consequently execution time) can be increased. To achieve code size reduction without significant increase of execution time, this paper proposes a new compressed instruction set architecture, called TOE (Two Operations Execution). The proposed instruction set format includes the parallel bit that indicates an instruction can be executed simultaneously with the next instruction. To add the parallel bit, TOE instruction format reduces the destination register field. The reduction of the register field limits the number of registers that are accessible by an instruction. To overcome the limited accessibility of registers, TOE adapts non-homogeneous register partition in which registers are divided into multiple subsets, each of which are accessed by different groups of instructions. With non-homogeneous registers, each instruction can access only a limited number of registers, but an entire program can access all available registers. With efficient non-homogeneous register allocator, all registers can be used in a balanced manner. As a result, the increase of code size due to register spills is negligible. Experimental results show that more than 30% of TOE instructions can be executed in parallel without significant increase of code size when compared to existing Thumb instruction set.

  • PDF

실시간 구현을 위한 SOLA 알고리즘의 계산량 감소에 관한 연구 (A Study on the Reduction of Maximum Complexity in SOLA Algorithm for Real Time Implementation)

  • 함명규;정현욱;배명진
    • 한국음향학회:학술대회논문집
    • /
    • 한국음향학회 2004년도 춘계학술발표대회 논문집 제23권 1호
    • /
    • pp.101-104
    • /
    • 2004
  • 음성속도변환(TSM : Time Scaling Modification) 알고리즘은 시간축에서 음성 신호의 속도를 변환할 수 있는 방식이다. 이러한, 방법으로는 OLA(Overlap Add), SOLA (Synchronized Overlap Add) 알고리즘 등이 연구 되어 왔다. 2 가지 방식 중에도 동기화를 시켜 overlap 을 시키는 SOLA 알고리즘이 OLA 방법에 비해 음질이 우수하다. 본 논문에서는 TMS320C5416 DSP 에 계산량이 감소된 SOLA 알고리즘을 실시간 구현하였다. 기존의 SOLA 알고리즘에서 동기화를 위해 사용하고 있는 cross-correlation 함수는 곱셈연산에서 발생하는 bit 의 dynamic range 가 커서 나눗셈 연산에서도 과도한 연산량을 필요로 한다. 따라서 이러한 계산량의 감소를 위해 기존의 cross-correlation 함수가 대신 더하기와 빼기의 연산으로 수행되는 NAMDF 함수를 사용하여 계산량을 줄였다. 제안한 방법을 SOLA 알고리즘에 적용하여 성능 평가를 실시하였다. TMS320C5416 DSP 에 실시간으로 실험한 결과 NAMDF 함수를 사용하였을 경우 음질의 저하가 거의 없었으며, 계산량을 기존의 cross-correlation 방식에 비해 6.22MIPS 가까이 감소시킬 수 있었다.

  • PDF

고성능 DSP기반의 FA 용 AC서보 시스템에 관한 연구 (A Study on AC Servo System for FA using High-performance DSP)

  • 최치영;홍선기;김수길
    • 조명전기설비학회논문지
    • /
    • 제18권1호
    • /
    • pp.67-72
    • /
    • 2004
  • AC 서보 시스템은 고 정밀도가 요구되는 공장 자동화 시스템(FA)에 적용 되어왔고 시스템의 성능에 직접적인 관계가 있다. 최근 전력용 소자와 AC 서보 제어를 위한 여러 기능이 내장된 DSP의 발전은 AC서보 기술에 큰 전환점을 주게되었다. 본 연구에서는 가장 최근 출시되었고, 150MIPS의 빠른 연산 속도와 AC서보 시스템을 위한 여러 회로들이 내장된 DSP인 TMX320F2812를 이용하여 3상 PMSM 기반의 AC서보 시스템을 구현하였다. 또한 SVPWM과 디지털 PI제어기를 적용하여 모터의 효율 및 제어 특성을 향상시키었다.

그리드 자원정보 서비스를 위한 최적화된 동적 모니터링 인터벌에 관한 연구 (An Optimal and Dynamic Monitoring Interval for Grid Resource Information Services)

  • 김혜주;허의남;이웅재;박형우
    • 인터넷정보학회논문지
    • /
    • 제4권6호
    • /
    • pp.13-24
    • /
    • 2003
  • 그리드 기술은 지리적으로 분산된 컴퓨팅 자원을 활용하기에 다양한 자원에 대한 정보를 관리하는 기술이 필요하며, 이는 자원 관리 시스템에서 자원을 모니터링하여 이루어진다. 자원 상태 정보가 실시간으로 변하여 주기적으로 모니터링을 해야 하므로 이에 따른 오버헤드가 예상된다. 본 논문에서는 CPU상태 변화 정도를 관찰하여 시스템 상태를 파악하고 이를 모니터링 주기에 적용시키고자 한다. 즉 그리드 환경의 중요한 요소인 자원의 상태를 고려하여 자율적으로 자원의 상태에 따른 모니터링 주기를 조절하는 시스템을 모델링 하였다. 자원의 CPU 상태를 관찰해 CPU의 상태 변화율에 따라 자원의 상태 변화를 파악하여 모니터링 주기를 조절함으로써 모니터링에 의한 오버헤드가 감소하였음을 실험을 통해 증명하였다.

  • PDF

이기종 클러스터를 위한 수정된 GSS 부하 분할 알고리즘 (Adapted GSS Load Sharing Algorithm for Heterogeneous Cluster)

  • 구본근
    • 정보처리학회논문지A
    • /
    • 제10A권4호
    • /
    • pp.331-338
    • /
    • 2003
  • 클러스터는 컴퓨터 네트워크로 연결되어 있는 컴퓨터들로 구성된 비용대비 효과적인 병렬 처리 환경이다. 클러스터의 특징으로는 노드의 이기종성, 부하의 다양성, 네트워크 부하의 다양성 등이다. 이러한 특징들은 병렬 프로그램의 수행 성능에 영향을 주기 때문에 클러스터를 위한 부하 분할은 병렬 프로그램의 성능에 많은 영향을 준다. 본 논문에서는 부하 분할 알고리즘인 GSS를 수정한 αGSS 알고리즘을 제안한다. 본 논문에서 제안하는 αGSS 알고리즘에서는 각 노드가 처리할 태스크의 크기를 결정할 때 각 노드의 BogoMIPS를 이용한다. 실험 결과에 의하면 제안된 αGSS 알고리즘이 이기종으로 구성된 클러스터에서 효과적으로 부하를 분할하며, 따라서 병렬 프로그램의 수행 시간을 감소시킬 수 있다.

Molecularly Imprinted Polymers Having Amidine and Imidazole Functional Groups As an Enzyme-Mimetic Catalyst for Ester Hydrolysis

  • Chen, Wen;Han, Dong-Keun;Ahn, Kwang-Duk
    • Macromolecular Research
    • /
    • 제10권2호
    • /
    • pp.122-126
    • /
    • 2002
  • A molecularly imprinted polymer (MIP) having both amidine and imidazole functional groups in the active site has been prepared using p-nitrophenyl phosphate as a transition state analogue (TSA). The imprinted polymer MIP with amidine and imidazole found to have the highest hydrolysis activity compared with other MIPs with either amidine or imidazole groups only. It is postulated a cooperative effect between amidine and imidazole in the hydrolysis of p-nitrophenyl methyl carbonate (NPMC) as a substrate when both groups were arranged in proximity by molecular imprinting. The rate enhancement of the hydrolysis by MIP was 60 folds over the uncatalyzed solution reaction and two folds compared with the control non-imprinted polymer CPI having both functional groups. The enzyme-mimetic catalytic hydrolysis of p-nitrophenyl acetate by MIP was evaluated in buffer at pH 7.0 with $K_{m}$ of 1.06 mM and $k_{cat}$ of 0.137 $h^{-1}$ . . .

SliM 이미지 프로세서 칩 설계 및 구현 (Design and implementation of the SliM image processor chip)

  • 옹수환;선우명훈
    • 전자공학회논문지A
    • /
    • 제33A권10호
    • /
    • pp.186-194
    • /
    • 1996
  • The SliM (sliding memory plane) array processor has been proposed to alleviate disadvantages of existing mesh-connected SIMD(single instruction stream- multiple data streams) array processors, such as the inter-PE(processing element) communication overhead, the data I/O overhead and complicated interconnections. This paper presents the deisgn and implementation of SliM image processor ASIC (application specific integrated circuit) chip consisting of mesh connected 5 X 5 PE. The PE architecture implemented here is quite different from the originally proposed PE. We have performed the front-end design, such as VHDL (VHSIC hardware description language)modeling, logic synthesis and simulation, and have doen the back-end design procedure. The SliM ASIC chip used the VTI 0.8$\mu$m standard cell library (v8r4.4) has 55,255 gates and twenty-five 128 X 9 bit SRAM modules. The chip has the 326.71 X 313.24mil$^{2}$ die size and is packed using the 144 pin MQFP. The chip operates perfectly at 25 MHz and gives 625 MIPS. For performance evaluation, we developed parallel algorithms and the performance results showed improvement compared with existing image processors.

  • PDF

The Mid-IR Properties of Early Type Galaxies with Positive Optical Color Gradients

  • Park, Jintae;Shim, Hyunjin
    • 천문학회보
    • /
    • 제39권2호
    • /
    • pp.53.2-53.2
    • /
    • 2014
  • Radial color gradient of early type galaxies (ETGs) is a key tool for studying the evolution of these galaxies. In this work, we investigated whether ETGs having negative or positive color gradients show any distinguishable characteristics in the galaxy properties. We selected sample of 211 ETGs at 0.01 < z < 0.5 in the Spitzer FLS field, then we constructed u-R color gradients. We obtained the stellar mass, specific star formation rate and fluxes of emission lines of each ETG from MPA-JHU DR7 catalog. Spitzer IRAC and MIPS 24 micron data were used to detect dust emission from the ETGs. Preliminary result shows that less massive galaxies are likely to have positive color gradients, which is probably due to the ongoing star formation in the galaxy core. Almost all AGNs have negative color gradients. This probably is because AGNs are located in relatively massive galaxies with little ongoing star formation. There exists a marginal difference in the percentage of galaxies with PAH emission between ETGs having positive color gradient and negative color gradient. This also supports that ETGs with positive color gradient are galaxies having enhanced star formation.

  • PDF

Star formation history in the bubble nebula NGC 7635

  • 임범두;성환경
    • 천문학회보
    • /
    • 제37권1호
    • /
    • pp.79.1-79.1
    • /
    • 2012
  • We present here $UBVI$ and H${\alpha}$ photometric results of stellar sources in the bubble nebula NGC 7635. The early type members are selected from the photometric membership criteria. H${\alpha}$ photometry allows us to detect 11 pre-main sequence candidates with H${\alpha}$emission. In addition, we performed PSF photometry for the Spitzer IRAC and MIPS 24${\mu}m$ images from archive (program ID 20726, PI: J. Hester) in order to search for the young stellar objects (YSOs). Total 19 sources are classified as YSOs (7 class I, 11 class II, and 1 transitional disk candidates) in the color-color diagrams according to the classification scheme of Gutermuth et al.. Among them, 7 YSOs have counterparts in optical photometric data. These stars can be divided into two groups at given color indices. It implies that there occurred the star formation events more than twice. We would like to discuss the star formation history in the bubble nebula using the results from SED fitter (Robitaille et al.), color composite image from IRAC bands, and spatial distribution of early type stars and YSOs.

  • PDF

32비트 VLSI프로세서 HARP의 마이크로 아키텍츄어 최적설계에 관한 연구

  • 박성배;김종현;오길록
    • ETRI Journal
    • /
    • 제11권4호
    • /
    • pp.105-118
    • /
    • 1989
  • HARP(High performance Architecture for RISC type Processor)는 고유의 명령어 세트, 데이터 타입, 메모리 입출력, 예외 처리 기능을갖는 32비트 VLSI 프로세서 구조이다. 마이크로 아키텍츄어는 설계된 구조를 기대할 수 있는최고 성능을 갖도록 구조(architecture)와 구현(implementation) 사이의 최적 모델링을 통해 정의되는 구조체로서 구조의 개념 설계를 구현의 실물 설계로 변환 시켜주는 조율(tuning)모델이다. HARP의 고유한 명령어 세트를 비롯한 구조적 기능들을 최적 구현 하기위해 32비트 크기의 명령어 입력 유니트(Instruction Fetch Unit), 데이터 입출력 유니트(Data I/O Unit), 명령어/데이터 처리유니트(Instruction/Data Processing Unit), 예외 상황 처리 유니트(Exception Processing Unit)등 4개 유니트가 설계되었으며 이들 4개 유니트의 동작을 최대 속도로 유지시키기 위해 각급 주요 설계 변수들이 시뮬레이션을 통해 최적화 되었다. 유효 채널길이 $0.7\mum$급 3층 메탈 배선의 HCMOS(High performance CMOS)공정 기술을 구현 기준 기술로 사용하여 50MHz외 동작 주파수에서 최대50 MIPS(Million Instructions Per Second)의 성능을 갖도록 3단계 파이프라인이 설계되었다. 단일 위상의 50MHz클럭 입력과 동기화된 명령어/데이터 입출력을 위해 액세스 타임 20nsec이내의 고속 메모리 입출력 구조가 시뮬레이션되었으며 설계된 마이크로 아키텍츄어를 이용하여 HARP구조의 기대된 최대 성능을 검증하였다.

  • PDF