• Title/Summary/Keyword: LVTTL

검색결과 4건 처리시간 0.018초

LVTTL을 이용한 데이터 통신시스템 설계 (Design of Data Communication System using LVTTL)

  • 김석환;허창우
    • 한국정보통신학회논문지
    • /
    • 제15권3호
    • /
    • pp.639-644
    • /
    • 2011
  • 초고속 정보 통신망의 발달로, 현재 데이터 통신시스템은 가입자 상호간에 데이터를 빠르고, 정확하게 교환 할 수 있도록 하였다. 본 논문에서는 통신 시스템에 사용되는 여러 가지 Logic중 가장 기초가 되는 LVTTL(Low Voltage Transistor Transistor Logic)을 이용하여 데이터 전송특성 분석을 위한 시스템을 설계하고 데이터 전송속도의 변화따른 LVTTL의 특성을 측정 분석하였다. 현재 시스템에 필요한 전송 라인의 길이가 30cm이기 때문에, 우리는 현재 시스템에 필요한 전송 라인의 길이에 따라 LVTTL 데이터 전송 특성을 분석했다. LVTTL의 신호 레벨은 10Mbps일 경우 3V, 50Mbps일 경우 2.2V, 100Mbps일 경우 2V, 125Mbps일 경우 1.5V, 150Mbps일 경우 1.4V이다. 전송선로의 길이가 30cm, 데이터 전송속도 100Mbps까지 안정하게 보냄을 알 수 있었다.

LVTTL Logic의 신호전달특성 분석 (Analysis on Signal Transmission Specific Property of LVTTL)

  • 김석환;허창우
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2009년도 춘계학술대회
    • /
    • pp.260-263
    • /
    • 2009
  • 데이터 통신에 있어 고속 스위칭 시스템의 발달로 더 많이, 빠르고, 정확하게 상호간의 정보를 교환하게 되었다. 본 논문에서는 여러 시스템에 잇어 FPGA의 중요성이 더욱 더 증가되고 있으므로 어느 특성화된 Logic중 가장 기초가 되는 LVTTL Logic의 특성을 분석하여 시스템 설계에 있어 참고가 될 수 있도록 한다. 신호전달 특성 분석을 위해 PCB를 제작하였고 전송선로의 손실을 막기 위해 PCB 상에 각각 30cm, 60cm, 120cm의 패턴을 만들어 데이터 전송속도의 변화와 선로의 길이 변화에 따른 특성을 측정 분석하였다. 시스템 설계에 있어서 전송선로의 길이가 30cm일 경우 데이터 전송속도 100Mbps까지 안정하게 보냄을 알 수 있었다.

  • PDF

FPCA를 이용한 LVDS의 데이터 전달특성 분석 (Analysis on Data Transmission Specific property of LVDS using FPGA)

  • 김석환;최익성;허창우
    • 한국정보통신학회논문지
    • /
    • 제6권7호
    • /
    • pp.1069-1072
    • /
    • 2002
  • 고도로 발달된 정보화 시대에서 우리가 원하는 정보를 짧은 시간, 적은 비용으로 서로 주고 받기 위해서는 이것에 맞는 시스템이 요구된다. 반도체 chip의 대용량과 고속화됨으로써 TTL, ,LVTTL등이 data 100Mbps 정도를 안전하게 전달 할 수 있는 능력이 있으므로 그 이상을 전달할 수 있는 새로운 Logic level이 필요하게 되었다. 이에 맞추어 신호 level의 여러 가지 중 본 논문에서는 Virtex II XC2V 1000 FF896을 이용하여 Differential I/O LVDS( Low Voltage Differential Signaling ) level 특성을 clock, Data와의 전송관계를 Eye_Pattern을 통해 살펴보았다.

LVDS(Low Voltage Differential Signaling) Interface Logic을 이용한 신호전달 특성 분석 (Analysis on Signal Transmission Specific property using Low Voltage Differential Signaling Interface Logic)

  • 김석환;최익서;허창우
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2002년도 추계종합학술대회
    • /
    • pp.473-476
    • /
    • 2002
  • 고도로 발달된 정보화 시대에서 우리가 원하는 정보를 짧은 시간, 적은 비용으로 서로 주고받기 위해서는 이것에 맞는 시스템이 요구된다. 반도체 chip의 대용량과 고속화됨으로써 TTL, LVTTL 등이 data 100Mbps 정도를 안전하게 전달 할 수 있는 능력이 있으므로 그 이상을 전달할 수 있는 새로운 Logic level이 필요하게 되었다. 이에 맞추어 신호 level의 여러 가지 중 본 논문에서는 Virtex II XC2V 1000 FF896을 이용하여 Differential I/O LVDS(Low Voltage Differential Signaling) level 특성을 clock, Data와의 전송 관계를 Eye_Pattern을 통해 살펴보았다.

  • PDF