• Title/Summary/Keyword: Interleaved converter

Search Result 264, Processing Time 0.029 seconds

Single Stage Three Level AC/DC Converter with Wide Output Voltage Control Range (넓은 출력 전압제어 특성을 갖는 단일전력단 3레벨 AC/DC 컨버터)

  • Marius, Takongmo;Heo, Y.C;Lee, J.C;Lee, U.K;Kim, E.S;Cook, Y.S
    • Proceedings of the KIPE Conference
    • /
    • 2017.07a
    • /
    • pp.373-374
    • /
    • 2017
  • 최근 개발 및 출시되고 있는 전기자동차(EV) 충전시스템은 3상 AC전원을 입력받아 입력역률개선과 고효율 AC/DC변환을 위한 Interleaved PFC컨버터, Bridgeless PFC컨버터, 3-Level 비엔나정류기(VIENNEA Rectifier) 등의 Topology가 사용되고 있으며, 변환된 DC전압을 입력받아 배터리를 충전하기 위한 절연된 고주파 DC/DC컨버터로 LLC 공진컨버터, 3레벨 컨버터 등이 사용되어 사이즈저감 및 경량화를 꾀하고 있다. 본 논문은 기존 입력역률 개선을 위한 PFC 컨버터와 배터리 충전을 위한 절연형 DC/DC 컨버터 2단으로 구성되어진 충전시스템 대신에 사이즈저감 및 효율개선 그리고 넓은 범위의 출력전압제어(200Vdc~430Vdc)에 대응 할 수 있도록 '단일전력단 3레벨 하이브리드 AC/DC 컨버터'를 제안하였고, 2kW 시제품을 제작하여 실험을 통해 적용 가능성을 입증하였다.

  • PDF

Rapid Electric Vehicle Charging System with Enhanced V2G Performance

  • Kang, Taewon;Kim, Changwoo;Suh, Yongsug;Park, Hyeoncheol;Kang, Byungik;Kim, Simon
    • Proceedings of the KIPE Conference
    • /
    • 2012.07a
    • /
    • pp.201-202
    • /
    • 2012
  • This paper presents a simple and cost-effective stand-alone rapid battery charging system of 30kW for electric vehicles. The proposed system mainly consists of active front-end rectifier of neutral point clamped 3-level type and non-isolated bi-directional dc-dc converter of multi-phase interleaved half-bridge topology. The charging system is designed to operate for both lithium-polymer and lithium-ion batteries. The complete charging sequence is made up of three sub-interval operating modes; pre-charging mode, constant-current mode, and constant-voltage mode. Each mode is operated according to battery states: voltage, current and State of Charging (SOC). The proposed system is able to reach the full-charge state within less than 16min for the battery capacity of 8kWh by supplying the charging current of 67A. The optimal discharging algorithm for Vehicle to the Grid (V2G) operation has been adopted to maintain the discharging current of 1C. Owing to the simple and compact power conversion scheme, the proposed solution has superior module-friendly mechanical structure which is absolutely required to realize flexible power expansion capability in a very high-current rapid charging system. Experiment waveforms confirm the proposed functionality of the charging system.

  • PDF

Output Current Ripple Balancing for Three Phase Interleaved LLC Resonant Converter Using a Y-connection Rectifier (Y결선 정류기를 이용한 3상 인터리브드 LLC 공진형 컨버터의 출력전류리플 밸런싱)

  • An, Gi-Jung;Jung, Jee-Hoon;Kim, Ho-Sung;Ryu, Myung-Hyo;Baek, Ju-Won;Kim, In-Dong
    • Proceedings of the KIPE Conference
    • /
    • 2012.07a
    • /
    • pp.377-378
    • /
    • 2012
  • DC-DC 컨버터를 인터리브 방식으로 제어하면 출력 전류 리플이 저감되고, 출력 필터 커패시터의 용량을 줄일 수 있다. 하지만 공진(Resonance)을 통해 전력을 전달하는 LLC 공진형 컨버터의 경우 회로를 구성하는 공진 인덕터 및 공진 커패시터의 오차(Tolerance)로 인해 출력 전류 리플의 언밸런스가 심화될 수 있다. 따라서 이를 개선할 수 있는 방법에 대한 연구가 필요하다. 본 논문에서는 Y결선 정류기를 이용한 3상 인터리브드 LLC 공진형 컨버터의 출력 전류 리플 밸런싱 방법을 제안한다. 제안된 방법은 3상 인터리브드 LLC 공진형 컨버터와 각 LLC 공진형 컨버터 앞단의 Bridgeless PFC가 독립적으로 추가되어 회로가 구성된다. 3상 인터리브드 LLC 공진형 컨버터는 분할된 위상으로 비독립적으로 제어하며 출력 전류 리플의 언밸런스를 Bridgeless PFC의 출력 전압을 가변함으로써 개선할 수 있는 방법을 제안하고 이를 시뮬레이션(PSIM)을 통해 제안된 밸런싱 방법을 검증하였다.

  • PDF

The Design of 10-bit 200MS/s CMOS Parallel Pipeline A/D Converter (10-비트 200MS/s CMOS 병렬 파이프라인 아날로그/디지털 변환기의 설계)

  • Chung, Kang-Min
    • The KIPS Transactions:PartA
    • /
    • v.11A no.2
    • /
    • pp.195-202
    • /
    • 2004
  • This paper introduces the design or parallel Pipeline high-speed analog-to-digital converter(ADC) for the high-resolution video applications which require very precise sampling. The overall architecture of the ADC consists of 4-channel parallel time-interleaved 10-bit pipeline ADC structure a]lowing 200MSample/s sampling speed which corresponds to 4-times improvement in sampling speed per channel. Key building blocks are composed of the front-end sample-and-hold amplifier(SHA), the dynamic comparator and the 2-stage full differential operational amplifier. The 1-bit DAC, comparator and gain-2 amplifier are used internally in each stage and they were integrated into single switched capacitor architecture allowing high speed operation as well as low power consumption. In this work, the gain of operational amplifier was enhanced significantly using negative resistance element. In the ADC, a delay line Is designed for each stage using D-flip flops to align the bit signals and minimize the timing error in the conversion. The converter has the power dissipation of 280㎽ at 3.3V power supply. Measured performance includes DNL and INL of +0.7/-0.6LSB, +0.9/-0.3LSB.