• 제목/요약/키워드: Interleaved DC/DC Converter

검색결과 143건 처리시간 0.022초

Y결선 정류기를 이용한 3상 인터리브드 LLC 공진형 컨버터의 출력전류리플 밸런싱 (Output Current Ripple Balancing for Three Phase Interleaved LLC Resonant Converter Using a Y-connection Rectifier)

  • 안기정;정지훈;김호성;류명효;백주원;김인동
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2012년도 전력전자학술대회 논문집
    • /
    • pp.377-378
    • /
    • 2012
  • DC-DC 컨버터를 인터리브 방식으로 제어하면 출력 전류 리플이 저감되고, 출력 필터 커패시터의 용량을 줄일 수 있다. 하지만 공진(Resonance)을 통해 전력을 전달하는 LLC 공진형 컨버터의 경우 회로를 구성하는 공진 인덕터 및 공진 커패시터의 오차(Tolerance)로 인해 출력 전류 리플의 언밸런스가 심화될 수 있다. 따라서 이를 개선할 수 있는 방법에 대한 연구가 필요하다. 본 논문에서는 Y결선 정류기를 이용한 3상 인터리브드 LLC 공진형 컨버터의 출력 전류 리플 밸런싱 방법을 제안한다. 제안된 방법은 3상 인터리브드 LLC 공진형 컨버터와 각 LLC 공진형 컨버터 앞단의 Bridgeless PFC가 독립적으로 추가되어 회로가 구성된다. 3상 인터리브드 LLC 공진형 컨버터는 분할된 위상으로 비독립적으로 제어하며 출력 전류 리플의 언밸런스를 Bridgeless PFC의 출력 전압을 가변함으로써 개선할 수 있는 방법을 제안하고 이를 시뮬레이션(PSIM)을 통해 제안된 밸런싱 방법을 검증하였다.

  • PDF

State-of-Charge Balancing Control of a Battery Power Module for a Modularized Battery for Electric Vehicle

  • Choi, Seong-Chon;Jeon, Jin-Yong;Yeo, Tae-Jung;Kim, Young-Jae;Kim, Do-Yun;Won, Chung-Yuen
    • Journal of Electrical Engineering and Technology
    • /
    • 제11권3호
    • /
    • pp.629-638
    • /
    • 2016
  • This paper proposes a State-of-Charge (SOC) balancing control of Battery Power Modules (BPMs) for a modularized battery for Electric Vehicles (EVs) without additional balancing circuits. The BPMs are substituted with the single converter in EVs located between the battery and the inverter. The BPM is composed of a two-phase interleaved boost converter with battery modules. The discharge current of each battery module can be controlled individually by using the BPM to achieve a balanced state as well as increased utilization of the battery capacity. Also, an SOC balancing method is proposed to reduce the equalization time, which satisfies the regulation of a constant DC-link voltage and a demand of the output power. The proposed system and the SOC balancing method are verified through simulation and experiment.

10-비트 200MS/s CMOS 병렬 파이프라인 아날로그/디지털 변환기의 설계 (The Design of 10-bit 200MS/s CMOS Parallel Pipeline A/D Converter)

  • 정강민
    • 정보처리학회논문지A
    • /
    • 제11A권2호
    • /
    • pp.195-202
    • /
    • 2004
  • 본 연구에서 매우 정밀한 샘플링을 필요로 하는 고해상도 비디오 응용면을 위하여 병렬 파이프라인 아날로그 디지털 변환기(ADC)를 설계하였다. 본 ADC의 구조는 4 채널의 10-비트 파이프라인 ADC를 병력 time-interleave로 구성한 구조로서 이 구조에서 채널 당 샘플링 속도의 4배인 200MS/s의 샘플링 속도를 얻을 수 있었다. 변환기에서 핵심이 되는 구성요소는 Sample and Hold 증폭기(SHA), 비교기와 연산증폭기이며 먼저 SHA를 전단에 설치하여 시스템 타이밍 요구를 완화시키고 고속변환과 고속 입력신호의 처리론 가능하게 하였다. ADC 내부 단들의 1-비트 DAC, 비교기 및 2-이득 증폭기는 한 개의 switched 캐패시터 회로로 통합하여 고속동작은 물론 저 전력소비가 가능한 특성을 갖도록 하였다. 본 연구의 연산증폭기는 2단 차동구조에 부저항소자를 사용하여 높은 DC 이득을 갖도록 보강하였다. 본 설계에서 각 단에 D-플립플롭(D-FF)을 사용한 지연회로를 구성하여 변환시 각 비트신호를 정렬시켜 타이밍 오차를 최소화하였다. 된 변환기는 3.3V 공급전압에서 280㎽의 전력소비를 갖고 DNL과 INL은 각각 +0.7/-0.6LSB, +0.9/-0.3LSB이다.