• 제목/요약/키워드: Input power level

검색결과 587건 처리시간 0.032초

GPS 수신 시스템에서 디지탈 지연동기 루프 회로 설계 및 분석 (The Circuit Design and Analysis of the Digital Delay-Lock Loop in GPS Receiver System)

  • 금홍식;정은택;이상곤;권태환;유흥균
    • 한국통신학회논문지
    • /
    • 제19권8호
    • /
    • pp.1464-1474
    • /
    • 1994
  • GPS(Global Positional System)는 인공위성을 이용하여 언제, 어디서나 자신의 위치를 정확히 측정할 수 있는 항법 시스템이다. 본 논문에서는 이 GPS 신호에서 항법 데이터를 복원하는 수신기의 지연동기 루프를 이론적으로 해석하고, 디지털 로직으로 설계하였다. 또한 동기과정의 논리동작을 분석하였다. 설계한 시스템은 수신된 C/A(coarse/acquisition) 코드와 수신기에서 발생된 C/A 코드와의 상관값을 구하는 상관기, 선택된 위성의 C/A 코드를 발생시키는 C/A코드 발생기, 그리고 C/A코드의 위상과 클럭속도를 조절할 수 있도록 C/A 코드 발생기의 클럭을 만드는 직접 디지탈 클럭 발생기로 구성된다. 제안한 디지탈 지연동기루프 시스템을 해석한 결과, 시스템 입력 신호전력이 -113.98dB이상이면 시스템이 90%이상의 검파 능력을 갖음을 확인하였다. 디지탈동기루프이 입력신호 즉, A/D 컴버터 전단의 입력신호 크기에 따라 디지탈 동기 루프의 성능 그래프와 문턱전압의 크기에 따른 성능분석의 그래프를 시뮬레이션을 통하여 분석하였다. 그리고 설계된 디지탈 지연동기루프를 로직 시뮬레이션한 결과, GPS 항법 데이타를 정확히 복원함을 확인하였다. 개선됨을 알 수 있었다.

  • PDF

넓은 동적 영역의 파워 검출기를 이용한 DVB-S2용 디지털 자동 이득 제어 시스템 (A Fully Digital Automatic Gain Control System with Wide Dynamic Range Power Detectors for DVB-S2 Application)

  • 부영건;박준성;허정;이강윤
    • 대한전자공학회논문지SD
    • /
    • 제46권9호
    • /
    • pp.58-67
    • /
    • 2009
  • 본 논문에서는 높은 대역폭과 넓은 동적 영역을 갖는 DVB-S2를 위한 새로운 디지털 이득 제어 시스템을 제안하였다. DVB-S2 시스템의 PAPR은 매우 크며, 요구되는 정착 시간은 매우 작기 때문에 일반적인 폐-루프 아날로그 이득 제어 방식은 사용할 수 없다. 정확한 이득 제어와 기저 대역 모뎀과의 직접적인 인터페이스를 위해서 디지털 이득 제어가 필요하다. 또한 아날로그 이득 제어 방식에 비해 정착 시간과 공정, 전압, 온도 값의 변화에 둔감한 이점을 갖는다. 본 논문에서는 세밀한 해상도와 넓은 이득 영역을 갖기 위해서 AGC 시스템 및 구성회로를 제안하였다. 이 시스템은 높은 대역폭의 디지털 VGA와 넓은 파워 범위를 가진 RMS 검출기, 저 전력의 SAR 타입 ADC, 그리고 디지털 이득 제어기로 구성되어 있다. 파워 소모와 칩면적을 줄이기 위해 한 개의 SAR 타입 ADC를 사용했으며, ADC 입력은 4개의 파워 검출기를 사용하여 시간 축 상에서 인터리빙 방식으로 구현하였다. 모의실험 및 측정 결과는 제안하는 AGC 시스템의 이득 에러가 $10{\mu}s$ 내에서, 0.25 dB보다 낮은 것을 보여주고 있다. 전체 칩은 $0.18{\mu}m$ CMOS 공정을 사용하여 설계하였다. 제안된 IF AGC 시스템의 측정 결과는 0.25 dB의 해상도와 80 dB의 이득 범위, 8 nV/$\sqrt{Hz}$의 입력 기준 잡음, $IIP_3$는 5 dBm, 전력 소모는 60 mW임을 보여주고 있다. 파워검출기는 100 MHz 입력에서 35 dB의 동적 영역을 갖는다.

Feed-forward 선형화 방식을 적용한 송신 시스템 설계 (Application of Feed-forward Linearization Method to A Transmitter System)

  • 김경태;김상규
    • 한국음향학회지
    • /
    • 제23권4호
    • /
    • pp.303-308
    • /
    • 2004
  • 본 논문에서는 전력 증폭기의 선형화를 위해 제안된 feed-forward 선형화 방식을 IMT-2000용 송신 시스템에 적용한 새로운 송신 시스템 구조를 제안한다. 이 시스템에서 feed-forward 구조는 왜곡 성분을 비교하고 제거하기 위해 보조신호(reference signal)을 필요로 하는데, 이 보조신호는 무시할 정도로 낮은 왜곡을 갖도록 낮은 입력 동작 범위에서 동작하는 두 번째 변조기에서 만들어 진다. 이런 구조로 한 결과송신 시스템에서 증폭기뿐만 아니라 변조기의 왜곡을 줄일 수 있다는 큰 장점이 있다. 본 논문의 시스템은 Agilent 社의 EEsoft ADS ver.2002를 사용하여 설계하였으며, 입력은 1.98GHz 주파수 대역에서 2MHz의 주파수 간격을 갖는 2-tone으로 하였고, 약 49.95dB의 IMD 개선 특성을 얻어, 본 논문에서 제안하는 시스템은 간단함과 선형성을 동시에 제공할 수 있다는 것을 입증하였다.

Optimal Harmonic Stepped Waveform Technique for Solar Fed Cascaded Multilevel Inverter

  • Alexander, S.Albert;Thathan, Manigandan
    • Journal of Electrical Engineering and Technology
    • /
    • 제10권1호
    • /
    • pp.261-270
    • /
    • 2015
  • In this paper, the Optimal Harmonic Stepped Waveform (OHSW) method is proposed in order to eliminate the selective harmonic orders available at the output of cascaded multilevel inverter (CMLI) fed by solar photovoltaic (SPV). This technique is used to solve the harmonic elimination equations based on stepped waveform analysis in order to obtain the optimal switching angles which in turn reduce the Total Harmonic Distortion (THD). The OHSW method considers the output voltage waveform as four equal symmetries in each half cycle. In the proposed method, a solar fed fifteen level cascaded multilevel is considered where the magnitude of six numbers of harmonic orders is reduced. A programmable pulse generator is developed to carry the switching angles directly to the semiconductor switches obtained as a result of OHSW analysis. Simulations are carried out in MATLAB/Simulink in which a separate model is developed for solar photovoltaic which serves as the input for cascaded multilevel inverter. A 3kWp solar plant with multilevel inverter system is implemented in hardware to show the effectiveness of the proposed system. Based on the observation the OHSW method provides the reduced THD thereby improving power quality in renewable energy applications.

27.12MHz PECVD에 의해 증착된 uc-Si의 I층 공정 파라미터 연구 (Study of I layer deposition parameters of deposited micro-crystalline silicon by PECVD at 27.12MHz)

  • 이기세;김선규;김선영;김상호;김건성;김범준
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 한국신재생에너지학회 2010년도 춘계학술대회 초록집
    • /
    • pp.66.1-66.1
    • /
    • 2010
  • Microcrystalline silicon at low temperatures has been developed using plasma enhanced chemical vapor deposition (PECVD). It has been found that energetically positive ion and atomic hydrogen collision on to growing surface have important effects on increasing growth rate, and atomic hydrogen density is necessary for the increasing growth rate correspondingly, while keeping ion bombardment is less level. Since the plasma potential is determined by working pressure, the ion energy can be reduced by increasing the deposition pressure of 700-1200 Pa. Also, correlation of the growth rate and crystallinity with deposition parameters such as working pressure, hydrogen flow rate and input power were investigated. Consequently an efficiency of 7.9% was obtained at a high growth rate of 0.92 nm/s at a high RF power 300W using a plasma-enhanced chemical vapor deposition method (27.12MHz).

  • PDF

발룬을 이용한 푸쉬풀 구조의 도허티 증폭기 설계 (Design of Doherty Amplifier With Push-Pull Structure Using BALUN Transform)

  • 정형태;김성욱;장익수
    • 대한전자공학회논문지TC
    • /
    • 제41권4호
    • /
    • pp.51-58
    • /
    • 2004
  • 본 논문에서는 발룬(Balun) 임피던스 트랜스포머(transformer)를 이용한 새로운 구조의 도허티 증폭기를 설계하였다. 도허티 증폭기의 보조 증폭기는 부하변조를 위해 낮은 출력 영역에서 동작이 되지 않도록 설계되며, 일반적으로 보조 증폭기가 동작하지 않는 경우 증폭기의 출력 임피던스는 개방이 된다고 가정한다. 그러나 실제로 구현된 보조 증폭기의 출력 일피던스는 출력단 정합회로의 임피던스 변환 효과에 의해 개방이 아닌 낮은 임피던스 값을 갖게 된다. 본 논문에서는 상기와 같은 보조 증폭기의 특성을 이용하여 새로운 방식의 푸쉬풀 구조 도허티 증폭기를 설계하였다. 제작된 도허티 증폭기는 2개 반송파의 WCDMA 입력 신호에 대하여 출력전력 40㏈m에서 5㎒ 오프셋 주파수 인접채널 누설전력 비율 -37.3㏈c와 23.7%의 효율 특성을 나타내었다.

강화노반 및 궤도하부노반 재료의 회복탄성계수 (Resilient Moduli of Sub-ballast and Subgrade Materials)

  • 박철수;최찬용;최충락;목영진
    • 한국철도학회:학술대회논문집
    • /
    • 한국철도학회 2007년도 추계학술대회 논문집
    • /
    • pp.1042-1049
    • /
    • 2007
  • Recently, a theoretically-sound design approach, using an elastic multilayer model, is attempted in trackbed designs for the construction of high speed railways and new lines of conventional railways. In the elastic multilayer model, the stress-dependent resilient modulus($E_R$) is an important input parameter, that is, reflects substructure performance under repeated traffic loading. However, the evaluation method for resilient modulus using repeated loading triaxial test is not fully developed for practical purpose, because of costly equipment and the significantly fluctuated values depending on the testing equipment and laboratory personnel. In this study, the paper will present an indirect method to estimate the resilient modulus using dynamic properties. The resilient modulus of crushed stone, which is the typical material of sub-ballast, was calculated with the measured dynamic properties and the range of stress level of the sub-ballast, and approximated with the power model combined with bulk and deviatoric stresses. The resilient modulus of coarse grained material decreases with increasing deviatoric stress at a confining pressure, and increases with increasing bulk stress. Sandy soil(SM classified from Unified Soil Classification System) of subgrade was also evaluated and best fitted with the power model of deviatoric stress only.

  • PDF

A New Single Phase Multilevel Inverter Topology with Two-step Voltage Boosting Capability

  • Roy, Tapas;Sadhu, Pradip Kumar;Dasgupta, Abhijit
    • Journal of Power Electronics
    • /
    • 제17권5호
    • /
    • pp.1173-1185
    • /
    • 2017
  • In this paper, a new single phase multilevel inverter topology with a single DC source is presented. The proposed topology is developed based on the concepts of the L-Z source inverter and the switched capacitor multilevel inverter. The input voltage to the proposed inverter is boosted by two steps: the first step by an impedance network and the second step by switched capacitor units. Compared to other existing topologies, the presented topology can produce a higher boosted multilevel output voltage while using a smaller number of components. In addition, it provides more flexibility to control boosting factor, size, cost and complexity of the inverter. The proposed inverter possesses all the advantages of the L-Z source inverter and the switched capacitor multilevel inverter like controlling the start-up inrush current and capacitor voltage balancing using a simple switching strategy. The operating principle and general expression for the different parameters of the proposed topology are presented in detail. A phase disposition pulse width modulation strategy has been developed to switch the inverter. The effectiveness of the topology is verified by extensive simulation and experimental studies on a 7-level inverter structure.

의사결정나무 변수 선정 방법을 적용한 대축적 생물다양성 지도 구축 (Mapping Biodiversity throughoptimized selection of input variables in decision tree models)

  • 김도연;허준;김창재
    • 환경영향평가
    • /
    • 제20권5호
    • /
    • pp.663-673
    • /
    • 2011
  • In the face of accelerating biodiversity loss and its significance in our coexistence with nature, biodiversity is becoming more crucial in sustainable development perspective. To estimate biodiversity in the future which provides valuable information for decision making system especially in the national level, a quantitative approach must be studied forehand as a baseline of the present status. In this study, we developed a large-scale map of Plant Species Richness (PSR, typical indicator of biodiversity) for Young-dong and Pyung-chang provinces. Due to the accessibility of appropriate data and advance of modelling techniques, reduction of variables without deteriorating the predictive power is considered by applying Genetic algorithm. In addition, a number of Correctly Classified Instances (CCI) with 10-fold cross validation which indicates the predictive power, was carried out for evaluation. This study, as a fundamental baseline, will be beneficial in future land work as well as ecosystem restoration business or other relevant decision making agenda.

전압 스트레스 저감을 위한 새로운 조명용 LED 조명 회로 (New LED Driver Circuit to Reduce Voltage Stress)

  • 박규민;이광일;홍성수;한상규;노정욱
    • 전력전자학회논문지
    • /
    • 제14권3호
    • /
    • pp.243-250
    • /
    • 2009
  • 본 논문은 조명용 LED 구동 장치를 위한 새로운 방식의 Two-stage LED 구동 회로를 제안한다. 제안된 회로는 PFC flyback 회로의 다중 출력을 이용하여 LED 양단에 전압을 인가하여 LED 구동 회로의 출력 전압을 획기적으로 낮출 수 있어 LED 구동 회로에 사용되는 반도체 소자의 전압 스트레스를 크게 줄일 수 있다. 제안된 회로는Universal input에서 25 [W] 이상 조명 장치에 적용되는 IEC 61000-3-2 class C 규제를 만족하고, PWM 디밍을 사용하여 넓은 범위의 휘도 조절이 가능하다. 본 논문에서는 제안 회로의 동작 원리를 설명하고, 시뮬레이션 및 LED에 실제 적용 실험하여 제안 회로의 유용성을 입증하였다.