• Title/Summary/Keyword: ISO/IEC 18000-6C

Search Result 18, Processing Time 0.032 seconds

Design Implementation of Lightweight and High Speed Security Protocol Suitable for UHF Passive RFID Systems (UHF 수동형 RFID 시스템에 적합한 경량 고속의 보안 프로토콜 설계 및 구현)

  • Kang, You-Sung;Choi, Yong-Je;Choi, Doo-Ho;Lee, Sang-Yeoun;Lee, Heyung-Sup
    • Journal of the Korea Institute of Information Security & Cryptology
    • /
    • v.20 no.4
    • /
    • pp.117-134
    • /
    • 2010
  • A passive RFID tag which received attention as a future technology for automatic and quick identification faces some difficulties about security problems such as tag authentication, reader authentication, data protection, and untraceability in addition to cost and reliable identification. A representative passive RFID technology is the ISO/IEC 18000-6 Type C which is an international standard for 900 MHz UHF-band. This standard has some difficulties in applying to the security services such as originality verification, tag's internal information protection, and untraceability, because it does not provide high-level security solution. In this paper, we summarize security requirements of ISO/IEC ITC 1/SC 31 international standardization group, propose security protocols suitable for the UHF-band passive RFID system using a crypto engine, and analyze its security strength. In addition, we verify that it is possible to implement a tag conforming with the proposed security protocols by presenting concrete command/response pairs and cryptographic method.

Design of Low-Power High-Performance Analog Circuits for UHF Band RFID Tags (UHF대역 RFID 태그를 위한 저전력 고성능 아날로그 회로 설계)

  • Shim, Hyun-Chul;Cha, Chung-Hyeon;Park, Jong-Tae;Yu, Chong-Gun
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.12 no.1
    • /
    • pp.130-136
    • /
    • 2008
  • This paper describes a low-power high-performance analog front-end block for $UHF(860{\sim}960MHz)$ band RFID tag chips. It satisfies ISO/IEC 18000-6 type C(EPCgolbal class1. generation2.) and includes a memory block for test. For reducing power consumption, it operates with a internally generated power supply of 1V. An ASK demodulator using a current-mode schmitt trigger is proposed and designed. The proposed demodulator has an error rate as low as 0.014%. It is designed using a 0.18um CMOS technology. The simulation results show that the designed circuit can operate properly with an input as low as $0.2V_{peak}$ and consumes $2.63{\mu}A$. The chip size is $0.12mm^2$

A Study on the Implementation of Type C RFID System over 900MHz (900MHz 대역 RFID 시스템 형식 C의 규격 구현에 관한 연구)

  • Kim, Sun-Gu;Kang, Byeong-Gwon
    • Proceedings of the KAIS Fall Conference
    • /
    • 2006.11a
    • /
    • pp.199-202
    • /
    • 2006
  • RFID는 유비쿼터스 시스템을 실현할 수 있는 기본적 구성 요소이며, 최근 다양한 응용 분야가 개발되어 실제 적용분야가 점차 증가하고 있는 상황이다. RFID 시스템 확산의 가장 큰 문제점은 현실적으로 태그의 가격을 매우 싸게 만들어야 하는 것이고, 이를 해결하기 위하여 많은 업체들이 기술 개발에 전념하고 있다. RFID 시스템 중에서도 가장 큰 관심을 받고 있는 900MHz 대역의 규격인 ISO/IEC 18000-6에서는 새로이 형식 C가 추가되어 기존의 형식 A, B를 포함하여 모두 세 종류의 형식이 제안되었다. 이에 본 논문에서는 형식 C에 대한 규격을 분석하고, 이의 기능 블럭을 VHDL로 구현하였다. 규격에 제안된 것과 동일한 프레임을 구현하고 임의의 데이터를 가정한 후에 데이터 변조 방식으로서 사용되는 PIE와 FM0 변조 방식 등을 구현하고, 이를 송수신 함으로써 변복조가 정확히 구현되었음을 확인하였다.

  • PDF

Design of a Low-Power CMOS Analog Front-End Circuit for UHF Band RFID Tag Chips (UHF 대역 RFID 태그 칩을 위한 저전력 CMOS 아날로그 Front-End 회로 설계)

  • Shim, Hyun-Chul;Cha, Chung-Hyun;Park, Jong-Tae;Yu, Chong-Gun
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.45 no.6
    • /
    • pp.28-36
    • /
    • 2008
  • This paper describes a low-power CMOS analog front-end block for UHF band RFID tag chips. It satisfies ISO/IEC 18000-6C and includes a memory block for test. For reducing power consumption, it operates with an internally generated power supply of 1V. An ASK demodulator using a current-mode schmitt trigger is proposed and designed. The proposed demodulator can more exactly demodulate than conventional demodulator with low current consumption. It is designed using a $0.18{\mu}m$ CMOS technology. Measurement results show that it can operate properly with an input as low as $0.25V_{peak}$ and consumes $2.63{\mu}A$. The chip size is $0.12mm^2$.

Frame Selection Algorithm for the RFID system (RFID 시스템을 위한 프레임 선택 기법)

  • Lee Ju-No;Joe In-Whee
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2006.06d
    • /
    • pp.55-57
    • /
    • 2006
  • 최근 국내 표준의 확정과 함께 새로운 수익모델로써 다양한 분야에서 활용이 기대가 되는 RFID 무선인식 시스템은 국내의 많은 업체와 기관들이 현재 다양한 솔루션을 개발함으로써 다가오는 유비쿼터스 환경에 적극 대응하고 있다. RFID 시스템의 중요한 기술요소 중 하나는 다중 태그로 인한 충돌을 처리하는 Anti-collision 알고리즘이다. 본 논문에서는 먼저 충돌방지기법의 종류와 최근에 900MHz대역의 RFID 표준으로 확정된 ISO/IEC 18000-6 Type C 표준문서에서 소개한 Slotted random 충돌방지 알고리즘을 분석하고, 충돌 정도에 따라 적응적으로 다음 프레임의 크기를 조정하는 기법을 제안한다. 모든 태그를 완전히 읽어내는데 걸리는 시간을 계산하기 위해서 Type C 표준을 적용한 모의실험을 통해 성능평가를 하였다.

  • PDF

Design of a UHF-Band RFID Tag Chip Using a 0.18um CMOS Process (0.18um CMOS 공정을 이용한 UHF 대역 RFID 태그 칩 설계)

  • Kim, D.H.;Song, J.H.;Cho, Y.H.;Ko, S.O.;Yu, C.G.
    • Proceedings of the KIEE Conference
    • /
    • 2008.10b
    • /
    • pp.495-496
    • /
    • 2008
  • 본 논문에서는 UHF 대역 RFID 의 국제표준인 ISO/IEC 18000-6C 표준을 만족하는 태그 칩을 위한 저전력 고성능 아날로그 회로를 설계하였다. 설계된 아날로그 회로는 성능 테스트를 위해 메모리 블록을 포함하고 있으며, 태그의 인식률과 경제성을 위해 저 전력 및 칩 면적의 최소화에 중점을 두고 설계하였다. 설계된 UHF 대역 RFID 태그용 아날로그 회로는 0.24Vpeak의 RF 입력으로 동작이 가능하며, 칩 면적은 $552.5{\mu}m{\times}338.8{\mu}m$, UHF 대역 RFID 태그 칩에 적합한 작은 면적을 갖는다.

  • PDF

The Design of Multi-Reader Management Module In Gen2 Protocol Based RFID Systems (Gen2 프로토콜 기반 RFID시스템에서의 다중 리더 관리 모듈 설계)

  • Han, Soo;Shin, Seung-Ho
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2007.06d
    • /
    • pp.172-176
    • /
    • 2007
  • 유통분야에서 물품관리를 위해 사용되었던 바코드를 대체할 차세대 인식기술로 꼽히는 RFID 기술은 IT기술의 주요 시장으로 부상하면서 다양한 연구가 이루어지고 있는 분야이다. 유통 및 물류분야에서는 다량의 물품을 실시간으로 식별해야 하는 경우가 필요한데 이를 위해 여러 개의 리더가 동시에 사용 된다. RFID 시스템을 구축하는데 있어서 다중 리더 운영 기법은 전체 RFID 시스템의 성능을 좌우한다. EPCglobal에서 제안 된 Gen2 프로토콜은 900MHz 대역의 단일 통합 표준으로서 ISO/IEC 18000-6 C타입으로 채택되었다. 하지만 Gen2 프로토콜에서 다중 리더 운영 정책에 대해서 Session 기능을 간단히 내놓았을 뿐 자세한 소프트웨어 응용법을 제시하지 않았으며, 이에 관한 미들웨어 연구도 이루어지고 있지 않다. 본 논문에서는 현재 Gen2 프로토콜에서의 태그 인식 기술과 EPCglobal에서 제안하는 RFID 프로토콜, Sesssion 개념을 소개하고 Gen2 프로토콜을 이용하는 RFID 시스템에 다중 리더 관리 모듈을 설계를 통해 다중 리더를 운영하는 기법을 제안한다.

  • PDF

Design of Robust RFID Authentication Protocol Using AES Cipher Processor (AES 암호 프로세서를 이용한 강인한 RFID 인증 프로토콜 설계)

  • Nam-Ki Lee;Tae-Min Chang;Byung-Chan Jeon;Jin-Oh Jeon;Su-Bong Ryu;Min-Sup Kang
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2008.11a
    • /
    • pp.1473-1476
    • /
    • 2008
  • 본 논문에서는 RFID 시스템의 Tag와 Reader 사이의 보안상의 문제점을 해결하기 위하여 공격에 강인한 AES 암호 프로세서 기반 인증 프로토콜을 제안한다. 제안한 인증 프로토콜은 Reader에서 난수를 생성하고 Tag와 Reader 그리고 Back-End Server의 인증과 통신 데이터를 암호화 하여 기존의 보안상의 문제점을 개선하고, ISO/IEC 18000-3 표준 프로토콜을 기반으로하여 확장된 패킷 구조를 사용한다. 제안한 시스템은 Xilinx ISE 9.1i 환경에서 Verilog HDL을 사용하여 설계하였으며, 설계 검증은 Mentor 사의 Modelsim 6.2c를 사용하여 제안된 시스템이 정확히 동작함을 확인하였다.