• 제목/요약/키워드: ISE simulation

검색결과 46건 처리시간 0.033초

퍼지 모델과 유전 알고리즘을 이용한 쓰레기 소각로의 연소 제어 (Combustion Control of Refuse Incineration Plant using Fuzzy Model and Genetic Algorithms)

  • 박종진;최규석
    • 한국정보처리학회논문지
    • /
    • 제7권7호
    • /
    • pp.2116-2124
    • /
    • 2000
  • 본 논문에서는 퍼지 모델과 유진 알고리즘을 이용한 쓰레기 소각로의 언소 제어를 제안한다. 먼저 복잡하고 비선형 시스템인 소각로의 퍼지 모델을 얻기 위해 퍼지 모델링이 수행된다. 얻어진 퍼지 모델은 주어지는 입력에 대해 소각로의 출력을 예측한다. 그리고 유전 알고리즘을 이용하여 원하는 소각로 츨려에 대해 모든 가능한 해 집합 안에서 최적 제어입력 값을 탐색하고 얻어진 최적 제어입력은 소각로에 인가되어 제어가 행해진다. 제안된 방법의 성능을 평가하기 휘해, 증발량을 출력으로 하는 소각로 연소제어의 컴퓨터 시뮬레이션이 수행되었다. 그 결과, 소각로의 퍼지 모델의 성능 평가지수 ISE(오차제곱 적분)는 0015로 매우 작았으며, 연소제어 시 증발량은 설정값 주위에서 일정하게 유지되고, 제안된 방법에 의한 성능지수 ITAE는 352로 수동운전에 의한 결과 1275보다 우수하였다.

  • PDF

4x4 MIMO 알고리즘 구현 및 결과에 대한 검증 방법 (Verification method for 4x4 MIMO algorithm implementation and results)

  • 최준수;허창우
    • 한국정보통신학회논문지
    • /
    • 제19권5호
    • /
    • pp.1157-1162
    • /
    • 2015
  • 본 논문에서는 OFDM 기반의 4x4 MIMO 알고리즘을 설계 및 구현을 하였으며, 구현된 결과를 검증하기 위한 방법을 제시한다. 알고리즘은 MRVD와 QRM-MLD을 적용했다. Matlab과 Simulink를 이용하여 채널 추정 및 MIMO 알고리즘을 Floating-point와 Fixed-point 모델로 설계하였다. 그 다음 Modelsim을 이용하여 VHDL로 구현한다. 구현된 알고리즘의 성능 검증을 위해 설계한 Simulink 모델과 Modelsim 시뮬레이션, ISE ChipScope, 그리고 오실로스 코프로 측정한 결과를 비교하는 방법을 사용하였다. 이 방법은 시스템이 완성되지 않은 상태에서 구현된 알고리즘을 검증하는 방법이다. 검증 결과 ChipScope의 결과와 오실로스코프의 결과가 동일함을 확인하였고, 백홀 시스템에 적용이 가능함을 확인하였다.

FPGA를 이용한 RFID 시스템 기반 충돌 방지 알고리즘 구현 (Implementation of Anti-Collision Algorithm based on RFID System using FPGA)

  • 이우경;김선형;임해진
    • 한국정보통신학회논문지
    • /
    • 제10권3호
    • /
    • pp.413-420
    • /
    • 2006
  • 본 논문에서는 현재 900MHz 대역의 RRD에서 사용하는 ISO18000-6의 규격 중 Type-B의 전송 프로토콜과 충돌방지 알고리즘을 개선해보고자 FPGA를 이용하여 RFID 시스템을 설계 및 구현하였고 그 성능을 측정하였다 제안한 RFID 시스템에서의 충돌 방지 알고리즘을 기존의 이진 트리 알고리즘 및 bit-by-bit 알고리즘과 성능을 비교 분석하였다. 태그의 개수가 증가할수록 제안한 알고리즘이 기존 알고리즘보다 우수한 성능을 보임을 OPNET 모의실험을 통하여 검증하였다. 개선한 Type-B의 전송 프로토콜과 충돌 방지 알고리즘은 Xilinx사의 FPGA 디자인 툴인 ISE7.1i를 사용하여 설계 하였으며 Xilinx사의 FPGA 디바이스인 Spartan2칩에 구현하였다.

Verilog HDL을 이용한 SDTV용 8bit 색상 보정기의 설계 (Design of an 8-bit Color Adjustor for SDTV Using Verilog HDL)

  • 전병웅;송인채
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2005년도 추계종합학술대회
    • /
    • pp.801-804
    • /
    • 2005
  • In this paper, we designed an 8-bit color adjustor for SDTV using Verilog HDL. The conversion block requires a lot of multiplication. So we adopted Booth algorithm to reduce amount of operation and processing time. To improve speed, we designed the system output as parallel structure. We synthesized the designed system using Xilinx ISE and verified the operation through simulation using Modelsim.

  • PDF

스너버에너지회생형 전류형 전력변환기의 설계법 (Design of Current Source AC/DC Converter with Snubber Energy Recovery)

  • 김태진;이뢰민사;박성준;변영복;김철우
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1996년도 하계학술대회 논문집 A
    • /
    • pp.345-347
    • /
    • 1996
  • Current source AC/DC converter with snubber energy recovery for high efficiency and high power converter was proposed. In this paper, design of the converter is presented. Voltage charged snubber condenser on commutation process is analyzed by theoretical analysis, simulation and experimental result.

  • PDF

유전알고리즘에 기초한 PID 제어기의 동조규칙 (Tuning Rules of the PID Controller Based on Genetic Algorithms)

  • 김도응;진강규
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2002년도 하계학술대회 논문집 D
    • /
    • pp.2167-2170
    • /
    • 2002
  • In this paper, model-based tuning rules of the PID controller are proposed incorporating with genetic algorithms. Three sets of optimal PID parameters for set-point tracking are obtained based on the first-order time delay model and a genetic algorithm as a optimization tool which minimizes performance indices(IAE, ISE and ITAE). Then tuning rules are derived using the tuned parameter sets, potential rule models and a genetic algorithm. Simulation is carried out to verify the effectiveness of the proposed rules.

  • PDF

갠트리 크레인의 CAE 통합설계에 관한연구 (A Study on CAE Integrated Design of Gantry Crane)

  • 박경택;김두형;박찬훈;한동훈;홍성재
    • 한국정밀공학회:학술대회논문집
    • /
    • 한국정밀공학회 1997년도 추계학술대회 논문집
    • /
    • pp.720-725
    • /
    • 1997
  • This paper is to study the wind effect of the large scale gantry crane. It is used to control the sway of gantry crane in the loadingiunloading job of containers. I'hls is very important in the automated container terminal because the sway of handling equipments in pard is caused by thc l~nexpected disturbance such as wind and dynamic inertia by deriving force. This study shows the process of the modelling simulation of the wind effect of the sway motion of the gantry crane. Pro-Engineer, ANSYS and DAD'; ~ rr . used for 3D solid modelling and dynamic simulation. Though this study did not use the real parameters. the ; cwl ~ shows the trend of the wind effect is very large in the large scale crane and should be considered in design of the large scale gantry crane. In future, if the study is done by using the real parameters, the result is much more ~ise!'ul for dynamic control and design of gantry crane.

  • PDF

저전력 AES 암호시스템을 위한 경량의 S-Box 설계 (Design of Lightweight S-Box for Low Power AES Cryptosystem)

  • 이상홍
    • 한국인터넷방송통신학회논문지
    • /
    • 제22권1호
    • /
    • pp.1-6
    • /
    • 2022
  • 본 논문에는 저전력 AES(Advanced Encryption Standard) 암호시스템을 구현하기 위한 합성체 기반의 경량 S-Box 구조 설계를 제안한다. 제안한 방법에서는 GF(((22)2)2) 상에서 사용면적 및 처리속도의 개선을 위해서 x2, λ, 그리고 GF((22)2) 등 3개의 모듈을 1개의 모듈로 통합한 단순 구조로 설계한다. 설계된 AES S-Box는 Verilog-HDL를 기반으로 하여 구조적 모델링을 하였으며, Xilinx ISE 14.7툴 상에서 Spartan 3s1500l FPGA 소자를 타켓으로 하여 논리합성을 수행하였다. 논리적인 동작을 검증을 위한 시뮬레이션은 Modelsim 10.3 툴을 이용하였으며, 시뮬레이션 결과를 통하여 설계된 S-Box가 정확히 동작함을 확인하였다.

GaAs 기반 $In_{0.52}Al_{0.48}As/In_{0.53}Ga_{0.47}As$ 이종접합 구조를 갖는 MHEMT 소자의 DC 특성에 대한 calibration 연구 (Calibration Study on the DC Characteristics of GaAs-based $In_{0.52}Al_{0.48}As/In_{0.53}Ga_{0.47}As$ Heterostructure Metamorphic HEMTs)

  • 손명식
    • 반도체디스플레이기술학회지
    • /
    • 제10권1호
    • /
    • pp.63-73
    • /
    • 2011
  • Metamorphic HEMTs (MHEMTs) have emerged as excellent challenges for the design and fabrication of high-speed HEMTs for millimeter-wave applications. Some of improvements result from improved mobility and larger conduction band discontinuity in the channel, leading to more efficient modulation doping, better confinement, and better device performance compared with conventional pseudomorphic HEMTs (PHEMTs). For the optimized device design and development, we have performed the calibration on the DC characteristics of our fabricated 0.1 ${\mu}m$ ${\Gamma}$-gate MHEMT device having the modulation-doped $In_{0.52}Al_{0.48}As/In_{0.53}Ga_{0.47}$As heterostructure on the GaAs wafer using the hydrodynamic transport model of a commercial 2D ISE-DESSIS device simulator. The well-calibrated device simulation shows very good agreement with the DC characteristic of the 0.1 ${\mu}m$ ${\Gamma}$-gate MHEMT device. We expect that our calibration result can help design over-100-GHz MHEMT devices for better device performance.

세그먼테이션 기법을 이용한 의사 난수 발생기 (A Pseudo-Random Number Generator based on Segmentation Technique)

  • 전민정;김상춘;이제훈
    • 융합보안논문지
    • /
    • 제12권4호
    • /
    • pp.17-23
    • /
    • 2012
  • 최근 스마트폰 및 태블릿 PC를 이용한 무선통신 사용자가 점차 늘면서 암호 알고리즘, 특히 스트림 암호 연구가 활발히 진행되고 있다. 스트림 암호 방식에서 필요한 난수발생기는 하드웨어 구현이 쉬운 LFSR 구조가 주로 사용된다. 그러나 기존의 다중 비트 출력의 LFSR 기반 난수 발생기는 회로가 복잡해지고 출력간의 상관관계가 크다. Leap-ahead 구조를 갖는 LFSR은 이를 해결하기 위해 제안되었으나, 레지스터의 수와 출력비트에 따라 생성되는 난수의 수가 급격히 적어지는 단점을 갖는다. 본 논문은 기존 Leap-ahead 구조에 세그먼테이션 기법을 적용하여 회로 크기의 증가 없이 생성되는 난수의 수를 높일 수 있는 새로운 구조를 제안한다. 제안된 구조는 VHDL을 통하여 회로로 합성된 후, Xilinx사의 Xilinx ISE 10.1의 Virtex 4, XC4VLX15에서 동작을 검증하였다. 실험 결과 제안된 구조는 기존 Multi-LFSR 구조에 비해 20%이내의 회로 크기로 Leap-Ahead 구조에 비해 최소 40% 생성되는 난수의 수를 증가시켰다.