• 제목/요약/키워드: Hydrogenated silicon

검색결과 184건 처리시간 0.017초

Effect of DC bias on structure of hydrogenated amorphous silicon and microcrystalline silicon

  • 이윤정;주성재;임승현;윤의준
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2000년도 제18회 학술발표회 논문개요집
    • /
    • pp.84-84
    • /
    • 2000
  • 수소화된 비정질 실리콘(a-Si:H)과 미세결정질 실리콘 ($\mu$c-Si:H)은 저온.건식 공정인 PECVD로 값싼 유리 기판을 사용하여 넓은 면적에 증착이 가능하다는 큰 장점으로 인해 광전소자(photovoltaic device)와 박막 트랜지스터(TFTs)등에 폭넓게 응용되어 왔으며 최근에는 nm 크기의 실리콘 결정(nc-Si)에서 가시광선 영역의 발광 현상이 발견됨에 따라 광소자로서의 특성을 제어하기 위해서는 성장 조건과 공정 변수에 따른 구조 변화에 대한 연구가 선행되어야 한다. 본 연구에서는 UHV-ECR-PECVD 법을 이용하여 H2로 희석된 SiH4로부터 a-Si:H과 $\mu$c-Si:H를 증착하였다. 그림 1은 SiH4 20sccm/H2 50sccm/25$0^{\circ}C$에서 기판의 DC bias를 변화시키면서 박막을 증착시킬 때 나타나는 박막의 구조 변화를 raman spectrum의 To phonon peak의 위치와 반가폭의 변화로 나타낸 것이다. 비정질 실리콘 박막은 DC bias를 증가시킴에 따라 무질서도가 증가하다가 어떤 critical DC bias에서 최대치를 이룬후 다시 질서도가 증가한다. 이온의 충격력에 의해 박막내에 응력이 축적되면 박막의 에너지 상태가 높아지고 이 축적된 응력이 ordering에 대한 에너지 장벽을 넘을 수 있을 만큼 커지게 되면 응력이 풀리면서 ordering이 가능해지는 것으로 생각된다. 그림 2는 수소 결합 형태의 변화이다. 박막의 무질서도가 증가할 경우 알려진 바와 같이 2000cm-1근처의 peak은 감소하고 2100cm-1 부근이 peak이 증가하는 현상을 보였다. 본 논문에서는 여러 공정 변수, 특히 DC bias에 따르는 박막의 구조 변화와 다른 성장 조건(온도, 유량비)이 critical DC bias나 결정화, 결정성 등에 미치는 영향에 대한 분석결과를 보고하고자 한다.등을 이용하여 광학적 밴드갭, 광흡수 계수, Tauc Plot, 그리고 파장대별 빛의 투과도의 변화를 분석하였으며 각 변수가 변화함에 따라 광학적 밴드갭의 변화를 정량적으로 조사함으로써 분자결합상태와 밴드갭과 광 흡수 계수간의상관관계를 규명하였고, 각 변수에 따른 표면의 조도를 확인하였다. 비정질 Si1-xCx 박막을 증착하여 특성을 분석한 결과 성장된 박막의 성장률은 Carbonfid의 증가에 따라 다른 성장특성을 보였고, Silcne(SiH4) 가스량의 감소와 함께 박막의 성장률이 둔화됨을 볼 수 있다. 또한 Silane 가스량이 적어지는 영역에서는 가스량의 감소에 의해 성장속도가 둔화됨을 볼 수 있다. 또한 Silane 가스량이 적어지는 영역에서는 가스량의 감소에 의해 성장속도가 줄어들어 성장률이 Silane가스량에 의해 지배됨을 볼 수 있다. UV-VIS spectrophotometer에 의한 비정질 SiC 박막의 투과도와 파장과의 관계에 있어 유리를 기판으로 사용했으므로 유리의투과도를 감안했으며, 유리에 대한 상대적인 비율 관계로 투과도를 나타냈었다. 또한 비저질 SiC 박막의 흡수계수는 Ellipsometry에 의해 측정된 Δ과 Ψ값을 이용하여 시뮬레이션한 결과로 비정질 SiC 박막의 두께를 이용하여 구하였다. 또한 Tauc Plot을 통해 박막의 optical band gap을 2.6~3.7eV로 조절할 수 있었다. 20$0^{\circ}C$이상으로 증가시켜도 광투과율은 큰 변화를 나타내지 않았다.부터 전분-지질복합제의 형성 촉진이 시사되었다.이것으로 인하여 호화억제에 의한 노화 방지효과가 기대되었지만 실제로 빵의 노화는 현저히 진행되었다. 이것은 quinua 대체량 증가에 따른 반죽의 안정성이 저하되어 버린 것으로 생각되어진다. 더욱이 lipase를 첨가하면 반죽이 분화하는 경향이 보여졌지만 첨가량 75ppm에 있어서 상당히 비용적의 증대가 보였다. 이것은 lipase의 가수분해에 의해

  • PDF

High rate deposition of poly-si thin films using new magnetron sputtering source

  • Boo, Jin-Hyo;Park, Heon-Kyu;Nam, Kyung-Hoon;Han, Jeon-Geon
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2000년도 제18회 학술발표회 논문개요집
    • /
    • pp.186-186
    • /
    • 2000
  • After LeComber et al. reported the first amorphous hydrogenated silicon (a-Si: H) TFT, many laboratories started the development of an active matrix LCDs using a-Si:H TFTs formed on glass substrate. With increasing the display area and pixel density of TFT-LCD, however, high mobility TFTs are required for pixel driver of TF-LCD in order to shorten the charging time of the pixel electrodes. The most important of these drawbacks is a-Si's electron mobiliy, which is the speed at which electrons can move through each transistor. The problem of low carier mobility for the a-Si:H TFTs can be overcome by introducing polycrystalline silicon (poly-Si) thin film instead of a-Si:H as a semiconductor layer of TFTs. Therefore, poly-Si has gained increasing interest and has been investigated by many researchers. Recnetly, fabrication of such poly-Si TFT-LCD panels with VGA pixel size and monolithic drivers has been reported, . Especially, fabricating poly-Si TFTs at a temperature mach lower than the strain point of glass is needed in order to have high mobility TFTs on large-size glass substrate, and the monolithic drivers will reduce the cost of TFT-LCDs. The conventional methods to fabricate poly-Si films are low pressure chemical vapor deposition (LPCVD0 as well as solid phase crystallization (SPC), pulsed rapid thermal annealing(PRTA), and eximer laser annealing (ELA). However, these methods have some disadvantages such as high deposition temperature over $600^{\circ}C$, small grain size (<50nm), poor crystallinity, and high grain boundary states. Therefore the low temperature and large area processes using a cheap glass substrate are impossible because of high temperature process. In this study, therefore, we have deposited poly-Si thin films on si(100) and glass substrates at growth temperature of below 40$0^{\circ}C$ using newly developed high rate magnetron sputtering method. To improve the sputtering yield and the growth rate, a high power (10~30 W/cm2) sputtering source with unbalanced magnetron and Si ion extraction grid was designed and constructed based on the results of computer simulation. The maximum deposition rate could be reached to be 0.35$\mu$m/min due to a high ion bombardment. This is 5 times higher than that of conventional sputtering method, and the sputtering yield was also increased up to 80%. The best film was obtained on Si(100) using Si ion extraction grid under 9.0$\times$10-3Torr of working pressure and 11 W/cm2 of the target power density. The electron mobility of the poly-si film grown on Si(100) at 40$0^{\circ}C$ with ion extraction grid shows 96 cm2/V sec. During sputtering, moreover, the characteristics of si source were also analyzed with in situ Langmuir probe method and optical emission spectroscopy.

  • PDF

디스플레이 응용을 위한 능동 제어형 전계 에미터 어레이의 회로 모델링 및 시뮬레이션 (Circuit Modeling and Simulation of Active Controlled Field Emitter Array for Display Application)

  • 이윤경;송윤호;유형준
    • 대한전자공학회논문지SD
    • /
    • 제38권2호
    • /
    • pp.114-121
    • /
    • 2001
  • 능동제어형 전계방출 디스플레이의 전자공급원으로서 능동제어형 전계 에미터 어레이의 회로모델이 제안되었다. 능동제어형 전계 에미터 어레이는 전계방출을 안정화시키고 저전력구동을 위한 수소화 된 비정질 실리콘 박막 트랜지스터와 Spindt형 Mo 전계 에미터 어레이로 구성되었고 같은 유리기판 위에 제작되었다. 비정질 박막 트랜지스터와 Spindt형 Mo 전계 에미터 어레이의 전기적 특성으로부터 추출된 기본 모델 변수는 제안된 능동제어형 전계 에미터 어레이 회로모델에 입력되었고 SPICE 회로 시뮬레이터를 사용하여 특성을 분석하였다. 제작된 소자의 측정값과 DC 시뮬레이션 결과를 비교한 결과 두 값이 상당히 일치함으로써 등가회로 모델의 정확성을 확인하였다. 또한 제작된 소자의 transient 시뮬레이션 결과 전계 에미터 어레이의 게이트 커패시턴스와 TFT의 구동능력이 반응시간에 가장 크게 영향을 끼치고 있음을 확인하였다. 제작된 능동제어형 전계방출 에미터 어레이는 pulse width modulation으로 구동하는 경우 15㎲의 반응시간을 얻었고 이 값으로는 4bit/color의 계조(gray scale)표현이 가능하였다.

  • PDF

플라즈마 화학증착법으로 제조된 B-doped a-SiC:H 박막의 물성 (Characterization of B-doped a-SiC:H Thin Films Grown by Plasma-Enhanced Chemical Vapor Deposition)

  • 김현철;신혁재;이재신
    • 한국재료학회지
    • /
    • 제9권10호
    • /
    • pp.1006-1011
    • /
    • 1999
  • $SiH_4$, $CH_4$, $B_2H_6$ 혼합기체를 이용하여 플라즈마 화학증착법으로 탄화실리콘 (a-SiC:H) 박막을 증착하였다. 증착중에 혼합기체중의$CH_4$농도 ($CH_4/CH_4+SiH_4$)를 변화시켜 얻은 박막의 물성을 SEM, XRD, Raman 분광법, FTIR, XPS, 광흡수도와 광전도도 분석을 통하여 살펴보았다. $SiH_4$기체만 이용하여 증착한 Si:H 박막은 비정질상태를 나타내었으나, $CH_4$가 첨가됨에 따라 실리콘 박막의 Si-$\textrm{H}_{n}$(n은 정수) 결합기가 Si-$\textrm{C}_{n}\textrm{H}_{m}$ (n,m은 정수) 형태의 결합기로 변화되었으며, 박막내 수소함량은 $CH_4$농도가 0~0.8의 범위에서 증가함에 따라 30~45% 범위에서 증가하였다. 반응기체중의 $CH_4$농도의 증가에 따라 박막 내의 탄소 농도가 증가함을 확인하였으며, 이에 따라 막의 전기비저항과 광학적밴드갭 역시 증가하였다.

  • PDF