• 제목/요약/키워드: Dual-Loop

검색결과 234건 처리시간 0.022초

Single-axis Hardware in the Loop Experiment Verification of ADCS for Low Earth Orbit Cube-Satellite

  • Choi, Minkyu;Jang, Jooyoung;Yu, Sunkyoung;Kim, O-Jong;Shim, Hanjoon;Kee, Changdon
    • Journal of Positioning, Navigation, and Timing
    • /
    • 제6권4호
    • /
    • pp.195-203
    • /
    • 2017
  • A 2U cube satellite called SNUGLITE has been developed by GNSS Research Laboratory in Seoul National University. Its main mission is to perform actual operation by mounting dual-frequency global positioning system (GPS) receivers. Its scientific mission aims to observe space environments and collect data. It is essential for a cube satellite to control an Earth-oriented attitude for reliable and successful data transmission and reception. To this end, an attitude estimation and control algorithm, Attitude Determination and Control System (ADCS), has been implemented in the on-board computer (OBC) processor in real time. In this paper, the Extended Kalman Filter (EKF) was employed as the attitude estimation algorithm. For the attitude control technique, the Linear Quadratic Gaussian (LQG) was utilized. The algorithm was verified through the processor in the loop simulation (PILS) procedure. To validate the ADCS algorithm in the ground, the experimental verification via a single axis Hardware-in-the-loop simulation (HILS) was used due to the simplicity and cost effectiveness, rather than using the 3-axis HILS verification (Schwartz et al. 2003) with complex air-bearing mechanism design and high cost.

저전력과 고속 록킹 알고리즘을 갖는 DLL(Delay-Locked LooP) 설계 (A Design of DLL(Delay-Locked-Loop) with Low Power & High Speed locking Algorithm)

  • 경영자;이광희;손상희
    • 한국통신학회논문지
    • /
    • 제26권12C호
    • /
    • pp.255-260
    • /
    • 2001
  • 본 논문에서는 새로운 locking 알고리즘을 사용하여 저전력의 특정을 가지면서 locking 속도가 빠른 Register Controlled DLL(Delay-Locked Loop)을 설계하였다. Locking 속도의 향상을 위해 제안한 알고리즘은 coarse와 fine controller를 각각 동작시키는 것으로, phase detector에서 출력되는 up/down 신호를 먼저 coarse controller에 인가하여 외부 클럭과 내부 클럭의 큰 위상차를 줄이고, coarse controller를 고정시킨 상태에서 up/down 신호를 fine controller에 인가하여 미세 지연 시간을 조정하도록 하는 것이다. 또한 제안한 DLL은 dual controller를 사용하지만 locking 동작시 한 개의 controller만 동작하므로 소비 전력을 줄일 수 있었으며 lock indicator를 사용하여 좋은 지터 특성을 보였다. 제안한 DLL은 0.6 $\mu\textrm{m}$ CMOS 공정 파라메타를 이용하여 설계하였고, SPICE 모의실험결과 50 MHz에서 200MHz가지 동작하였다. 200MHz 동작시 소비되는 전류는 15mA이며 모든 주파수에서 7 주기 이내에 locking 되었다.

  • PDF

단상 전압 소스 인버터의 고조파 왜곡 보상을 위한 비례 다중 공진 제어기에 관한 연구 (A study on proportional multiple-resonance controller for harmonic distortion compensation of single phase VSIs)

  • 곽봉우
    • 전기전자학회논문지
    • /
    • 제27권3호
    • /
    • pp.319-326
    • /
    • 2023
  • 본 논문에서는 단상 전압 소스 인버터 (VSIs)의 강인한 출력 전압 제어를 위한 디지털 제어기 구현과 총 고조파 왜곡(T.H.D.v) 분석을 포함한 시뮬레이션 및 실험 결과를 제시한다. 일반적으로 VSI는 내부 루프의 전류 제어기에 비례 적분(PI) 제어기를 사용하고 외부 루프의 전압 제어기에 비례 공진 (PR) 제어기가 사용된다. 그러나, 비선형 부하에서 여전히 3차, 5차 및 7차와 같은 고차 고조파 왜곡이 발생한다. 따라서 본 논문에서는 고조파 왜곡을 억제하기 위해 홀수 고조파 주파수에 대한 공진 제어기를 포함한 비례 다중 공진 (PMR) 제어기를 제안한다. VSI 플랜트용 컨트롤러의 주파수 응답을 분석하고 PMR 컨트롤러를 설계합니다. 시뮬레이션을 통해 PI와 PMR을 전압 제어기로 사용할 때 출력 전압의 총 고조파 왜곡 특성을 비교 검증합니다. 선형 및 비선형 하중 조건이 모두 고려되었습니다. 마지막으로 PMR 제어기를 3kW급 VSIs 프로토 타입에 적용하여 그 유효성을 입증하였다.

8-PSK 성운을 이용하는 이중계층 차분 선부호화 기법의 성능 분석 (Performance Analysis of Dual-Layer Differential Precoding Technique Using 8-PSK Constellation)

  • 박노윤;김영주
    • 한국통신학회논문지
    • /
    • 제38A권5호
    • /
    • pp.401-408
    • /
    • 2013
  • LTE 및 LTE-A 시스템에서 8-PSK 성운을 알파벳으로 가지는 이중계층 차분 코드북을 제안한다. 인접하는 무선 채널의 시간 상관으로 선부호화 행렬은 천천히 변화하므로, 무선 채널 공간의 전체를 양자화 하지 않고, 시간 상관에 따른 채널 공간의 일부분의 차분 성분만을 양자화하여 피드백을 한다면, 기존과 동일한 크기의 코드북으로도 가상적으로는 코드북이 매우 커지는 효과를 얻을 수 있어 채널 용량이 증가한다. 특히 제안하는 코드북은 LTE release-8의 코드북 설계조건인 8-PSK 성운을 사용하는 동 이득 특성 및 이중 계층 코드북이 단일 계층 코드북을 포함하는 특성을 가지는 새로운 차분 코드북이다. 코드북 내 코드워드들의 인자들이 8-PSK 성운만을 사용하므로, 선부호화 및 복호 시에 계산량이 낮아지는 LTE 코드북의 장점을 그대로 유지할 수 있다. 또한 동 이득 성질은 상대적으로 저렴한 비선형 증폭기를 사용할 수 있는 장점이 있어 가격의 제한을 받는 단말기 설계에는 필수적인 요소이다. 컴퓨터 시뮬레이션을 통한 이중계층 선부호화 기법의 성능 분석에서, 동일한 피드백 비트 수를 갖는 같은 크기의 코드북에서 제안하는 차분 코드북은 정상상태에서 기존 LTE 코드북보다 최소 1.2dB 성능 향상을 보인다.

A Substrate Serves as a Hydrogen Atom Donor in the Enzyme-Initiated Catalytic Mechanism of Dual Positional Specific Maize Lipoxygenase-1

  • Huon, Thavrak;Jang, Sung-Kuk;Cho, Kyoung-Won;Rakwal, Randeep;Woo, Je-Chang;Kim, Il-Chul;Chi, Seung-Wook;Han, Ok-Soo
    • Bulletin of the Korean Chemical Society
    • /
    • 제30권4호
    • /
    • pp.917-923
    • /
    • 2009
  • The maize lipoxgyenase-1 is a non-traditional dual positional specific enzyme and the reaction proceeds via enzyme-initiated catalysis. Bioinformatic analysis indicated that the maize lipoxygenase-1 is structurally more similar to soybean LOX1 than pea LOXN2 in that it has an additional external loop (residues 318-351) in the carboxy-terminal catalytic domain. We analyzed the dependence of product distribution on concentration of linoleic acid and monitored the formation of hydroperoxyoctadecadienoic acid as a function of enzyme concentration. Product distribution was strongly influenced by substrate concentration, such that kinetically-controlled regioisomers were enriched and thermodynamically-controlled regioisomers were depleted at high substrate concentration. Kinetic studies indicated that the formation of hydroperoxyoctadecadienoic acid saturated rapidly in an enzyme concentration-dependent manner, which implied that reactivation by reoxidation of inactive Fe(II) failed to occur. Our results support the previously proposed enzyme-initiated catalytic mechanism of the maize lipoxgyenase-1 and reveals that a substrate molecule serves as a hydrogen atom donor in its enzyme-initiated catalysis.

박스용 UHF-HF 이중대역 RFID 태그 설계 (UHF-HF Dual-Band RFID Tag Antenna Design for Boxes)

  • 남세현;강주원;정유정
    • 한국전자파학회논문지
    • /
    • 제29권2호
    • /
    • pp.93-98
    • /
    • 2018
  • 본 논문은 스마트 RFID(Radio Frequency Identification) 박스에 920 MHz UHF(Ultra High Frequency) 대역과 13.56 MHz HF(High Frequency) 대역의 NFC(Near Field Communication)가 사용 가능한 태그를 박스 자체에 임베디드시켜서 설계하였다. 이중대역 태그에서 HF 대역은 NFC를 사용하여 일반인이 스마트 폰으로 인식과 검수를 가능하게하고, UHF RFID 대역은 상자 속에 물건 내용과 물류 이동을 파악하기 위함이다. 박스의 유전율을 측정하여 simulation에 반영하였으며, HF 대역은 NFC가 가능한 NXP사의 Ntag213칩을 사용하여 Loop형 안테나로 설계하였다. UHF 태그는 Alien사의 Higgs-3 칩을 사용하였고, HF 태그의 주변 가장자리에 위치하도록 설계하여 HF 태그와 상호 작용이 최소가 되도록 설계 하였으며, 본 태그는 두 대역에서 사용이 가능하므로 내용물의 검수와 물류 정보를 효과적으로 파악이 가능하다.

복소형 다각형 불변영역을 이용한 입력제한 예측제어 (Input Constrained Receding Horizon Control Using Complex Polyhedral Invariant Region)

  • 이영일;방대인;윤태웅;김기용
    • 제어로봇시스템학회논문지
    • /
    • 제8권12호
    • /
    • pp.991-997
    • /
    • 2002
  • The concept of feasible & invariant region plays an important role to derive closed loop stability and achie adequate performance of constrained receding horizon predictive control. In this paper, we define a complex polyhedral feasible & invariant set for all stabilizable input-constrained linear systems by using a complex transform and propose a one-norm based receding horizon control scheme using these invariant sets. In order to get a larger stabilizable set, a convex hull of invariant sets which are defined for different state feedback gains is used as a target invariant set of the constrained receding horizon control. The proposed constrained receding horizon control scheme is formulated so that it can be solved via linear programming.

Lock Time 개선과 Jitter 감소를 위한 전하 펌프 PLL (Charge Pump PLL for Lock Time Improvement and Jitter Reduction)

  • 이승진;최평;신장규
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2003년도 하계종합학술대회 논문집 V
    • /
    • pp.2625-2628
    • /
    • 2003
  • Phase locked loops are widely used in many applications such as frequency synthesis, clock/data recovery and clock generation. In nearly all the PLL applications, low jitter and fast locking time is required. Without using adaptive loop filter, this paper proposes very simple method for improving locking time and jitter reduction simultaneously in charge pump PLL(CPPLL) using Daul Phase/Frequency Detector(Dual PFD). Based on the proposed scheme, the lock time is improved by 23.1%, and the jitter is reduced by 45.2% compared with typical CPPLL.

  • PDF

Bumetanide의 이뇨작용에 관한 연구 (Studies on Diuretic Action of Bumetanide)

  • 고석태;김일용
    • 약학회지
    • /
    • 제29권3호
    • /
    • pp.130-143
    • /
    • 1985
  • Bumetanide, when given intravenously in dogs, induced a potent diuresis with an increased amounts of sodium and potassium excreted in urine due to inhibition of reabsorbing them in renal tubule. Furthermore, clearances of osmolar substance and para-aminohippuric acid were increased, but clearace of free water diminished without any change of creatinine clearance. Bumetanide, administered directly into a renal artery, elicited diuresis only in the infused(experimental) kidney by the same mode of action as in the intravenous cases in renal function of the dog. Renal effects of intravenous bumetanide after pretreatment with the small dose of indomethacin (5.0mg/kg) revealed reduction only in clearance of paraaminohippuric acid. However the much dose of indomethacin (5.0mg/kg+5.0mg/kg/hr) or arachidonic acid showed a significant inhibition in the change rates of all renal function by bumetanide. Morover, pretreatment of probenecid also made a marked reduction in renal effects induced by bumetanide. From the above results, it is thought that bumetanide causes diuretic action due to dual mechanism inhibiting reabsorption of electrolytes in loop of Henle and increasing blood flow in kindney, that are provoked through the mediation of prostaglandins.

  • PDF

하이브리드 자동차 고전압 배터리 충, 방전을 위한 49kW급 고효율 양방향 DC/DC 컨버터 설계 (Design of a 49kW high efficiency bidirectional DC-DC converter for charge and discharge of high voltage battery in HEV)

  • 양진영;윤창우;박성식;최세완;박래관;장서건
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2007년도 추계학술대회 논문집
    • /
    • pp.21-23
    • /
    • 2007
  • In this paper a high efficiency bi-directional DC-DC converter for hybrid vehicles is proposed. The proposed converter a three-phase half-bridge interleaved ZVS converter, is designed to have high efficiency in the main operation range. The component ratings are calculated, the actual devices are selected, and the efficiency analysis has been performed to determine optimal ZVS range. The input and output current ripples are significantly reduced due to the interleaved operation. The dual loop control for the interleaved three-phase converter is also presented. To confirm the proposed convert ter, The simulation and experimental results are presented.

  • PDF