• 제목/요약/키워드: Data interconnection

검색결과 239건 처리시간 0.023초

Neural Networks and Logistic Models for Classification: A Case Study

  • Hwang, Chang-Ha
    • Journal of the Korean Data and Information Science Society
    • /
    • 제7권1호
    • /
    • pp.13-19
    • /
    • 1996
  • In this paper, we study and compare two types of methods for classification when both continuous and categorical variables are used to describe each individual. One is neural network(NN) method using backpropagation learning(BPL). The other is logistic model(LM) method. Both the NN and LM are based on projections of the data in directions determined from interconnection weights.

  • PDF

Wire Optimization and Delay Reduction for High-Performance on-Chip Interconnection in GALS Systems

  • Oh, Myeong-Hoon;Kim, Young Woo;Kim, Hag Young;Kim, Young-Kyun;Kim, Jin-Sung
    • ETRI Journal
    • /
    • 제39권4호
    • /
    • pp.582-591
    • /
    • 2017
  • To address the wire complexity problem in large-scale globally asynchronous, locally synchronous systems, a current-mode ternary encoding scheme was devised for a two-phase asynchronous protocol. However, for data transmission through a very long wire, few studies have been conducted on reducing the long propagation delay in current-mode circuits. Hence, this paper proposes a current steering logic (CSL) that is able to minimize the long delay for the devised current-mode ternary encoding scheme. The CSL creates pulse signals that charge or discharge the output signal in advance for a short period of time, and as a result, helps prevent a slack in the current signals. The encoder and decoder circuits employing the CSL are implemented using $0.25-{\mu}m$ CMOS technology. The results of an HSPICE simulation show that the normal and optimal mode operations of the CSL achieve a delay reduction of 11.8% and 28.1%, respectively, when compared to the original scheme for a 10-mm wire. They also reduce the power-delay product by 9.6% and 22.5%, respectively, at a data rate of 100 Mb/s for the same wire length.

Optimal Algorithms for Voltage Management in Distribution Systems Interconnected with New Dispersed Sources

  • Rho, Dae-Seok;Kook, Kyung-Soo;Wang, Yong-Peel
    • Journal of Electrical Engineering and Technology
    • /
    • 제6권2호
    • /
    • pp.192-201
    • /
    • 2011
  • The optimal evaluation algorithms for voltage regulation in the case where new dispersed sources are operated in distribution systems are studied. Handling the interconnection issues for proper voltage managements are often difficult and complicated because professional skills and enormous amounts of data during evaluations are needed. Typical evaluation algorithms mainly depend on human ability and quality of data acquired, which inevitably cause the different results for the same issue. Thus, unfair and subjective evaluations are unavoidable. In order to overcome these problems, we propose reasonable and general algorithms based on the standard model system and proper criterion, which offers fair and objective evaluation in any case. The proposed algorithms are divided into two main themes. One is an optimal algorithm for the voltage control of multiple voltage regulators in order to deliver suitable voltage to as many customers as possible, and the other is a proper evaluation algorithm for the voltage management at normal and emergency conditions. Results from a case study show that proposed methods can be a practical tool for the voltage management in distribution systems including dispersed sources.

Northeast Asia Interconnection, and Power Flow Analysis Considering Seasonal Load Patterns

  • Lee, Sang-Seung;Kim, Yu-Chang;Park, Jong-Keun;Lee, Seung-Hun;Osawa, Masaharu;Moon, Seung-Il;Yoon, Yong-Tae
    • Journal of Electrical Engineering and Technology
    • /
    • 제2권1호
    • /
    • pp.1-9
    • /
    • 2007
  • This paper presents the effects of an increase or a decrease of a power reserve by load flow calculations under the seasonal load patterns of each country for the future power shortages faced by the metropolitan areas or by the southeastern area of South Korea in North-East Asia. In this paper, the various cases of the power system interconnections in Far-East Asia are presented, and the resulting interconnected power systems are simulated by means of a power flow analysis performed with the PSS/E 28 version tool. Data for simulation were obtained from the 2-th long term plan of electricity supply and demand in KEPCO. The power flow map is drawn from simulated data and the comparative study is done. In the future, a power flow analysis will be considered to reflect the effects of seasonal power exchanges. And the plan of assumed scenarios will be considered with maximum or minimum power exchanges during summer or winter in North-East Asian countries.

고성능 컴퓨팅을 위한 인터커넥션 네트워크 기술 동향 (The Technology Trend of Interconnection Network for High Performance Computing)

  • 조혜영;전태준;한지용
    • 한국융합학회논문지
    • /
    • 제8권8호
    • /
    • pp.9-15
    • /
    • 2017
  • 반도체 집적 기술의 발전으로 중앙처리장치 및 저장장치가 소형화되고 성능이 빠르게 발전되면서 고성능 컴퓨팅(High Performance Computing) 분야에서 인터커넥션 네트워크가 전체 시스템의 성능을 결정하는데 더욱 중요한 요소가 되고 있다. 본 논문에서는 고성능컴퓨팅 분야에서 사용되는 인터커넥션 네트워크 기술 동향을 분석하였다. 2017년 6월 기준 슈퍼컴퓨터 Top 500에서 가장 많이 사용하고 있는 인터커텍트는 인피니밴드이다. 최근 이더넷은 40/100Gbps 기가비트 이더넷 기술의 등장으로 인피니밴드 다음으로 높은 점유율을 보이고 있다. 지연(latency) 성능이 인피니밴드에 비해 떨어지는 기가비트 이더넷은 비용 대비 효율을 중시하는 중형급 데이터 센터에서 선호하고 있다. 또한 고성능을 요구하는 최상위 HPC 시스템들은 기존의 이더넷, 인피니밴드 기술에서 벗어나, 자체적인 인터커넥트 네트워크를 도입하여 시스템의 성능을 극대화 하는 노력을 하고 있다. 향후 고성능 인터커넥트 분야는 전기 신호기반 데이터 통신에서 한 단계 도약하여, 빛으로 데이터를 주고받는 실리콘 반도체 기반 광송수신 기술이 활용될 것으로 예상된다.

LTCC 기판의 일 방향 소결 (Unidirectional Sintering in LTCC Substrate)

  • 선용빈;안주환;김석범
    • 마이크로전자및패키징학회지
    • /
    • 제11권4호
    • /
    • pp.37-41
    • /
    • 2004
  • 이동 통신 기기의 광대역화에 따라 기존의 인쇄 회로 기판에 비해 양호한 전기적 특성과 수동형 부품을 내장할 수 있는 LTCC(Low Temperature Co-fired Ceramic)에 대한 많은 연구 개발이 진행되고 있으나 불 균일한 수축으로 인해 적용에 한계를 보여 왔다. 본 연구에서는 짧은 시간내에 온도를 균일하게 올릴 수 있는 혼합 가열 방식을 개발하여 하부에서부터 시편의 얇은 층이 순차적으로 소결 되도록 하는 일 방향 소결의 조건을 제공하여 시편 상부 표면의 배선 형상이 종래의 전기로 가열보다 안정적으로 형성되는 결과를 얻었다. 기판의 소결 특성, 배선의 전기적 특성, 그리고 배선의 기계적 특성 등을 비교한 결과, 기판의 소형화와 배선의 고밀도화에 전기로 가열 보다 혼합 가열이 적용 가능성이 높음을 알 수 있었다.

  • PDF

IBM NP4GS3 DASL인터페이스와 CSIX-Ll인터페이스의 연동구조 및 패킷 제어방안 (A Packet Control method of Interconnection between IBM NP4GS3 DASL and CSIX Interface)

  • 김광옥;최창식;박완기;최병철;곽동용
    • 대한전자공학회논문지TC
    • /
    • 제40권4호
    • /
    • pp.10-21
    • /
    • 2003
  • 최근의 광 가입자 정합모듈은 매우 빠른 속도로 출현되는 다양한 서비스를 쉽고, 효율적으로 수용하기 위해 고성능의 상용 네트워크 프로세서 칩을 대부분 사용하고 있다. 지금까지 많은 밴더들이 2.5Gbps급 네트워크 프로세서를 상용화하였지만, IBM NP4GS3만 2.SGbps 이상의 우수한 패킷 처리성능을 지원한다. 그러나 IBM NP4GS3는 스위치 인터페이스로 고속 DASL(Data-Aligned Synchronous Link) 인터페이스를 사용하기 때문에, NP Forum에 의해 표준화된 CSIX-Ll인터페이스를 사용하는 스위치 패브릭과는 정합할 수가 없다. 이에 따라 본 논문에서는 IBM NP4GS3를 이용한 광 가입자 정합모듈이 표준화된 스위치 패브릭과 효율적으로 정합할 수 있도록 IBM 상용 UDASL칩과 UTOPIA-L3와 CSIX-Ll인터페이스를 상호 변환하는 FPGA를 이용한 연동 구조 및 패킷 제어방법에 대해 고찰해본다.

비균등 트래픽을 위한 MIN의 설계 및 성능 평가 (Design and Performance Evaluation of MIN for Nonuniform Traffic)

  • 최창훈;김성천
    • 전자공학회논문지CI
    • /
    • 제37권6호
    • /
    • pp.1-9
    • /
    • 2000
  • 본 논문에서는 클러스터 지향 다단계 상호 연결 망(Cluster Oriented Multistage Interconnection Network)인 COMR을 소개한다. COMR은 통신이 빈번하게 발생되는 프로세서-메모리 클러스터에 보다 짧은 경로를 제공하여 지역화 된 통신 형태를 갖는 병렬 응용 분야에 적합하도록 구성할 수 있다. COMR에 대한 성능 분석은 네트워크에서의 경로 설정 성공 확률(probability of acceptance), 대역폭(bandwidth), 지역 참조성의 변화에 따른 평균 거리(weighted average distance) 및 비용-효율성(cost-effectiveness)에 대해 평가하였다. 성능 평가에 대한 분석 결과에 따르면, COMR은 지역화의 정도가 높은 통신 형태에서 동일한 네트워크 크기를 갖는 MIN보다 높은 성능을 나타내었다. 최악의 경우(worst case)에서의 N×N COMR의 직경(diameter)은 n+1로서 이것은 동일한 네트워크 크기의 MIN과 비교했을 때 단지 1개의 스테이지만을 더 가지고 있는 것이다. 따라서 COMR은 공유 메모리 다중 프로세서 시스템(shared memory multiprocessor system)에서 지역화 된 통신 분포뿐만 아니라 균등 분포 통신를 갖는 병렬 응용 분야에 적합한 MIN으로 활용될 수 있을 것이다.

  • PDF