• 제목/요약/키워드: DFTS OFDM

검색결과 3건 처리시간 0.015초

두단계 IDFT/DFT를 갖는 TC 8PSK/OFDM를 위한 RSSE 방식 (Reduced-state sequence estimation for TC 8PSK/OFDM with 2-stage IDFT/DFTs)

  • 강훈철;고상보;좌정우
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2004년도 하계종합학술대회 논문집(1)
    • /
    • pp.147-150
    • /
    • 2004
  • In this paper, we propose a reduced-state sequence estimation (RSSE) for trellis coded modulation (TCM) in OFDM with two-stage IDFT/ DFTs, MMSE-LE, and interleaving on frequency selective Rayleigh fading channels. The Viterbi algorithm (VA) is used to search for the best path through the reduced-state trellis combined with equalization and TCM decoding. Computer simulations confirm the bit error probability of the proposed scheme.

  • PDF

OFDM을 사용하는 무선 가시 광통신에서의 PAPR 저감 기법과 BER성능 개선 (PAPR Reduction Technique and BER Performance Improvement in OFDM-based Wireless Visible Light Communication)

  • 유상범;유흥균
    • 한국통신학회논문지
    • /
    • 제36권3A호
    • /
    • pp.189-197
    • /
    • 2011
  • 무선 광 통신 시스템에서 고속의 데이터를 전송하기 위한 방법으로 대역 효율이 높은 OFDM(orthogonal frequency division multiplexing) 시스템이 연구되고 있다. OFDM 시스템은 PAPR(peak to average power ratio)이 높고 비선형 에러와 디바이스의 불균형으로 발생하는 ICI(inter channel interference)가 발생한다. 무선 광통신 시스템에서 LED(light emission diode)의 구동 전류에 의하여 구동되는 광 출력 파워는 비선형이며 전송 신호는 왜곡된다. 그러므로 비선형 LED 전달함수와 OFDM 신호에 의한 방사된 광 출력의 수신 성능에 대한 연구가 진행되었다. 비선형 왜곡에 의해 발생하는 효과는 기존의 무선 통신에서 사용되는 OFDM의 비선형 특성과 다르며 BER 성능을 저감시킨다. 본 연구에서는 최근 연구된 LED의 비선형성 전달함수를 적용하며, 비선형 왜곡과 Back-off에 의하여 수신기의 주파수영역에서 진폭 감쇄와 ICI를 발생시키므로, BER 성능을 개선시키기 위한 방법을 제안한다. 먼저 LED의 비선형 왜곡을 감소시키기 위한 새로운 PAPR저감 기법을 제안하며, 또한 수산 성능을 향상시키기 위하여 적응형 채널 추정 방식과 전송된 신호를 사용하여 SNR(signal to power ratio)을 개선하여 BER(bit error rate)을 개선하였다. 제안된 방법들을 시뮬레이션 결과를 통하여 확인한다.

CORDIC 알고리듬에 기반 한 OFDM 시스템용 8192-Point FFT 프로세서 (A 8192-Point FFT Processor Based on the CORDIC Algorithm for OFDM System)

  • 박상윤;조남익
    • 한국통신학회논문지
    • /
    • 제27권8B호
    • /
    • pp.787-795
    • /
    • 2002
  • 본 논문에서 OFDM (Orthogonal Frequency-Division Multiplexing) 시스템용 2K/4K/8K-point 복소 FFT (Fast Fourier Transform) 프로세서의 구조와 그 구현방법을 제안한다. 제안하는 프로세서의 구조는 긴 길이의 DFT를 짧은 길이의 다차원 DFT로 분할하기 위하여 쿨리-투키 알고리듬에 기반 한다. 전치 메모리, 셔플 메모리, 메모리 합성 방법은 다차원 변환을 위한 메모리의 능률적 조작을 위해 사용한다. Booth 알고리듬과 CORDIC (COordinate Rotation DIgital Computer) 프로세서는 각 차원에서 트위들 팩터 곱셈을 위해 사용한다. 또한, CORDIC 프로세서에는 트위들 팩터를 저장하기 위해 필요한 ROM의 사용을 막기 위해 트위들 팩터 발생 방법을 제안한다. 전체 2K/4K/8K FFT 프로세서는 600,000 게이트를 사용하며, 1.8V, 0.18${\mu}m$ CMOS를 이용해 구현한다. 제안하는 프로세서는 8K-point FFT를 273${\mu}s$마다, 2K-point를 68.26${\mu}s$마다 수행할 수 있으며, SNR은 DVB-T의 OFDM을 위해 충분한 48dB를 넘는다.