• 제목/요약/키워드: Clipping circuit

검색결과 3건 처리시간 0.018초

하전입자의 측정을 위한 다중선 비례계수기와 전치증폭기의 설계 제작 (Design and Construction of Multi-wire Proportional Counter and Preamplifier for Measurement of Charged Particle)

  • 김종수;윤석철
    • Journal of Radiation Protection and Research
    • /
    • 제21권2호
    • /
    • pp.139-143
    • /
    • 1996
  • 본 연구에서는 방사선/능의 측정을 위하여 감응 면적이 큰 다중선 비례계수기를 양극선의 지름과 재칠 그리고 선공간을 고려하여 설계 제작하였다. 또한 비례계수기에서 출력하는 펄스를 측정하기 위하여 검출기와 주증폭기 또는 카운터 사이에 연결하는 전치증폭기를 설계 제작하였다. 본 전치증폭기는 전하감응 미분회로, 클리핑회로 그리고 증폭회로로 구성하였다. 이들에 대한 성능시험을 위하여 $^{239}Pu(360Bq)$$^{90}Sr/^{90}Y(250Bq)$의 방사선원을 사용하여 동작전압을 결정한 다음 전치증폭기로부터의 최종 출력펄스 $V_2(t)$를 측정하여 출력펄스에 포함되어 계수시에 영향을 미치는 잡음성분과 비교하였다. 잡음성분은 8mV로 조사선원 각각에 의한 출력펄스 180mV와 200 mV 보다 상당히 작아 계수시 이에 대한 영향은 없었다. 전하감응 미분회로의 출력펄스에서 발생된 중첩펄스는 클리핑 회로와 증폭회로에서 시정수와 증폭도를 변화시키므로서 독립된 펄스로 측정하였으며, 이로 인한 측정손실을 개선할 수 있었다.

  • PDF

광출력의 선형성 및 안정화 향상을 위한 아날로그 광송신기 구현 (Analog Optical Transmitter Implementation for Improving Linearity and Stabilization of Optical Power)

  • 권윤구;상명희;김창봉;최신호
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 추계종합학술대회 논문집
    • /
    • pp.909-912
    • /
    • 1999
  • This paper describes realized APC and pre-equalizer circuit, and their operation principle and test results. In analog optical transmitter, constant lasing power control, free of signal clipping and linearity are important considerations. We examined pre-equalizer and APC(Automatic Power Control) circuit to improve the analog optical transmitter performance.

  • PDF

전력증폭기 트랜지스터 파라미터의 능동 주파수 체배기 성능 영향에 대한 분석 (Analysis of Transistor's Circuit Coefficients on the Performance of Active Frequency Multipliers)

  • 박영철
    • 한국전자파학회논문지
    • /
    • 제22권11호
    • /
    • pp.1137-1140
    • /
    • 2011
  • 본 논문은 RF 전력증폭기용 트랜지스터의 주파수 체배기 활용을 위한 최대 효율 조건에 대해 분석하고, 고효율 달성을 위한 출력 정합 회로에서의 고조파 임피던스와 기생 성분에 의한 부정합 영향에 대해 고찰하였다. 이를 바탕으로 능동 주파수 체배기의 설계에 있어 입력 바이어스 제어를 통해 고조파 전류를 발생시키는 경우의 이론적인 고조파 전력을 예상하였으며, class-F 구조를 기반으로 하여 주파수 3체배기를 설계하고, 트랜지스터의 비선형 파라미터로써 정규화된 3차 고조파 전력을 예상하였다. 위의 분석 결과를 바탕으로 2.475 GHz에서 주파수 3체배기를 설계하였으며, 시뮬레이션 효율 약 19.5 % 및 측정 효율 22.9 %, 최대 변환 이득 9.5 dB의 결과를 얻을 수 있었다.