• 제목/요약/키워드: Boost DC-DC Convertor

검색결과 6건 처리시간 0.02초

축전지 구동 응용을 위한 새로운 승압형 DC/DC 컨버터 (A New Current-Fed Isolated Boost Converter for Battery Powered Applications)

  • 노정욱;한승훈;윤명중
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 1999년도 전력전자학술대회 논문집
    • /
    • pp.646-649
    • /
    • 1999
  • A new isolated boost dc to dc convertor suitable for a low input voltage application is proposed. The proposed convertor features the low switch current stresses, the wide input voltage range operation, and the inherent inrush current protection characteristics, essential to design a low to high voltage conversion circuit. A comparative analysis and experimental results are presented to show the validity of the proposed convertor.

  • PDF

IC MPPT 방법을 이용한 벅-부스트 컨버터와 부스트 컨버터의 효율분석 및 비교 (Compare of buck-boost converter and Boost converter using the IC MPPT method Efficiency)

  • 김유탁;고재섭;서태영;강성민;정동화
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2015년도 제46회 하계학술대회
    • /
    • pp.952-953
    • /
    • 2015
  • In this paper, various MPPT control in the most simple and widely used method of IC using the method According to the type of DC-DC converter to analyze the efficiency buck-boost convertor, Cuk convertor using each efficiency was analyzed.

  • PDF

휴대용 멀티기기를 위한 PFM방식의 승압형 DC-DC 변환기 (PFM-Mode Boost DC-DC Convertor for Mobile Multimedia Application)

  • 김지만;박용수;송한정
    • 전자공학회논문지 IE
    • /
    • 제47권3호
    • /
    • pp.14-18
    • /
    • 2010
  • 본 논문은 휴대용 배터리 구동시스템을 위한 다양한 출력전압(5-7V,100mA)을 가지는 CMOS DC-DC 변환기를 제안한다. 제안하는 DC-DC 변환기는 Pulse-Frequency Modulation (PFM) 방식을 사용하였고, 기준전압회로, 피드백 저항, 컨트롤러, 내부 파형발생기를 사용하였다. 2개의 외부 수동 소자들 (L,C)을 가진 집적화된 DC-DC 변환기는 0.5um 2-poly 4-metal CMOS 공정에서 설계 되었고 PDA, 휴대폰, 노트북 등에 적용 가능하다.

하이브리드 슈퍼커패시터 DC-DC 컨버터를 이용한 LED 비상 유도등 동작 디밍 제어 (Dimming Control of the LED Luminaire Emergency Exit Sign Operation using a Hybrid Super Capacitor of DC-DC Convertor)

  • 황락훈;김진선;나용주
    • 한국항행학회논문지
    • /
    • 제21권3호
    • /
    • pp.220-229
    • /
    • 2017
  • 본 연구는 다양한 DC 전원을 활용할 수 있는 승압형 DC-DC 컨버터로 설계사양을 통한 인덕터 L과 커패시터 C의 값을 산출하여 PSPICE를 통한 최적의 값을 추정하였다. 승압형 DC-DC 컨버터는 스위치 소자로 IRF840을 사용하였으며 역회복 시간(reverse recovery time)이 뛰어난 쇼트키 다이오드(schottky rectifiers)인 D10SC6M을 사용하여 정전류 제어 (constant current controller)가 가능하도록 구성하였으며 열저항을 고려한 파워 LED 모듈 (power LED module)을 제작하여 구동하였다. 컨버터의 스위칭 주파수는 50 kHz로 최초 듀티비는 10 %에서 출력전압의 검출 값에 따라 점차적으로 증가시키도록 하였다. 그 결과로 승압형 파워 LED 구동기를 시뮬레이션 한 특성은 설계사양과 비교하여 5 %이하의 오차로 근사적으로 나타났고, 입력전압 15 V를 인가하여 안정된 24 V의 안정된 출력전압을 얻었으며 디밍제어 (dimming control)를 통한 밝기 조절 및 소비전류의 조정이 가능하였다.

에너지 회생 스너버를 적용한 고효률, 고역률 AC/DC Boost 컨버터에 관한 연구 (A Study on the High-Efficiency. High-Power-Factor AC/DC Boost Converter Using Energy Recovery)

  • 유종규;김용;배진용;백수현;최근수;계상범
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2004년도 추계학술대회 논문집 전기기기 및 에너지변환시스템부문
    • /
    • pp.160-163
    • /
    • 2004
  • A passive lossless turn-on/turn-off snubber network is proposed for the boost PWM converter. Previous AC/DC PFC Boost Converter perceives feed forward signal of output for average current-mode control. Previous Boost Convertor, the Quantity of input current will be decreased by the decrease of output current in light load, and also Power factor comes to be decreased. Also the efficiency of converter will be decreased by the decrease of power factor. The proposed converter presents the good PFC, low line current harmonic distortions and tight output voltage regulations using energy recovery circuit. All of the semiconductor devices in the converter are turned on under exact or near zero voltage switching(ZVS). No additional voltage and current stresses on the main switch and main diode occur. To show the superiority of this converter is verified through the experiment with a 640W, 100kHz prototype converter.

  • PDF

LED 응용을 위한 BCM 방식의 Power Factor Correction Control IC 설계 (The Design of BCM based Power Factor Correction Control IC for LED Applications)

  • 김지만;정진우;송한정
    • 한국산학기술학회논문지
    • /
    • 제12권6호
    • /
    • pp.2707-2712
    • /
    • 2011
  • 본 논문에서는 400V, 120W 급 LED 구동을 위한 1단 전류 경계모드(Boundary Condition Mode) 제어방식의 역률 개선 제어회로를 설계하였다. 제안하는 제어회로는 역률 개선 및 고조파 발생을 감소시키는 기능을 가지고 있으며, 또한 PFC(Power Factor Correction)회로 내에서 상대적으로 많은 면적을 차지하는 기존의 바이폴라 트랜지스터 구조 대신 새로운 CMOS 회로로 설계하였다. 기존대비, 약 30% 정도의 레이아웃 면적을 줄이게 되었고, 상용화 시 칩의 가격 경쟁력이 클 것으로 사료된다.