• 제목/요약/키워드: 출력 시간

검색결과 1,950건 처리시간 0.031초

지연 시간 없는 시간-디지털 신호 변환기의 설계 (Design of a time-to-digital converter without delay time)

  • 최진호
    • 대한전자공학회논문지SD
    • /
    • 제38권5호
    • /
    • pp.11-11
    • /
    • 2001
  • 본 논문에서는 카운터와 커패시터를 사용하여 시간 정보로부터 디지털 출력 값을 얻을 수 있는 새로운 시간-디지털 변환기를 제안하였다. 기존의 시간-디지털 변환회로의 경우 디지털 출력 값을 얻기 위해서는 입력 신호가 인가된 후 입력 시간보다 더 긴 공정시간이 필요하였다. 또한 입력 신호의 시간 간격에 무관하게 카운터의 클럭 주파수가 일정하여 변환된 디지털 값의 분해도는 항상 일정하였다. 그러나 본 논문에서 제안한 시간-디지털 변환 회로는 입력 신호가 인가됨과 동시에 지연시간 없이 디지털 출력 신호를 얻을 수 있으며, 또한 수동소자의 값을 변화시킴으로서 원하는 입력 시간 영역과 분해도를 쉽게 구현할 수 있다.

가스터빈 발전기의 자동 출력제어 회로와 출력신호 피이드백 회로의 필터 사용 효과에 관한 연구 (The effect of use of a lst order time delay in the MW control loop in a gas turbine generator and the simulation results)

  • 김종안
    • 한국시뮬레이션학회:학술대회논문집
    • /
    • 한국시뮬레이션학회 1999년도 추계학술대회 논문집
    • /
    • pp.170-175
    • /
    • 1999
  • 본 논문에서는 국내에서 운전 중인 한 가스터빈 출력제어 회로의 구성을 살펴보고 현장에서 취득한 자료를 근거로 하여 가스터빈의 모델과 제어기의 조정, 그리고 MW 신호 피이드백 회로에 필터의 사용효과를 시뮬레이션을 통해 살펴보았다. 전력계통의 주파수가 가스터빈 출력제어계의 시상수에 비해 상당히 빠르게 변하므로 자동 주파수 추종을 할 경우 제어계가 쉽게 불안정해진다. 이 출력제어계의 MW 피이드백 회로의 1차지연 요소를 사용하면 안정성 향상에 좋은 효과가 있으며, 이 지연요소의 시상수를 크게 할수록 안정도는 더 향상되며 Open Loop의 특성을 보이게 된다. 그러나, 주파수 추종운전이 아닌 운전원의 출력 증감발 요구에는 시간지연 없이 응답을 하여야 하므로 적절한 설정을 할 필요가 있다. 가스터빈의 연료제어 계통을 포함한 출력제어계에 순수 시간지연 요소가 없으면 피이드백 회로에 1차지연 요소를 사용하지 않는 것이 더 좋은 출력제어 응답을 나타낸다. 그러나 실제 모들 가스터빈에는 다소 시간지연 요소를 포함하고 있으므로 일반적으로 피이드백 회로에 시간지연 요소를 사용하므로써 안정성을 향상시킬 수 있다.

  • PDF

Microwave Oven을 이용한 취반에 관한 연구 -출력 및 가열시간의 최적화- (Microwave Cooking of Rice - The Optimum Condition of Power Level and Heating Time -)

  • 김영아;김현숙
    • 한국식품조리과학회지
    • /
    • 제14권1호
    • /
    • pp.44-49
    • /
    • 1998
  • Microwave oven을 이용한 취반 시 최적 취반조건을 설정하기 위하여 전자렌지의 출력 및 가열시간을 달리하여 취반한 밥의 관능적 특성을 조사하였다. 쌀 1cup(약 173 g)을 수세하여 290 ml 물을 넣고 1시간동안 침지시킨 후 전자렌지의 출력과 가열시간을 5단계로 조절하면서 취반하였다(1단계; 온도상승기, 2단계: 수분흡수기1, 3단계: 수분흡수기2, 4단계: 열 침투기, 5단계: 호화완료기). 예비실험에서 설정한 출력과 가열시간에 따른 실험조건 수는 1200treatments였으나 1차, 2차에 걸친 취반실험 결과로부터 32가지의 최적 취반조건을 선정하였다. 그 중에서 다시 다음 3가지를 전자렌지의 대표적 인 취반조건으로 제시할 수 있었다. 1) 출력(7) 5:00-출력(1) 5:00(2) 5:00-출력(2) 6:00-출력(7) 4:00 2) 출력(8) 4:25-출력(1) 5:00-출력(2) 5:00-출력(2)

  • PDF

시간지연 시스템의 관측기 기반의 출력 피드백 제어 (Observer Based Output Feedback Control for Time-Delay Systems)

  • 이성렬
    • 전자공학회논문지SC
    • /
    • 제48권3호
    • /
    • pp.48-52
    • /
    • 2011
  • 본 논문에서는 입력과 출력에 동시에 시간 지연이 존재하는 선형시스템에 대한 관측기 기반의 출력피드백 제어방법을 제안한다. 선형행렬 부등식을 이용하여 출력 피드백 안정화 제어기가 존재할 충분조건을 유도한다. 입출력 시간지연을 모두 고려했다는 점과 관측기 기반의 출력 피드백제어기 라는 점에서 기존의 연구결과와 차별성을 가진다. 마지막으로 제안한 결과의 유효성을 증명하기 위하여 모의실험 예제를 제공한다.

개선된 선형 샘플치 출력 조절기 (An Improved Linear Sampled-data Output Regulator)

  • 정선태
    • 전자공학회논문지S
    • /
    • 제35S권10호
    • /
    • pp.85-93
    • /
    • 1998
  • 선형 시스템의 출력 조절 문제에 있어서, 출력 조절가능성은 일반적으로 보존되지 않는다. 따라서, 연속시간 선형시스템에 대해 설계된 아날로그 조절기를 샘플링하여 구현한 디지털 출력조절기는, 샘플링 시간에 대해 1차 근사적인 근사 샘플치 조절기에 불과하다. 그런데, 주어진 시스템의 내재적 구조를 잘 이용하면, 샘플링 시간에 대해 개선된 근사 샘플치 출력 조절기 설계가 가능하다. 본 논문은 샘플링 시간에 대해 더 개선된 근사 샘플치 출력 조절기를 설계하기 위한 시스템의 구조를 연구하였다.

  • PDF

지연시간과 회로 구조 변화를 고려한 증가적 타이밍 분석 (Incremental Techniques for Timing Analysis Considering Timing and Circuit Structure Changes)

  • 오장욱;한창호
    • 한국정보처리학회논문지
    • /
    • 제6권8호
    • /
    • pp.2204-2212
    • /
    • 1999
  • 본 논문에서는 허위 경로 문제를 해결하고 지연 시간 정보를 추출해내는 지연 시간 부울법을 이용하여 조합 회로에서 증가적 지연 시간 검사를 수행할 수 있는 방법을 제시한다. 내부 출력단에서 대치되는 내부 입력단의 히스토리를 작성하고 외부 출력단의 활성화 경로를 검사하여 최대 지연 시간을 구한다. 이때 외부 출력단의 히스토리를 참조하여 변형된 지연 시간을 적용시켜 다시 외부 출력단의 최대 지연 시간을 구할 수 있다. 이 방법으로 일단 외부 출력단의 근지연항의 합을 구하면 내부 회로의 지연 시간이 변하더라도 이미 구해 놓은 외부 출력단의 근지연항의 합으로써 빠르고 효율적으로 최대 지연 시간과 입력값을 추출해 낼 수 있다. 회로의 구조가 변경되었을 때 전체 회로를 다시 계산해야 할 필요는 없다. 전체 회로를 검사하여 변경된 구조의 영향을 받아서 다시 계산해야 할 필요가 있는 게이트를 선택하고 이 선택된 게이트만을 계산하여 부분적인 지연 시간 분석을 행할 수 있다. 이러한 증가적 지연 시간 분석은 회로의 지연 시간의 변화 뿐만 아니라 회로 구조의 변화를 고려하였고, 기존의 지연 시간 분석에 비해 회로 설계시 성능 시험 단계에서 생기는 시행 착오의 비용을 줄일 수 있다.

  • PDF

음성인식을 위한 HMM의 파라메터 확장에 관한 연구 (A Study on the Rtension of HMM Parameters for Speech Recognition)

  • 박창호
    • 한국음향학회:학술대회논문집
    • /
    • 한국음향학회 1994년도 제11회 음성통신 및 신호처리 워크샵 논문집 (SCAS 11권 1호)
    • /
    • pp.152-156
    • /
    • 1994
  • 본 논문에서는 연속출력 확률분포 HMM 모델의 단점을 보완하기 위해 1) 지속시간 확률분포를 갖는 HMM, 2) 동적특징 파라메터를 부여한 HMM, 3) 혼합연속출력 확률분포 HMM을 구성하여 한국어 단음절에 대한 인식실험을 하였다. 실험결과 화자 종속에서는 연속출력 확률분포 HMM 보다 지속시간 확률분포를 갖는 HMM의 경우 0.70%, 동적특징 파라메터를 부여한 HMM의 경우 1.06%, 혼합연속출력 확률분포 HMM의 경우 1.64%의 인식류리 향상되었다. 화자 독립에서는 연속출력 확률분포 HMM보다 동적특징 파라메터를 부여한 HMM의 경우 1.4%, 혼합연속 출력 확률분포 HMM의 경우 2.36%, 지속시간 확률분포를 갖는 HMM의 경우 2.78%의 인식률이 향상되었다.

  • PDF

지연시간 없는 시간-디지털 신호 변환기의 설계 (Design of a Time-to-Digital Converter without Delay Time)

  • 최진호
    • 대한전자공학회논문지SD
    • /
    • 제38권5호
    • /
    • pp.323-328
    • /
    • 2001
  • 본 논문에서는 카운터와 커패시터를 사용하여 시간 정보로부터 디지털 출력 값을 얻을 수 있는 새로운 시간-디지털 변환기를 제안하였다. 기존의 시간-디지털 변환회로의 경우 디지털 출력 값을 얻기 위해서는 입력 신호가 인가된 후 입력 시간보다 더 긴 공정시간이 필요하였다. 또한 입력 신호의 시간 간격에 무관하게 카운터의 클럭 주파수가 일정하여 변환된 디지털 값의 분해도는 항상 일정하였다. 그러나 본 논문에서 제안한 시간-디지털 변환 회로는 입력 신호가 인가됨과 동시에 지연시간 없이 디지털 출력 신호를 얻을 수 있으며, 또한 수동소자의 값을 변화시킴으로서 원하는 입력 시간 영역과 분해도를 쉽게 구현할 수 있다.

  • PDF

줌인 - 불황을 이기는 '2013 대표 아이템' 캐논코리아, 작업량.시간.일관된 고품질 Oce VarioPrint 135

  • 조갑준
    • 프린팅코리아
    • /
    • 제12권3호
    • /
    • pp.92-93
    • /
    • 2013
  • 작업량과 시간, 기계를 뛰어넘어 수만 번의 출력에도 일관적인 고품질의 인쇄를 유지하는 '오세 다이렉트 프레스' 는 사용자의 신뢰를 얻기에 충분하다. 가변 데이터 처리를 통해 기존 출력 방식의 LED, 정착 온도, 습도, 정전하, 디벨로퍼와 폐토너의 영향을 받지 않는 안정성과 컬이 없는 일관성 있는 출력품질은 오세의 타협 없는 자부심이 낳은 결과다.

  • PDF

고속 스위칭 성능 향상을 위한 Input/Output Queueing Management에 관한 연구 (A Study on Imput/Output Queueing Management for High Performance Switching)

  • 하창국;송재연;김장복
    • 한국통신학회논문지
    • /
    • 제24권7B호
    • /
    • pp.1289-1295
    • /
    • 1999
  • 본 논문에서는 스위치의 운용 알고리즘에 따라 시뮬레이션 프로그램을 이용하여 입/출력 버퍼의 셀 손실율을 측정하였다. 그 결과 셀 손실에 영향을 주는 요소로서, 셀 도착 간격 시간(k(a))과 SPEEDUP FACTOR(SF) en 가지 요소에 따라 셀손실을 평가할 수 있음을 알 수 있었다. 셀 도착 간격 시간 혹은 주기성은 비트가 셀로 모이는데 걸리는 시간을 의미하며 스위치 속도 SF는 임의의 한 슬롯내에서 한 입력단에서 출력단으로 서비스 가능한 셀의 수를 나타내고 있다. 시뮬레이션의 결과에서 보면 입력 버퍼에서는 주지성에 따라, 출력 버퍼에서는 SF의 크기에 따라 셀손실율이 커진다는 사실을 알 수 있었다. 따라서 보다 정확한 고속 스위칭 향상을 위해서는 입/출력 버퍼의 크기 결정이 중요하다. 본 논문의 시뮬레이션 결과에서는 입력 버퍼가 100x셀 일 때 출력 버퍼가 40x셀 정도의 크기가 적합하다는 것을 얻어내었다. 물론 입/출력 버퍼를 크게 한다면 셀 손실이 작아지지만, 하드웨어를 구성하는데 문제점이 발생될 것이기 때문이다. 그리고 본 논문 결과치중 셀 도착 분포 상황은 변동계수 모델링 성정에 따라 SF가 처리하는 서비스의 셀 도착 분포에 의 \ulcorner달라지지만, 변동계수가 전혀 없는 이상적인 경우(CV=1)를 제외한 경우의 SF값을 만족한다고 하겠다. 끝으로 입/출력 버퍼를 가진 스위치 구조는 단지 출력 버퍼를 갖는 스위치 보다 지연이 크지만, VLSI의 발달로 셀의 처리 속도가 증가하므로 더 많은 장점을 갖게 될 것이다.

  • PDF