An Improved Linear Sampled-data Output Regulator

개선된 선형 샘플치 출력 조절기

  • 정선태 (崇實大學校 情報通信電子工學部)
  • Published : 1998.10.01

Abstract

In general, the solvability of linear robust output regulation problem are not preserved under time-sampling. Thus, it is found that the digital regulator implemented by time-sampling of analog output regulator designed based on the continuous-time linear system model is nothing but a 1st order approximation with respect to time-sampling. However, one can design an improved sampled-data regulator with respect to sampling time by utilizing teh intrinsic structure of the system. In this paper, we study the system structures for which it is possible to design an improved sampled-data regulator with respect to sampling time.

선형 시스템의 출력 조절 문제에 있어서, 출력 조절가능성은 일반적으로 보존되지 않는다. 따라서, 연속시간 선형시스템에 대해 설계된 아날로그 조절기를 샘플링하여 구현한 디지털 출력조절기는, 샘플링 시간에 대해 1차 근사적인 근사 샘플치 조절기에 불과하다. 그런데, 주어진 시스템의 내재적 구조를 잘 이용하면, 샘플링 시간에 대해 개선된 근사 샘플치 출력 조절기 설계가 가능하다. 본 논문은 샘플링 시간에 대해 더 개선된 근사 샘플치 출력 조절기를 설계하기 위한 시스템의 구조를 연구하였다.

Keywords