• Title/Summary/Keyword: 지연시간 보정

Search Result 123, Processing Time 0.04 seconds

연속 굴절파 중합 방식을 활용한 충적층 지하수위 조사기법 소개 및 현장 응용

  • 김형수;김중열;김유성
    • Proceedings of the Korean Society of Soil and Groundwater Environment Conference
    • /
    • 2004.04a
    • /
    • pp.83-87
    • /
    • 2004
  • 본 연구는 고해상도의 충적층 지하수위 분포 조사를 위한 탄성파 굴절법 조사 방법을 소개하고 부여 군수리 충적층 일대에서 이 기법을 통해, 획득된 실제 충적층내의 지하수위 조사 결과를 제시한다. 기본적으로 본 연구에서 활용된 연속 굴절파 중합 방식은 동일 공심점(common mid point, 이후 CMP)을 갖는 굴절파 신호를 취합하고, 이격 거리(offset)에 대한 시간 지연 효과 보정을 수행한 후, 이들 신호를 중합하여, 충적층의 지하수위면에서 굴절된 신호를 보다 뚜렷이 부각시켜 정확한 지하수위 정보를 획득 하는 방식으로 일명 CMP 굴절법이라고도 한다. 이 방식은 독일에서 최초 개발되었으나(Gebrande, 1986; Orlowsky 등, 1998), 국내에서 적용되기는 본 연구가 최초이다. 이러한 탄성파의 굴절 신호를 사용하는 방식은 우선, 기존의 일반적인 고해상도 반사법 탐사에서 잡음으로 여겨졌던 굴절파 신호를 활용할 수 있으며, 고해상도 반사법 탐사와 동일한 배열과 운영 방식으로 획득된 자료에서 원하는 정보를 획득할 수 있으므로, 고해상도 반사법에 의한 기반암 조사와 함께 적용될 경우, 정화한 충적 대수층의 분포를 조사할 수 있게 하여주는 획기적인 조사 신기술이다. 개발된 기법은 부여 군수리 충적층 지역을 대상으로 적용되었으며, 그 결과 기존의 어떠한 지구물리 조사 방법보다 정확하고 분명한 지하수위 분포를 보여주었다.

  • PDF

A method for measuring tonal noise of underwater vehicle using virtual synthetic array in near-field (근접장에서 가상 합성 배열을 이용한 수중 이동체의 토널 소음 측정 방법)

  • Kang, Tae-Woong;Lee, Guen-Hyeok;Kim, Ki-Man;Han, Min-Su;Choi, Jae-Yong
    • The Journal of the Acoustical Society of Korea
    • /
    • v.37 no.6
    • /
    • pp.443-450
    • /
    • 2018
  • A receiving array system can be applied for tonal noise analysis of underwater vehicles, but it is difficult to install and operate, and a lot of cost is required. In order to overcome this problem, this paper proposes a method to measure the tonal noise of underwater vehicle after synthesizing a virtual array using single receiver. The proposed method compensates the Doppler frequency and time delay caused by the movement of the underwater sound source and applies the focused beamforming technique. The performance of the proposed method was analyzed via simulation.

Timing Data Optimize of Traffic Intersection C-ITS Message Set for LTE-based V2X in-vehicle Devices (LTE 기반 차량용 V2X 통신단말에 대한 신호 교차로 C-ITS 메시지의 타이밍 데이터 최적화 기법)

  • Park, Su-In;Seo, Woo-Chang;Yang, Eun-Ju;Seo, Dae-Wha
    • Journal of Auto-vehicle Safety Association
    • /
    • v.14 no.1
    • /
    • pp.45-54
    • /
    • 2022
  • Recently, the introduction of Cooperative Intelligent Transport Systems (C-ITS) has been attempted to solve the limitation of only the sensor of the vehicle itself. For example, vehicles traveling at intersections can drive more safely through C-ITS. By using V2X communication of WAVE and LTE, the driver can receive the status and time of traffic lights. However, LTE has a larger transmission delay time than WAVE, so timimg data may not match in real time. In this paper, using the SPaT message, it was confirmed that LTE has a larger C-ITS service transmission delay time than WAVE. Finally, it was confirmed that the timing data of SPaT provided by LTE corrected by the algorithm is similar to SPaT provided by WAVE. It was confirmed that safer intersection driving is possible based on real-time.

Location Benefit Analysis According to Flood Safety Increase (치수안전도 향상에 따른 자산이용고도화 효과 분석)

  • Lee, Jin Ouk;Choi, Seung An;Kim, Hung Soo;Shim, Myung Phil
    • Proceedings of the Korea Water Resources Association Conference
    • /
    • 2004.05b
    • /
    • pp.777-783
    • /
    • 2004
  • 하천 세내지 주변은 급속한 시가지 조성과 인구밀집으로 유역의 불투수층이 증가하여 홍수도달시간이 짧아지고 홍수유출량이 증가하고 있다. 또한 엘리뇨${\cdot}$라니냐 등의 이상기후로 홍수사상의 발생 빈도와 규모가 증가하면서 홍수피해도 대형화되어 가고 있다. 그러나 치수사업은 다른 공공사업에 비해 경제성이 저평가 되어 투자우선순위가 밀려 사업시행이 지연되고 예방적 차원의 대책도 미흡하여 피해가 증가하는 악순환이 계속되고 있다. 따라서 본 인구에서는 우리나라의 치수경제성 분석에 있어 계량화하지 못하고 있는 자산이용고도화 효과를 치수안전도와 더불어 분석하고자 한다. 자산이용고도화는 치수사업 시행으로 해당지역의 치수안전도 향상에 따른 자산가치의 상승을 말하는데, 특정지역의 자산가치를 가장 객관적으로 표현할 수 있는 공시지가를 근거로 분석을 수행하였다. 치수사업 시행으로 인한 편익과 하천 특성에 따른 지가변동률의 차이가 통계적으로 유의성이 있는지를 분산분석을 통해 검증하였으면, 자산가치의 상승을 순수 연평균지가변동률로 나타내었다. 치수안전도는 홍수피해 잠재성과 홍수방어능력으로 구분하였는데 홍수피해 잠재성은 도시화율에 따라 구분하였고, 홍수방어능력은 홍수량의 빈도해석과 불확실성을 고려하여 조건부 비초과확률로 나타내었다. 본 연구에서는 소도시 지역(경안천, 복하천, 청미천)을 대상으로 200년 빈도의 홍수사상에 내해 10년, 50년 설계빈도로 건설된 제방의 조건부 비초과확률을 산정하여 지가변동률의 추이를 비교 분석하였다. 분석 결과, 소도시 지역에서는 조건부 비초과확률이 $10\%$ 상승했을 때 순수 연평균지가변동률이 5배정도 상승함을 알 수 있었다.다시 입력자료로 사용하는 업데이트 방식을 사용하기 때문에 예측결과의 오차가 완전하게 보정되지 않으면 다음 결과에 역시 오차를 주게 되어 오차보정이 상당히 중요하다는 것을 알 수 있었다. 오차를 보다 효과적으로 보정하기 위해서는 퍼지제어에 사용되는 퍼지규칙의 수를 늘리고, 유입량에 직접적인 영향을 주는 강우량과 연계한 2변수의 Fuzzy-Grey 모형을 이용한다면 보다 정확한 유입량 예측이 가능할 것으로 사료된다.이 작은 오차를 발생하였으며, 전체적으로 퍼프 모형이 입자모형보다는 훨씬 적은 수의 계산을 통해서도 작은 오차를 나타낼 수 있다는 것을 알 수 있었다. 그러나 Gaussian 분포를 갖는 퍼프모형은 전단흐름에서의 긴 유선형 농도분포를 모의할 수 없었고, 이에 관한 오차는 전단계수가 증가함에 따라 비선형적으로 증가하였다. 향후, 보다 다양한 흐름영역에서 장${\cdot}$단점 분석 및 오차해석을 수행한 후에 각각의 Lagrangian 모형의 장점만을 갖는 모형결합 방법을 제시할 수 있을 것으로 판단된다.mm/$m^{2}$로 감소한 소견을 보였다. 승모판 성형술은 전 승모판엽 탈출증이 있는 두 환아에서 동시에 시행하였다. 수술 후 1년 내 시행한 심초음파에서 모든 환아에서 단지 경등도 이하의 승모판 폐쇄 부전 소견을 보였다. 수술 후 조기 사망은 없었으며, 합병증으로는 유미흉이 한 명에서 있었다. 술 후 10개월째 허혈성 확장성 심근증이 호전되지 않아 Dor 술식을 시행한 후 사망한 예를 제외한 나머지 6명은 특이 증상 없이 정상 생활 중이다 결론: 좌관상동맥 페동맥이상 기시증은 드물기는 하나, 영유아기에 심근경색 및 허혈성 심근증 또는 선천성 승모

  • PDF

A 10-bit 100 MSPS CMOS D/A Converter with a Self Calibration Current Bias Circuit (Self Calibration Current Bias 회로에 의한 10-bit 100 MSPS CMOS D/A 변환기의 설계)

  • 이한수;송원철;송민규
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.40 no.11
    • /
    • pp.83-94
    • /
    • 2003
  • In this paper. a highly linear and low glitch CMOS current mode digital-to-analog converter (DAC) by self calibration bias circuit is proposed. The architecture of the DAC is based on a current steering 6+4 segmented type and new switching scheme for the current cell matrix, which reduced non-linearity error and graded error. In order to achieve a high performance DAC . novel current cell with a low spurious deglitching circuit and a new inverse thermometer decoder are proposed. The prototype DAC was implemented in a 0.35${\mu}{\textrm}{m}$ n-well CMOS technology. Experimental result show that SFDR is 60 ㏈ when sampling frequency is 32MHz and DAC output frequency is 7.92MHz. The DAC dissipates 46 mW at a 3.3 Volt single power supply and occupies a chip area of 1350${\mu}{\textrm}{m}$ ${\times}$750${\mu}{\textrm}{m}$.

Delayed closure effect in preterm infants with patent ductus arteriosus (미숙아 동맥관개존증의 지연된 폐쇄가 예후에 미치는 영향)

  • Lee, Hyun Ju;Sim, Gyu Hong;Jung, Kyung Eun;Lee, Jin A;Choi, Chang Won;Kim, Ee Kyung;Kim, Han Suk;Kim, Beyong Il;Choi, Jung-Hwan
    • Clinical and Experimental Pediatrics
    • /
    • v.51 no.10
    • /
    • pp.1065-1070
    • /
    • 2008
  • Purpose : This study aims to determine whether early closure (within 7 d) of significant patent ductus arteriosus (PDA) with indomethacin or ligation reduces neonatal morbidity when compared with delayed closure (after 7 d). Methods : Fifty-eight extremely-low-birth-weight infants admitted to the NICU of Seoul National University Hospital from April 2005 to May 2007 with PDA were studied retrospectively. Results : The mean gestational age (GA) was $26{\pm}2weeks$ (range, 23-32 wk), and the birth weight was $782{\pm}146g$ (range, 430-990 g). The delayed closure group was associated with early GA ($25.7{\pm}1.7wk$ vs $27.1{\pm}2.0wk$, P=0.013), in vitro fertilization (IVF) (55% vs 24%, P=0.017), and the absence of preeclampsia (5% vs. 34%, P=0.013). There was no difference in ductal size between the early closure and delayed closure groups. The incidence of bronchopulmonary dysplasia (95% vs 65%, P=0.012) and intraventricular hemorrhage (70% vs. 39%, P=0.027) increased in the delayed closure group. Using regression analysis adjusted for gestational age, delayed closure correlated positively with the duration of ventilator support (P=0.008), hospitalization (P=0.020), time to full enteral feeding (P<0.001), and total parenteral nutrition (P=0.010). Conclusion : Delayed closure of the hemodynamically significant patent ductus arteriosus in extremely-low-birth-weight infants is significantly related to the development of various morbidities. Thus, early closure of PDA is needed within the first week of life.

A Study on the Design of Digital Frequency Discriminator with 3-Channel Delay Lines (3채널 지연선을 가진 디지털주파수판별기의 설계에 관한 연구)

  • Kim, Seung-Woo;Choi, Jae-In;Chin, Hui-cheol
    • Journal of the Korea Academia-Industrial cooperation Society
    • /
    • v.18 no.6
    • /
    • pp.44-52
    • /
    • 2017
  • In this paper, we propose a DFD (Digital Frequency Discriminator) design that has better frequency discrimination and a smaller size. Electronic warfare equipment can analyze different types of radar signal such as those based on Frequency, Pulse Width, Time Of Arrival, Pulse Amplitude, Angle Of Arrival and Modulation On Pulse. In order for electronic warfare equipment to analyze radar signals with a narrow pulse width (less than 100ns), they need to have a special receiver structure called IFM (Instantaneous Frequency Measurement). The DFD (Digital Frequency Discriminator) is usually used for the IFM. Because the existing DFDs are composed of separate circuit devices, they are bulky, heavy, and expensive. To remedy these shortcomings, we use a three delay line ($1{\lambda}$, $4{\lambda}$, $16{\lambda}$) in the DFD, instead of the four delay line ($1{\lambda}$, $4{\lambda}$, $16{\lambda}$, $64{\lambda}$) generally used in the existing DFDs, and apply the microwave integrated circuit method. To enhance the frequency discrimination, we detect the pulse amplitude and perform temperature correction. The proposed DFD has a frequency discrimination error of less than 1.5MHz, affording it better performance than imported DFDs.

A Non-Calibrated 2x Interleaved 10b 120MS/s Pipeline SAR ADC with Minimized Channel Offset Mismatch (보정기법 없이 채널 간 오프셋 부정합을 최소화한 2x Interleaved 10비트 120MS/s 파이프라인 SAR ADC)

  • Cho, Young-Sae;Shim, Hyun-Sun;Lee, Seung-Hoon
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.52 no.9
    • /
    • pp.63-73
    • /
    • 2015
  • This work proposes a 2-channel time-interleaved (T-I) 10b 120MS/s pipeline SAR ADC minimizing offset mismatch between channels without any calibration scheme. The proposed ADC employs a 2-channel SAR and T-I topology based on a 2-step pipeline ADC with 4b and 7b in the first and second stage for high conversion rate and low power consumption. Analog circuits such as comparator and residue amplifier are shared between channels to minimize power consumption, chip area, and offset mismatch which limits the ADC linearity in the conventional T-I architecture, without any calibration scheme. The TSPC D flip-flop with a short propagation delay and a small number of transistors is used in the SAR logic instead of the conventional static D flip-flop to achieve high-speed SAR operation as well as low power consumption and chip area. Three separate reference voltage drivers for 4b SAR, 7b SAR circuits and a single residue amplifier prevent undesirable disturbance among the reference voltages due to each different switching operation and minimize gain mismatch between channels. High-frequency clocks with a controllable duty cycle are generated on chip to eliminate the need of external complicated high-frequency clocks for SAR operation. The prototype ADC in a 45nm CMOS technology demonstrates a measured DNL and INL within 0.69LSB and 0.77LSB, with a maximum SNDR and SFDR of 50.9dB and 59.7dB at 120MS/s, respectively. The proposed ADC occupies an active die area of 0.36mm2 and consumes 8.8mW at a 1.1V supply voltage.

A Subspace-based Array Shape Estimation Method Using Nearfield Source Model (근거리 신호 모델을 이용한 부공간 근사 기반의 어레이 형상 추정 기법)

  • 박희영;오원천;강현우;윤대희;이충용
    • The Journal of the Acoustical Society of Korea
    • /
    • v.23 no.2
    • /
    • pp.125-133
    • /
    • 2004
  • Most of the way shape estimation method using reference sources assume that the reference sources are in the farfield. That is, the reference sources are assumed to be far from the array. However, in applications of the array with reference sources, the reference sources are not far from the way, so that in practical ocean environments, the conventional method using farfield source model fail to estimate the positions of the hydrophones. In this paper, based on the nearfield source model, a subspace-based array shape estimation method was proposed. In the proposed method, nearfield reference source is modeled using the differential time delay at each hydrophone, and nearfield parameters are derived. Using these parameters, a subspace-based array shape estimation method that generalizes the existing farfield subspace fitting method which can work regardless of the range of the source is proposed. The Cramer-Rao lower bound for the proposed method is investigated. The results of the numerical experiments indicate that the proposed method performs well in estimating the shape of a perturbed way regardless of the ranges of the reference sources.

An Efficient Data-reuse Deblocking Filter Algorithm for H.264/AVC (H.264/AVC 비디오 코덱을 위한 효율적인 자료 재사용 디블록킹 필터 알고리즘)

  • Lee, Hyoung-Pyo;Lee, Yong-Surk
    • Journal of the Institute of Electronics Engineers of Korea CI
    • /
    • v.44 no.6
    • /
    • pp.30-35
    • /
    • 2007
  • H.264/AVC provides better quality than other algorithms by using a deblocking filter to remove blocking distortion on block boundary of the decoded picture. However, this filtering process includes lots of memory accesses, which cause delay of overall decoding time. In this paper, we propose a data-reuse algorithm to speed up the process for the deblocking filter. To reuse the data, a new filtering order is suggested. By using this order, we reduce the memory access and accelerate the deblocking filter. The modeling of proposed algorithm is compiled under ARM ADS1.2 and simulated with Armulator. The results of the experiment compared with H.264/AVC standard are achieved on average 58.45% and 57.93% performance improvements at execution cycles and memory access cycles, respectively.