• Title/Summary/Keyword: 제어 하드웨어

Search Result 1,245, Processing Time 0.029 seconds

Developement of TMS320C670l-based Controller for Power Electronics Applications (전력전자 시스템용 TMS320C6701 하드웨어의 개발)

  • Son, Yo-Chan;Jang, Seok-Joo;Sul, Seung-Ki
    • Proceedings of the KIEE Conference
    • /
    • 1999.07f
    • /
    • pp.2635-2637
    • /
    • 1999
  • 전력전자 분야에서 고성능 인버터 및 컨버터 제어에 DSP를 이용한 디지털 제어가 보편화되었다. 중 소규모의인버터/컨버터 연동 제어 시스템의 경우 제어 하드웨어는 집중형 방식으로 제작되는 것이 바람직하다. 본 연구에서는 고속 병렬처리 기능이 뛰어난 TMS320C6701을 탑재한 전력전자 시스템용 제어 하드웨어를 개발하였다. 개발된 제어 하드웨어는 현재 1대의 인버터와 1대의 컨버터의 연동 제어가 가능하며 향후 업그레이드에 따라 중 소규모의 인버터/컨버터 연동 제어 시스템에 적용될 수 있다.

  • PDF

고기동 위성의 자세제어계 하드웨어 초기운용 성능 분석

  • Im, Jo-Ryeong;Yun, Hyeong-Ju;Park, Geun-Ju;Kim, Yong-Bok;Seo, Hyeon-Ho;Choe, Hong-Taek
    • The Bulletin of The Korean Astronomical Society
    • /
    • v.37 no.2
    • /
    • pp.166.2-166.2
    • /
    • 2012
  • 국내에서 개발한 고기동 저궤도 위성이 일본 다네가시마 우주센터에서 2012년 5월 18일 발사되었다. 자세제어계는 위성의 임무수행을 완수할 수 있도록 발사 후부터 위성 수명 기간 동안 자세명령을 생성하고 제어 및 결정을 하며, 궤도 조정과 모멘텀 덤핑등의 임무를 수행한다. 이러한 임무 수행을 가능하게 하기 위해 자세제어계는 적절한 센서와 구동기 조합을 사용하여 추력기 기반 안전모드, 궤도 조정을 위한 Del-V Burn 기동 모드, 태양지향 서브모드 및 목표지향 서브모드 등을 설계했다. 고기동 위성의 초기 운용 중 자세제어계는 자세제어계 하드웨어의 초기 구동 및 점검을 수행하고 설계한 각 모드의 기능과 성능 확인을 수행하게 된다. 본 연구는 성공적으로 완료한 자세제어계 하드웨어의 초기 점검 결과를 소개하는 것이 목적이다. 초기 운용은 위성이 발사된 직후 탑재컴퓨터가 깨어나면서부터 시작되는데, 발사 후 최초 접속시 추력기 기반 안전모드에서 태양 획득 성능 및 제어 성능을 확인한 후 정상 상태 모드인 태양지향 자세로 전환하기 위해 자세제어계 하드웨어인 별 추적기, 자기토커, 반작용휠의 초기 구동 및 점검을 수행하였다. 본 연구에서는 각 하드웨어의 초기 구동 점검과 성능 및 기능 요구조건 만족에 대한 성능 분석 결과를 정리하였다.

  • PDF

Hardware design of Intelligent Traffic Controller (지능형 도로교통 제어기의 하드웨어 설계)

  • Seo, Jae-Kwan;Lee, Sung-Ui;Oh, Sung-Nam;Park, Kyi-Tae;Kim, Kab-Il
    • Proceedings of the KIEE Conference
    • /
    • 2002.11c
    • /
    • pp.353-356
    • /
    • 2002
  • 본 논문에서는 지능형 도로교통 제어기에 대하여 논한다. 제어기는 Main CPU module, Field I/O module, Display module, communication module, Mother board module로 구성되었다. 각 모듈은 하드웨어의 특성에 따라 분리되어 설계되었고, mother board를 통하여 module 간 데이터를 교환한다 Main CPU module은 입력된 교통 데이터의 처리, Field I/O module은 외부로의 데이터 입출력, Display module은 제어기와 사용자와의 인터페이스, communication module은 제어기의 debugging을 담당한다. 본 논문에서는 하드웨어를 Module화함으로써 필요한 하드웨어의 장/탈착이 용이하고, 제어기를 범용으로 사용할 수 있는 장점이 있다.

  • PDF

On-line Learning by Genetic Programming (진화 하드웨어상에서 유전자 프로그래밍에 의한 온라인 학습)

  • Seok, Ho-Sik;Lee, Kwang-Ju;Yi, Kang;Zhang, Byoung-Tak
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 1999.10b
    • /
    • pp.3-5
    • /
    • 1999
  • 본 논문에서는 진화 하드웨어에 기반한 자율 이동 로봇의 온라인 학습 기법에 관하여 소개하고자 한다. 진화 하드웨어는 실행 시간중에 하드웨어 회로 구성을 변경시킬 수 있는 새로운 개념의 FPGA이다. 제어 프로그램은 진화 하드웨어상에 트리 형식으로 구현되며 유전자 프로그래밍을 이용하여 학습하게 된다. 로봇의 환경 탐사가 진행됨에 따라 입력되는 센서 정보에 기반하여 제어 프로그램은 학습을 수행하게 되며, 노드 돌연변이의 유전 연산자를 이용하여 진화한다. 제어 프로그램의 게이트 회로는 학습의 진행에 맞추어 실행 시간중에 보다 적합도가 높은 방향으로 발전한다. 본 논문에서는 진화 하드에어를 이용한 학습 방식과 FPGA 구현 및 로봇 제어에의 응용에 대한 실험 결과 등을 설명할 것이다.

  • PDF

위성 편대비행을 위한 궤도와 자세 통합 시뮬레이터 시스템 개발

  • Park, Han-Eol;Park, Sang-Yeong
    • Bulletin of the Korean Space Science Society
    • /
    • 2011.04a
    • /
    • pp.26.1-26.1
    • /
    • 2011
  • 위성 편대비행 시스템에서 궤도 및 자세의 결정과 제어를 동시에 시뮬레이션 할 수 있는 통합 시스템을 설계하고 개발하였다. 실제 위성에서는 궤도 제어가 수행되는 동안 자세는 계속 변한다. 그러므로 임무수행을 위해 편대위성들의 자세를 동기화하기 위해서는 편대위성들의 자세 결정과 제어가 필요하다. 이와 같이 실제와 같은 시뮬레이션을 위해서, 궤도 및 자세의 결정과 제어를 동시에 수행할 수 있는 통합된 시뮬레이터 시스템이 필요하다. 통합 시뮬레이터 시스템의 개발은 기존에 연세대학교에서 개발한 GPS 시뮬레이터를 이용한 편대비행 테스트베드와 하드웨어 자세 시뮬레이터를 각각 보완한 후 통합하는 방법으로 수행하였다. 이 두 시스템은 서로 독립적으로 개발되었기 때문에 통합을 위하여 하드웨어 인터페이스와 소프트웨어 인터페이스 부분으로 나누어 설계와 개발을 수행하고, 최종적으로 결합하는 절차로 통합을 완료하였다. 마지막으로 개발된 통합 시뮬레이터 시스템과 통합 시나리오를 사용하여 궤도와 자세를 동시에 시뮬레이션 하고, 이를 통해 개발된 통합 시스템을 검증하였다. 이 연구를 통해 개발된 궤도와 자세가 통합된 하드웨어 시뮬레이터 시스템은 실제 위성에 가까운 시뮬레이션을 수행할 수 있을 뿐만 아니라 하드웨어와 소프트웨어 인터페이스에 대한 검증이 가능하고 실제의 하드웨어 특성으로부터 생기는 에러를 고려하여 알고리즘의 실제 성능을 평가할 수 있다.

  • PDF

Evolvable Hybrid-ware using FPGA (FPGA를 이용한 진화 하이브리드웨어)

  • 김태훈;이동욱;심귀보
    • Proceedings of the Korean Institute of Intelligent Systems Conference
    • /
    • 2003.05a
    • /
    • pp.51-54
    • /
    • 2003
  • 진화하드웨어는 하드웨어 스스로 진화하여 필요한 회로를 구성한다 회로를 재구성하기 위해서 유전자 알고리즘을 사용한다. 유전자 알고리즘(Genetic Algorithm)은 전역적 탐색을 통하여 해를 구한다. 하지만 유전자 알고리즘은 많은 개체의 평가를 통하여 이루어지기 때문에 수행하는데 시간이 많이 소요된다. 이전의 연구에서 유전자 알고리즘 프로세서를 이용하여 진화하드웨어를 구성했다. 유전자 알고리즘 프로세서는 유연성이 떨어지고 범용적으로 사용하기 어렵다. 본 논문에서는 CPU를 이용하여 유전자 알고리즘 프로세서를 소프트웨어로 제어하는 방법을 제안한다 소프트웨어로 합성한 신호로 GAP의 동작을 제어하기 때문에 유연성을 가질 수 있다 FPGA에 CPU와 유전자 알고리즘 프로세서를 구현하여 one-chip 하드웨어를 구현한다.

  • PDF

A Study of Hardware Control on Web (웹을 이용한 하드웨어 제어에 관한 연구)

  • 최관순;전흥구;유홍진
    • Proceedings of the KAIS Fall Conference
    • /
    • 2003.06a
    • /
    • pp.279-280
    • /
    • 2003
  • 웹상에서 하드웨어를 제어하기 위한 인구로 기존의 스크립트 언어만으로 제어하였던 방법 대신에 자바를 이용하여 동적인 원격제어를 할 수 있는 시스템을 설계하였다. 이를 위해 서버측에 인터페이스와 LED, LCD, Switch 등을 연결하고 동작 상태를 클라이언트에서 자바애플릿으로 원격 제어할 수 있음을 보였다.

  • PDF

A Handling System of Software and Handware Alarm in ATM Switching Systme (HANbit ACE ATM 교환기의 소프트웨어 및 하드웨어 경보 처리 시스템)

  • Jang, J.D.;Kim, J.T.;Park, K.C.
    • Electronics and Telecommunications Trends
    • /
    • v.13 no.6 s.54
    • /
    • pp.34-45
    • /
    • 1998
  • HANbit ACE ATM 교환기에서 장애 상태의 경보 소스를 취합하기 위하여 소프트웨어에 의한 방법과 하드웨어에 의한 방법 두 가지를 병행하여 사용한다. 각 제어 장치가 가능한 자신의 제어 아래에 있는 자원에 대하여 소프트웨어에 의한 방법으로 경보 소스를 취합하고, 소프트웨어에 의한 방법으로 취합 불가능한 일부 하드웨어 장애 경보는 각각의 제어 장치가 직접 처리하며 하드웨어 경보 수집은 가능한 최소화 하였다. 본 고에서는 소프트웨어와 하드웨어에 의한 방법으로 수집된 장애 경보의 장애소스를 주기적으로 감시하여 장애가 발생한 경우 감지된 장애에 대한 장애 발생 위치 및 장애 내용을 출력, 장애 메시지로 운용자에게 알려주며, 아울러 그래픽 표현 기능을 이용한 가시장애, 멀티미디어를 사용한 가청장애로 장애표시를 하여 시스템 유지보수를 용이하게 하는 구조를 가지는 ATM 교환기의 소프트웨어 및 하드웨어에 의한 경보 처리 시스템에 대하여 논하였다.

Analysis on the Reliability of the Multi-Module Hardware Redundancy in the Fault Tolerant System (고장포용시스템에서의 다중 모듈 하드웨어 여분의 신뢰도 분석)

  • Hong, Tae-Hwa;Kim, Hag-Bae
    • Proceedings of the KIEE Conference
    • /
    • 1999.11c
    • /
    • pp.791-793
    • /
    • 1999
  • 제어 컴퓨터의 고장으로 인해 인명이나 재산에 치명적 영향을 미치는 safety-critical 실시간 시스템을 제어하고 모니터링하기 위해 디지털 컴퓨터의 사용은 점점 일반화되고 있다. 특히, VLSI 기술의 급격한 발달로 인해 하드웨어가 초소형화 되고 대량생산이 가능해진 현실에서 이러한 제어 컴퓨터의 극대화된 신뢰도 요구를 만족시키기 위해 막중한 하드웨어 여분(hardware redundancy)이 널리 사용되고 있는 실정이다. 본 논문에서는 N개의 다중 모듈(multi-module)로 이루어진 하드웨어 여분의 운영 모드를 분석하고 각 운영 모드에서 고장이 발생할 경우 모드의 전환과 그로 인한 신뢰도의 변화를 계산할 것이다. 그리고 간단한 시뮬레이션을 통해 전환된 여러 모드 중 가장 우수한 신뢰도를 갖는 모드를 평가하게 된다.

  • PDF

Design and Validation of Low-cost Flight Control Computer for Multi-rotor UAVs (저가 하드웨어 기반 멀티로터 비행제어 컴퓨터 설계 및 검증)

  • Lee, Dasol;Shim, David Hyunchul
    • Journal of the Korean Society for Aeronautical & Space Sciences
    • /
    • v.45 no.5
    • /
    • pp.401-408
    • /
    • 2017
  • This paper describes development and validation processes of a low-cost hardware based flight control computer designed for multi-rotor UAVs. The developed flight control computer controls multi-rotors stable and can handle complex flight missions using an integrated high-performance Linux computer. A complementary filter generates a navigation solution with 500 Hz, and a proposed observer significantly reduces measurement noise. A control algorithm utilizes a feed-forward term computed by a three-dimensional curve fitting method, and it increases tracking performance. The developed flight control system has been fully tested through several test flights, and it can apply to real flight environments.