• 제목/요약/키워드: 전력소모비

검색결과 577건 처리시간 0.026초

저전력 BIST를 위한 테스트 스케줄링 (Test Scheduling for Low Power BIST)

  • 배재성;손윤식;정정화
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2002년도 춘계학술발표논문집 (상)
    • /
    • pp.635-638
    • /
    • 2002
  • BIST(Built-In Self-Test)를 이용한 테스트 방식은 정상 동작 모드인 회로에 비해 테스트 모드에서 보다 많은 스위칭이 발생하고, 과도한 전력 소모에 의해 회로가 손상을 받을 수 있는 문제점을 갖고 있다. 본 논문은 test-per-clock BIST 구조에서 전력이 제한되어 있을 때 테스트 적용 시간과 총 에너지 소비를 최소화하기 위한 테스트 스케줄링 알고리즘을 제안한다. 제안된 방법은 테스트 세션을 구성함에 있어 각 세션에 포함되는 각 블록의 테스트 시작 시간을 동적으로 결정하여 기존의 알고리즘에 비하여 전력 소모와 전체 테스트 시간을 줄일 수 있다.

  • PDF

상향링크 Symbol의 Pilot 제어를 적용한 Wibro 시스템의 전력소비량 분석 (Power Consumption Analysis of the Wibro System Using Pilot Control of Uplink Symbol)

  • 최정훈;김남;남창섭
    • 한국콘텐츠학회논문지
    • /
    • 제6권8호
    • /
    • pp.1-7
    • /
    • 2006
  • 본 논문에서는 휴대인터넷 단말기의 전력소모를 최소화하여 Wibro 서비스를 제공받은 단말기의 사용시간을 증가시킬 수 있는 방안을 제안한다. 이에 Wibro 시스템의 전력소비량을 분석하였고 분석된 결과를 바탕으로 전력소모량을 감소시킬 수 있는 방안을 제시하였다. 제안된 시스템은 Symbol의 pilot수를 제어하여 단말기의 전력소모를 개선하는 방법으로 시뮬레이션을 통하여 성능을 분석하였다. 성능분석결과 제안된 방식을 사용하면 pilot수를 일정하게 보내는 기존의 시스템에 비하여 Symbol 당 pilot 수가 10% 감소하면 0.48dBm, 20% 감소하면 0.95dBm의 CINR을 감소시켜 단말기의 전력소비량을 감소시킬 수 있는 것으로 분석되었다.

  • PDF

Clock-gating 방법을 사용한 저전력 시스톨릭 어레이 비터비 복호기 구현 (Low-Power Systolic Array Viterbi Decoder Implementation With A Clock-gating Method)

  • 류제혁;조준동
    • 정보처리학회논문지A
    • /
    • 제12A권1호
    • /
    • pp.1-6
    • /
    • 2005
  • 본 논문에서는 trace-back systolic array Viterbi algorithm의 저전력 생존 메모리 구현에 관한 새로운 알고리즘을 소개한다. 이 알고리즘의 핵심 아이디어는 trace back 연산의 수를 줄이기 위하여 이미 생성된 trace-back routes를 재사용하는 것이다. 그리고 trace-back unit의 불필요한 switching activity가 발생하는 영역을 gate-clock을 사용하여 전력소모를 줄이는 것이다. Synopsys Power Estimation 툴인 Design Power를 이용하여 전력소모를 측정하였고, 그 결과 [1]의 논문에서 소개된 trace-back unit 비하여 평균 $40{\%}$ 전력감소가 있었고, $23{\%}$의 면적증가를 보였다.

파이프라인형 DPI 시스템에서 효율적인 소비전력 감소를 위한 동작주파수 설계방법 (Adaptive Frequency Scaling for Efficient Power Management in Pipelined Deep Packet Inspection Systems)

  • 김한수
    • 한국컴퓨터정보학회논문지
    • /
    • 제19권12호
    • /
    • pp.133-141
    • /
    • 2014
  • 여러 네트워크 보안기술 중 가장 효과적이고 신뢰할 수 있는 기술인 DPI 시스템에 쓰이는 파이프라인형 AC-DFA 구조에서, 효율적으로 전력 소모를 줄이는 방법을 제안하였다. 이는 메모리 접근 횟수가 전력 소모에 가장 큰 영향을 끼친다는 것과, 파이프라인형 AC-DFA의 스테이지 사용 횟수가 뒤쪽 스테이지로 갈수록 급격하게 감소한다는 관찰결과에 따른 것이다. 이에, 사용되지 않는 스테이지의 동작 클럭을 감소시켜 불필요하게 소모되는 전력을 줄이는 시스템을 구현하였다. 제안하는 방법을 적용한 DPI 시스템에 여러 종류의 문자열이 입력될 때의 전력 소모를 측정한 결과, 기존의 DPI 시스템에 비해 약 25 %의 전력 절감 효과를 가져왔다. 제안한 방법은 파이프라인형 DPI 구조 및 다중 패턴 문자열 검색의 어떤 응용에도 손쉽게 적용될 수 있을 것이다.

전력소모 저감을 위한 대기상태의 셋톱박스를 제어하는 방안 (Control Mechanism of a Set-Top Box in Standby State for Power Saving)

  • 박현호;변성원;정의석;박영수;이용태;류원
    • 한국방송∙미디어공학회:학술대회논문집
    • /
    • 한국방송공학회 2015년도 하계학술대회
    • /
    • pp.46-48
    • /
    • 2015
  • 본 논문은 외부 전원에 연결되었지만 본래의 용도(예: 셋톱박스인 경우 방송서비스 제공)로 사용되지 않는 대기상태에서도 기존 셋톱박스처럼 업데이트를 수행하면서도 기존의 셋톱박스에 비해 전력소모를 줄일 수 있는, 대기상태의 셋톱박스를 제어하는 방안을 제안한다. 본 논문의 제어방안은 셋톱박스로 전달되는 CPU 활성화 메시지를 이용하거나 메시지의 프로토콜의 일부만 분석하는 방법을 이용하여 셋톱박스 업데이트 필요 유무를 판별하는 방안으로 이는 낮은 CPU(Central Processing Unit) 연산 량만 필요로 하여 셋톱박스 전력소모 저감에 적합하다. 본 논문의 제어방안은 기존의 사업자 측면에서 대기상태 셋톱박스의 업데이트 편의성을 유지시키면서도 국가적 차원의 전력소모 저감에 기여를 할 것이다.

  • PDF

USN에서 에너지 효율성을 고려한 효과적인 클러스터 헤더 선출 알고리즘 (A Energy-Efficient Cluster Header Election Algorithm in Ubiquitous Sensor Networks)

  • 허태성
    • 한국컴퓨터정보학회논문지
    • /
    • 제16권10호
    • /
    • pp.197-203
    • /
    • 2011
  • 유비쿼터스 센서 네트워크(Ubiquitous Sensor Network)는 사람의 접근이 어려운 다양한 환경에 무선 센서들로 구성된 네트워크이다. 그러므로 센서 노드들은 스스로 라우팅 하는 네트워크로 구성되며, 전력(power) 교체가 어렵다는 특징을 가지고 있다. 따라서 전력 소모를 줄이는 다양한 연구가 이루어지고 있다. 일반적으로 클러스터를 이용한 계층적 구조의 라우팅 방식은 평면적 구조의 라우팅 방식에 비해 센서 노드들의 전력소모가 균등하며, 전력 소모가 적어 네트워크의 사용 주기가 길다. 본 논문은 초기 클러스터를 계속 유지하여 클러스터를 구성하는셋업 과정을 초기 한번만 함으로써 센서노드들의 에너지 소모를 줄이도록 하였으며, 다음 라운드의 헤더 선출은 클러스터내의 멤버 노드들 중 에너지가 가장 많은 노드를 선정함으로써 클러스터내의 모든 노드의 에너지 소모를 균등하게 하는 방법을 제안하였다. 이 방식은 클러스터의 모든 노드들의 에너지소모를 줄여 네트워크의 생명주기를 늘리며, 센서들의 에너지 소모를 균등하게 하여 에너지 홀(energy hole) 문제를 개선하고자 하였다. 본 제안방식의 타당성을 모의실험을 통해 확인하였다.

무선 저전력 통신을 위한 Sleep 모드의 세분화된 재정의 (Redefining the Sleep-mode Operation For Wireless Low-power Communication)

  • 김구원;박창윤
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2005년도 한국컴퓨터종합학술대회 논문집 Vol.32 No.1 (A)
    • /
    • pp.409-411
    • /
    • 2005
  • 이동 단말기 또는 센서 등이 사용하는 무선 통신에서는 통신에 소모되는 전력을 줄이는 문제가 중요시된다. 따라서 802.11 무선 LAN의 PSM과 같이, 대부분의 무선 통신 기술들은 일시적으로 NIC를 꺼서 전력소모를 줄이는 Sleep 모드 기능을 제공하고 있다. 그러나 Sleep 기간 동안 해당 단말로 보내져야할 트래픽이 다양한 형태로 발생할 수 있다는 점을 깊이 고려하지 않고 Sleep 모드의 동작을 정의하였으며, 그 결과 예상하지 못한 현상이 발생할 가능성이 상존한다. 본 연구에서는 이와 같은 현상의 예로서, 802.11의 PSM 노드에 발생할 수 있는 성능 반전과 에너지 소모를 통한 서비스 거부 공격을 제시한다. 또한 이와 같은 비정상적인 현상을 방지하는 방법으로서 기존의 Sleep을 폐쇄적(Closed) Sleep과 개방적(Open) Sleep으로 세분할 것을 제안한다.

  • PDF

IPTV 셋톱박스 환경에서 스트리밍 데이터 재생을 위한 전력 소모 감소 기법 (Low Power Consumption Technology for Streaming Data Playback in the IPTV Set-top Box)

  • 고영욱;양준식;김덕환
    • 전자공학회논문지CI
    • /
    • 제47권1호
    • /
    • pp.30-40
    • /
    • 2010
  • IPTV 셋톱박스에서 가장 많이 사용하는 저장장치인 하드디스크는 가격에 비해 저장용량이 크고 입출력 속도가 빠르지만 스핀들 모터의 기계적 동작으로 인해 전력 소모가 많다는 단점이 있다. 셋톱박스에서 스트리밍 데이터를 재생하기 위하여 하드디스크의 스핀들 모터는 최대 전력을 사용하는 활성모드를 계속 유지해야 한다. 본 논문에서는 스트리밍 데이터 재생 시 전력 소모를 감소시키는 오프셋-버퍼링(Offset-Buffering)과 다중모드 스핀-다운(Multi Mode Spin-Down) 기법을 제안한다. 오프셋-버퍼링은 사용자의 시청 패턴을 분석하고 분석된 결과를 통해 버퍼링을 하므로 스핀들 모터의 모드를 대기모드로 길게 유지할 수 있다. 또한 오프셋 버퍼의 크기에 따라 다양한 모드로 스핀-다운을 하여 전력 소모를 줄일 수 있다. 실험 결과 본 논문에서 제안한 오프셋-버퍼링과 다중모드 스핀-다운은 기존의 풀-버퍼링(Full-Buffering)보다 28.3% 전력 소모량을 감소시켰으며, 스핀-업 횟수를 12.5% 줄였다.

캐시 주소의 태그 이력을 활용한 에너지 효율적 고성능 데이터 캐시 구조 (An Energy Efficient and High Performance Data Cache Structure Utilizing Tag History of Cache Addresses)

  • 문현주;지승현
    • 정보처리학회논문지A
    • /
    • 제14A권1호
    • /
    • pp.55-62
    • /
    • 2007
  • 모바일 기기와 같이 배터리에 의존적인 시스템에서 사용되는 임베디드 프로세서는 총 소모 전력의 많은 부분을 캐시에서 소모한다. 본 논문에서는 임베디드 프로세서용 고성능 선인출 데이터캐시의 저전력화 방안을 연구하였다. 고성능 선인출 데이터캐시에서 메모리 참조명령의 수행에 앞서 참조예측의 결과로 발생하는 선인출 명령은 캐시 적중률을 높여 메모리 참조 시간을 단축하는 반면 선인출 명령의 수에 비례하여 전력 소모가 증가한다. 본 논문에서는 선인출 데이터캐시에 태그이력표(tag history table)를 구비하여 병렬태그탐색을 최소화함으로써 전력 소모를 줄이는 캐시 구조를 제안하였다. 실험을 통해 확인한 결과 제안한 데이터캐시 구조가 기존 데이터캐시 구조에 비하여 수행 시간과 전력 소모를 모두 줄일 수 있음을 확인하였다.

저전력을 고려한 IEEE 802.11 기반 위치 추적 시스템 (IEEE 802.11-based Power-aware Location Tracking System)

  • 손상현;백종찬;백윤주
    • 한국통신학회논문지
    • /
    • 제37권7B호
    • /
    • pp.578-585
    • /
    • 2012
  • GPS와 Wi-Fi를 이용한 위치 추적 시스템은 IEEE 802.11 기반으로 하는 다수의 AP들로 구성된 무선 네트워크 인프라가 구축되어 있는 환경에서 추가 비용 없이 이용 가능하여 다양한 응용분야에서 유용하게 활용될 수 있다. 기존의 시스템은 위치 추적용 태그의 단가가 비싼 범용 장치를 사용하였으며 전력소모를 위한 고려가 부족하였다. 본 논문에서는 기존의 GPS와 Wi-Fi를 이용한 저전력을 고려한 위치 추적 시스템을 제안한다. 먼저, 저전력 하드웨어 기반으로 위치 추적에 최적화된 태그를 설계하고 구현한다. 또한 구현한 태그가 저전력으로 동작할 수 있는 핸드오프 기법, 동작 모델을 제안한다. 제안하는 핸드오프 기법은 IEEE 802.11 표준 핸드오프 방식이 채널검색 동작 시 많은 송수신이 발생함에 따라 큰 전력소모가 발생하는 문제를 위치 정보를 활용하여 해결한다. 또한 제안하는 동작 모델은 절전모드와 duty cycle 개념을 사용하여 태그의 전력소모를 최소화하였다. 제안하는 시스템의 성능을 평가하기 위해 실제 환경을 모델링한 시뮬레이션을 수행하고 실제 측정한 태그의 각 동작에 따른 전류소비를 기반으로 전력소모량을 계산한다. 시뮬레이션 결과 제안하는 핸드오프 기법은 표준 핸드오프에 비해 약 59%, 제안하는 동작 모델의 경우 기본 동작 모델에 비해 약 98%의 전력소모를 줄일 수 있었다.