• 제목/요약/키워드: 웨이퍼 온도

검색결과 255건 처리시간 0.031초

TSV filling with molten solder (용융솔더를 이용한 TSV 필링 연구)

  • Ko, Young-Ki;Yoo, Se-Hoon;Lee, Chang-Woo
    • Proceedings of the KWS Conference
    • /
    • 대한용접접합학회 2010년도 춘계학술발표대회 초록집
    • /
    • pp.75-75
    • /
    • 2010
  • 3D 패키징 기술은 전기소자의 소형화, 고용량화, 저전력화, 높은 신뢰성등의 요구와 함께 그 중요성이 대두대고 있다. 이러한 3D 패키징의 연결방법은 와이어 본딩 또는 플립칩등의 기존의 방법에서 TSV(Through Silicon Via)를 이용하여 적층하는 방법이 주목받고 있다. TSV는 기존의 와이어 본딩과 비교하여 고집적도, 빠른 신호전달, 낮은 전력소비 등의 장점을 가지고 있어 많은 연구가 진행되고 있다. TSV의 세부 공정 중 비아필링(Via filling)기술은 I/O수 증가와 미세피치화에 따른 비아(Via) 직경의 감소 및 종횡비(Via Aspect Ratio)증가로 인해 기존 필링 공정으로는 한계가 있다. 기존의 비아 홀(Via hole)에 금속을 필링하기 위한 방법으로 전기도금법이 많이 사용되고 있으나, 전기도금법은 전기도금액 조성, 첨가제의 종류, 전류밀도, 전류모드 등에 따라 결과물에 큰 차이가 발생되어, 최적공정조건의 도출이 어렵다. 또한 20um이하의 비아직경과 높은 종횡비로 인하여 충진시 void형성등의 문제점이 발생하기도 한다. 본 연구에서는 용융솔더와 진공을 이용하여 비아를 필링시켰다. 이 방법은 관통된 비아가 형성된 웨이퍼 양단에 압력차를 주어, 작은 직경을 갖는 비아 홀의 표면장력을 극복하고, 용융상태의 솔더가 관통된 비아 홀 내부로 필링되는 방법이다. 관통 비아홀이 형성 된 웨이퍼 위에 솔더페이스트를 $250^{\circ}C$이상 온도를 가해 용융상태로 만든 후 웨이퍼 하부에 진공을 형성하여 필링하는 방법과 용융솔더를 노즐을 통하여 위쪽으로 유동시켜 그 위에 비아홀이 형성된 웨이퍼를 접촉하고 웨이퍼 상부에 진공을 형성하여 필링하는 방법으로 실험을 각각 실시하였다. 이 때, 웨이퍼 두께는 100um이하이며 홀 직경은 20, 30um, 웨이퍼 상부와 하부의 진공차는 약 0.02~0.08Mpa, 진공 유지시간은 1~3s로 실시하여 최적 조건을 고찰하였다. 각 조건에 따른 필링 후 단면을 전자현미경(FE-SEM)을 통해 관찰하였다. 실험 결과 0.04Mpa 이상에서 1s내의 시간에 모든 비아홀이 기공(Void)없이 완벽하게 필링되는 것을 관찰하였으며 이 결과는 기존의 방법에 비하여 공정시간을 감소시켜 생산성이 대폭 향상 될 수 있는 방법임을 확인하였다.

  • PDF

Deposition of thick free-standing diamond wafer by multi(7)-cathode DC PACVD method

  • 이재갑;이욱성;백영준;은광용;채희백;박종완
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 한국진공학회 1999년도 제17회 학술발표회 논문개요집
    • /
    • pp.214-214
    • /
    • 1999
  • 다이아몬드를 반도체용 열방산용기판 등으로 사용하기 위해서는 수백 $\mu\textrm{m}$ 두께의 대면적 웨이퍼가 요구된다. 이를 위해서 DC are jet CVD, MW PACVD, DC PACVD 등이 개발되어, 현재 4"에서 8"까지의 많은 문제를 일으키고 있다. 본 연구에서는 multi-cathode DC PACVD법에 의한 4" 다이아몬드 웨이퍼의 합성과 합성된 막의 특성변화에 대한 연구를 수행하였다. 또한, 웨이퍼의 휨과 crack 발생거동과 대한 고찰을 통래 휨과 crack이 없는 웨이퍼의 제작방법을 고안하였다. 사용된 음극의 수는 일곱 개이며, 투입된 power는 각 음극 당 약 2.5kW(4.1 A-600V)이었다. 사용된 기판의 크기는 직경 4"이었다. 합성압력은 100Torr, 가스유량은 150sccm, 증착온도는 125$0^{\circ}C$~131$0^{\circ}C$, 수소가스네 메탄조성은 5%~8%이었다. 합성 중 막에 인가되는 응력은 합성 중 증착온도의 변화에 의해 제어하였다. 막의 결정도는 Raman spectroscopy 및 열전도도를 측정을 통해 분석하였다. 성장속도 및 다이아몬드 peak의 반가폭은 메탄조성 증가(5%~8%)에 따라 증가하여 각각 6.6~10.5$\mu\textrm{m}$/h 및 3.8~5.2 cm-1의 분포를 보였다. 6%CH4 및 7%CH4에서 합성된 웨이퍼에서 측정된 막의 열전도도는 11W/cmK~13W/cmK 정도로 높게 나타났다. 막두께의 uniformity는 최대 3.5%로 매우 균일하였다. 막에 인가되는 응력의 제어로 직경 4"k 합성면적에서 두께 1mm 이상의 균열 및 휨이 없는 다이아몬드 자유막 웨이퍼를 합성할 수 있었다.다이아몬드 자유막 웨이퍼를 합성할 수 있었다.active ion에 의해 sputtering 이 된다. 이때 plasma 처리기의 polymer 기판 후면에 magnet를 설치하여 높은 ionization을 발생시켜 처리 효과를 한층 높여 주었다. 이 plasma 처리는 표면 청정화, 표면 etching 이 동시에 행하는 것과 함께 장시간 처리에 의해 표면에서는 미세한 과, C=C기, -C-O-의 극성기의 도입에 의한 표면 개량이 된다는 것을 관찰할 수 있다. OPP polymer 표면을 Ar 100%로 plasma 처리한 경우 C-O, C=O 등의 carbonyl가 발생됨을 알 수 있었다. C-O, C=O 등의 carbynyl polor group이 도입됨에 따라 sputter된 Al의 접착력이 향상됨을 알 수 있으며, TEM 관찰 결과 grain size도 상당히 작아짐을 알 수 있었다.onte-Carlo 방법으로 처리하였다. 정지기장해석의 경우 상용 S/W인 Vector Fields를 사용하였다. 이를 통해 sputter 내 플라즈마 특성, target으로 입사하는 이온에너지 및 각 분포, 이들이 target erosion 형상에 미치는 영향을 살펴보았다. 또한 이들 결과로부터 간단한 sputtering 모델을 사용하여 target으로부터 sputter된 입자들이 substrate에 부착되는 현상을 Monte-Carlo 방법으로 추적하여 성막특성도 살펴보았다.다.다양한 기능을 가진 신소재 제조에 있다. 또한 경제적인 측면에서도 고부가 가치의 제품 개발에 따른 새로운 수요 창출과 수익률 향상, 기존의 기능성 안료를 나노(nano)화하여 나노 입자를 제조, 기존의 기능성 안료에 대한 비용 절감 효과등을 유도 할 수 있다. 역시 기술적인 측면에서도 특수소재 개발에 있어 최적의 나노 입자 제어기술 개발 및 나노입자를 기능성 소재로 사용하여 새로운 제품의 제조와 고압 기상

  • PDF

Analysis of Temperature Distribution using Finite Element Method for SCS Insulator Wafers (유한요소법을 이용한 SCS 절연 웨이퍼의 온도분포 해석)

  • Kim, O.S.
    • Journal of Power System Engineering
    • /
    • 제5권4호
    • /
    • pp.11-17
    • /
    • 2001
  • Micronization of sensor is a trend of the silicon sensor development with regard to a piezoresistive silicon pressure sensor, the size of the pressure sensor diaphragm have become smaller year by year, and a microaccelerometer with a size less than $200{\sim}300{\mu}m$ has been realized, In this paper, we study some of the bonding processes of SCS(single crystal silicon) insulator wafer for the microaccelerometer. and their subsequent processes which might affect thermal loads. The finite element method(FEM) has been a standard numerical modeling technique extensively utilized in micro structural engineering discipline for design of SCS insulator wafers. Successful temperature distribution analysis and design of the SCS insulator wafers based on the tunneling current concept using microaccelerometer depend on the knowledge about normal mechanical properties of the SCS and $SiO_2$ layer and their control through manufacturing processes.

  • PDF

대기압 플라즈마 소스를 이용한 태양전지 도핑에 관한 연구

  • Park, Jong-In;Kim, Sang-Hun;Jo, Tae-Hun;Yun, Myeong-Su;Gwon, Gi-Cheong
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 한국진공학회 2014년도 제46회 동계 정기학술대회 초록집
    • /
    • pp.255.1-255.1
    • /
    • 2014
  • 태양전지 도핑공정은 대부분 퍼니스(furnace)도핑으로 제작된다. 퍼니스 도핑 공정은 고가의 장비와 유지 비용이 요구되며 국부적인 부분의 도핑은 제한적이다. 또한 도핑 시 온도와 공정 시간이 태양전지의 전기적 특성을 결정짓는 중요한 변수 이다. 그리하여 최근 많은 연구가 진행되는 대기압 플라즈마를 이용하여 도핑공정에 응용하고자 한다. 본 연구에서 대기압 방전 시 전원은 DC-AC 인버터를 사용하였다. 인버터의 최대 출력 전압은 최대 5kv, 주파수는 수십 KHz 이다. Ar 가스는 MFC(Mass Flow Controller)를 사용하여 조절하였다. 대기압 플라즈마를 이용한 태양전지 도핑 시 소스와 ground 거리에 따른 대기압 플라즈마의 방전을 열화상카메라(thermo-graphic camera, IR)로 온도의 변화 측정 및 광학적 발광분광법(Optical Emission Spectroscopy, OES)을 통해 불순물(질소, 산소)을 측정 하였다. 웨이퍼 도핑 후 생성된 웨이퍼를 측정 및 분석을 하였다.

  • PDF

Plasma Uniformity Numerical Modeling of Geometrical Structure for 450 mm Wafer Process System (450 mm 웨이퍼 공정용 System의 기하학적 구조에 따른 플라즈마 균일도 모델링 분석)

  • Yang, Won-Kyun;Joo, Jung-Hoon
    • Journal of the Korean Vacuum Society
    • /
    • 제19권3호
    • /
    • pp.190-198
    • /
    • 2010
  • Asymmetric model for plasma uniformity by Ar and $CF_4$ was modeled by the antenna structure, the diameter of chamber, and the distance between source and substrate for the development of plasma equipment for 450 mm wafer. The aspect ratio of chamber was divided by diameter, distance from substrate, and pumping port area. And we found the condition with the optimized plasma uniformity by changing the antenna structure. The drift diffusion and quasi-neutrality for simplification were used, and the ion energy function was activated for the surface recombination and etching reaction. The uniformity of plasma density on substrate surface was improved by being far of the distance between substrate wall and chamber wall, and substrate and plasma source. And when the antenna of only 2 turns was used, the plasma uniformity can improve from 20~30% to 4.7%.

Understanding of the effect of charge size to temperature profile in the Czochralski method (쵸크랄스키법에서 온도 프로파일에 대한 충진사이즈의 효과에 대한 이해)

  • Baik, Sungsun;Kwon, Sejin;Kim, Kwanghun
    • Journal of the Korean Crystal Growth and Crystal Technology
    • /
    • 제28권4호
    • /
    • pp.141-147
    • /
    • 2018
  • Solar energy has attracted big attentions as one of clean and unlimited renewable energy. Solar energy is transformed to electrical energy by solar cells which are comprised of multi-silicon wafer or mono-silicon wafer. Monosilicon wafers are fabricated from the Czochralski method. In order to decrease fabrication cost, increasing a poly-silicon charge size in one quartz crucible has been developed very much. When we increase a charge size, the temperature control of a Czochralski equipment becomes more difficult due to a strong melt convection. In this study, we simulated a Czochralski equipment temperature at 20 inch and 24 inch in quartz crucible diameter and various charge sizes (90 kg, 120 kg, 150 kg, 200 kg, 250 kg). The simulated temperature profiles are compared with real temperature profiles and analyzed. It turns out that the simulated temperature profiles and real temperature profiles are in good agreement. We can use a simulated profile for the optimization of real temperature profile in the case of increasing charge sizes.

청색과 녹색 GaN계 LED 및 LD소자를 이용한 자발 발광 시 효율 감소 현상에 대한 연구

  • Jeong, Gyu-Jae;Lee, Jae-Hwan;Han, Sang-Hyeon;Lee, Seong-Nam
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 한국진공학회 2014년도 제46회 동계 정기학술대회 초록집
    • /
    • pp.311-311
    • /
    • 2014
  • III-N계 물질로 이루어진 GaN 기반의 광 반도체는 직접 천이형 넓은 밴드갭 구조를 갖고 있기 때문에 적외선부터 가시광선 및 자외선까지를 포함한 폭 넓은 발광파장 조절이 가능하여 조명 및 디스플레이 관련 차세대 광원으로 많은 관심을 받고 있다. 하지만, GaN기반의 발광 다이오드는 많은 연구기관들의 오랜 연구에도 불구하고 고출력을 내는데 있어 여전히 많은 문제들이 존재한다. 그 중, 주입전류 증가에 따른 효율감소 현상은 출력을 저해하는 대표적인 요소로 알려져 있는데, 이전의 연구 결과에서 알려진 효율감소 현상의 원인으로 결정결함에 의한 누설전류, Auger 재결합, 이송자 넘침 현상 그리고 p-n접합부의 온도 상승 등의 현상이 알려져 있다 [1-2]. 하지만 여전히 주입 전류 증가에 따른 효율 감소 현상의 원인에 대해 명확한 해답은 없으며 아직도 많은 논의가 이루어 지고 있다. 따라서, 본 연구에서는 GaN기반의 청색 및 녹색 LD와 LED소자를 이용하여 주입전류 밀도의 변화에 따른 자발 발광 영역에서의 효율감소 현상의 원인을 규명하고 한다. 유기금속화학증착법(MOCVD)를 이용하여 c면 사파이어 위에 서로 다른 발광파장을 가지는 InGaN/GaN 다중양자우물구조의 질화물계 LED와 LD 박막을 제작하였으며 성장 구조에 의한 특성으로 인해 발생하는 효율 저하 현상을 방지하고자 InGaN/GaN으로 이루어진 다중양자우물층의 조성만 제어하여 청색과 녹색으로 발광하도록 하였다. 청색 및 녹색 LD 웨이퍼들을 이용하여 주입전류 증가에 따른 발광특성을 조사하기 위해 LD와 LED는 표준 팹 공정에 의해 제작되었다. 전계 발광 측정을 위해 상온에서 직류 전류를 주입하여 GaN계 청색 및 녹색 LED와 LD에 각 5 mA/cm2에서 50 mA/cm2까지 전류밀도를 증가시킴에 따라 LD 및 LED칩 형태에 상관없이 청색 LD와 LED의 파장은 약 465nm에서 약 458nm로 감소하였고 녹색 LD와 LED의 파장은 약 521nm에서 약 511~513 nm까지 단파장화가 발생했다. 이는 동일한 웨이퍼에 동일한 전류 밀도를 주입하였기 때문에 발생하는 것으로 판단된다. 그러나, 청색 LED의 효율은 50 mA/cm2에서 약 70%정도로 감소하고 반면 녹색 LED의 경우 동일한 전류밀도 하에 약 52%정도로 감소하였지만, 청색과 녹색 LD의 경우 동일한 전류 밀도의 범위 내에서 더욱 낮은 효율저하 현상을 나타내었다. 또한, 접합 온도를 측정한 바 청색소자가 녹색 소자에 비하여 낮은 접합 온도를 나타낼 뿐아니라, 청색 및 녹색 LD의 경우 LED 보다 낮은 접합 온도를 나타내고 있었다. 이는 InGaN 활성층의 In 조성이 증가할수록 비발광 센터에 의한 접합온도 상승 뿐 아니라, LD ridge 구조에서 더 많은 열이 방출되어 접합 온도가 감소될 수 있는 것으로 판단된다. 우리는 동일한 웨이퍼에 LED와 LD를 제작하였고, 동일한 전류 주입밀도를 인가하였기 때문에 LD와 LED의 효율 감소 현상의 차이는 이송자 넘침 현상, 결정 결함, 오제 재결합 등이 원인보다 활성층의 접합 온도 상승이 가장 큰 영향이 될 수 있을 것으로 판단된다.

  • PDF

Emitter passivation using chemical oxidation (화학적 산화막을 이용한 에미터 패시베이션에 관한 연구)

  • Boo, Hyun Pil;Kang, Min Gu;Kim, Young Do;Lee, KyungDong;Park, Hyomin;Tark, Sung Ju;Park, Sungeun;Kim, Dongwhan
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 한국신재생에너지학회 2010년도 춘계학술대회 초록집
    • /
    • pp.76.2-76.2
    • /
    • 2010
  • 질산 용액을 이용한 처리를 통해서 실리콘 웨이퍼 위에 누설 전류가 thermal oxidation 방법과 비슷한 수준의 얇은 실리콘 산화막을 형성할 수 있다. 이러한 처리 방법은 thermal oxidation에 비해서 낮은 온도에서 공정이 가능하다는 장점을 가진다. 이 때 질산 용액으로 68 wt% $HNO_3$을 쓰는데, 이 용액에만 넣었을 때에는 실리콘 산화막이 어느 정도 두께 이상은 성장하지 않는 단점이 있다. 그렇기 때문에 실리콘 웨이퍼를 68 wt% $HNO_3$에 넣기 전에 seed layer 산화막을 형성 시킨다. 본 연구에서는 p-type 웨이퍼를 phosphorus로 도핑해서 에미터를 형성 시킨 후에 seed layer를 형성 시키고 68 wt% $HNO_3$를 이용해서 에미터 위의 실리콘 산화막을 성장 시켰다. 이 때 보다 더 효과적인 seed layer를 형성 시키는 용액을 찾아서 실험하였다. 40 wt% $HNO_3$, $H_2SO_4-H_2O_2$, HCl-$H_2O_2$ 용액에 웨이퍼를 10분 동안 담그는 것을 통해서 seed layer를 형성하고, 이를 $121^{\circ}C$인 68 wt% $HNO_3$에 넣어서 실리콘 산화막을 성장시켰다. 이렇게 형성된 실리콘 산화막의 특성은 엘립소미터, I-V 측정 장치, QSSPC를 통해서 알아보았다.

  • PDF