• 제목/요약/키워드: 에러검출

검색결과 270건 처리시간 0.022초

VLIW 프로세서를 위한 소프트에러 검출 및 수정 기법 (Soft Error Detection & Correction for VLIW Architecture)

  • 이운영;이종원;허인구;권용인;이경우;백윤흥
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2011년도 추계학술발표대회
    • /
    • pp.9-10
    • /
    • 2011
  • 임베디드 시스템에서 저전력 공급, 칩사이즈 축소, 낮은 노이즈 마진 등 설계기법이 날로 향상됨에 따라 소프트에러가 기하급수적으로 늘어나고 있다. 본 논문에서는 VLIW 아키텍처에서 치명적인 오류를 일으키는 이런 소프트에러들을 검출하고 수정하는 기법을 제안하고자 한다.

Xilinx 7-Series FPGA의 소프트 에러에 대한 가용성 분석 (Availability Analysis of Xilinx 7-Series FPGA against Soft Error)

  • 류상문
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2016년도 추계학술대회
    • /
    • pp.655-658
    • /
    • 2016
  • 고성능 디지털 회로 구현에 매우 많이 사용되는 Xilinx사의 7-Series FPGA(Field Programmable Gate Array)는 configuration memory가 SRAM 기반으로 제작되어 configuration memory에 소프트 에러(soft error)가 발생하는 경우 FPGA는 오동작하게 된다. Xilinx사에서 제공하는 SEM(Soft Error Mitigation) Controller를 이용하면 configuration memory에서 발생하는 소프트 에러의 영향을 줄일 수 있다. SEM Controller는 FPGA의 configuration memory 영역에 추가된 ECC(Error Correction Code)와 CRC(Cyclic Redundancy Code) 기능을 이용하여 configuration memory에 발생한 소프트 에러를 감지하여 필요시 partial reconfiguration 과정을 수행하여 FPGA의 기능을 소프트 에러 발생 이전으로 복구한다. 본 논문에서는 Xilinx사의 7-Series FPGA에서 SEM Controller를 이용하여 configuration memory의 소프트 에러를 검출하고 정정할 때 FPGA의 신뢰도를 가용성(availability) 관점에서 분석한다. 이를 위해 SEM Controller의 소프트 에러 정정 성능에 따른 가용성 함수를 유도하고 그 효과를 검토한다. 연구 결과는 소프트 에러가 발생하는 환경에서 동작하는 SRAM 기반 FPGA의 신뢰성 예측에 사용할 수 있을 것으로 기대된다.

  • PDF

레퍼런스 클록이 없는 3.125Gbps 4X 오버샘플링 클록/데이터 복원 회로 (3.125Gbps Reference-less Clock/Data Recovery using 4X Oversampling)

  • 이성섭;강진구
    • 대한전자공학회논문지SD
    • /
    • 제43권10호
    • /
    • pp.28-33
    • /
    • 2006
  • 본 논문은 시리얼 링크를 위한 레퍼런스 클록이 없고 4x 오버샘플링 방식의 위상 및 주파수 검출기 구조를 갖는 하프 레이트 클록 및 데이터 복원 회로를 제안하였다. 위상 검출기는 4개의 업/다운 신호를 생성함으로써 위상 에러를 검출하고, 주파수 검출기는 위상 검출기 출력에 의해 만들어진 업/다운 신호를 이용하여 주파수 에러를 검출한다. 그리고 위상 검출기와 주파수 검출기의 여섯 개 신호는 전하 펌프로 흘러 들어가는 전류의 양을 조절한다. 네 개의 차동 버퍼로 구성된 VCO는 4x 오배샘플링을 위한 8개의 클록을 생성한다. 0.18um CMOS 공정을 사용하였고, 실험 결과 제안된 회로는 3.125Gbps의 속도로 클록과 데이터를 복원해 낼 수 있었다. 제안된 구조의 PD와 FD를 사용하여 24%의 넓은 트래킹 주파수 범위를 가진다. 측정된 클록의 지터(p-p)는 약 14ps였다. CDR은 1.8v의 단일 전원 공급기를 사용하였고, 전력소모는 약 140mW이다.

Error Correction Code를 이용한 워터마킹 방법과 성능분석 (Watermarking Method using Error Correction Code and its Performance Analysis)

  • 심혁재;전병우
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2001년도 제14회 신호처리 합동 학술대회 논문집
    • /
    • pp.239-242
    • /
    • 2001
  • 영상에 워터마크를 삽입하는 것을 통신채널의 입장에서 해석한다면 워터마크는 신호로, 영상은 잡음으로 모델링이 가능하다. 따라서 이러한 잡음 속에서 신호에 대한 에러를 최소화하는 것이 워터마크의 추출을 최대화하는 것이라 할 수 있다. 통상적으로 Error Correction Code는 에러가 많은 통신채널에서 많이 이용되기 때문에 워터마킹 방법에서도 효과를 기대할 수 있다. 본 논문에서는 DCT 기반의 구간화 워터마킹 방법에 Turbo code를 이용하여 강인성 면에서의 향상된 성능을 실험 결과로 보이며, Turbo code의 해밍거리를 이용하여 워터마킹의 보다 효율적인 검출 방법을 제안한다.

  • PDF

PC기반 영상처리 보드를 이용한 BGA 자동 검사 시스템 (A Visual Inspection System for Defects of BGA using PC-Based Image Processing Board)

  • 배기태;이칠우
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 1998년도 가을 학술발표논문집 Vol.25 No.2 (2)
    • /
    • pp.535-537
    • /
    • 1998
  • 본 논문에서는 이진화된 영상에서의 2차원 정보와 그레이 영상에서의 3차원 프로파일 정보를 이용하여 BGA의 불량 상태를 시각적으로 검사하는 시스템에 대해서 기술한다. BGA의 결함을 자동으로 판정하기 위해 사용된 알고리즘은 이진 영상에서의 특징점들과 그레이영상의 3차원 프로파일 정보를 이용한 모델 정합 기술을 이용한다. 두가지 단계를 분리 검사함으로써 생산라인에서 초기에 에러를 검출해낼 수 있는 잇점이 있다. 그러나 조명이 열악한 경우에는 에러 인식율이 낮아진다.

  • PDF

NHPP 분포를 이용한 S/W의 초기 에러 예측 (initial error estimation of software by NHPP distribution)

  • 장원석;최규식
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 1999년도 가을 학술발표논문집 Vol.26 No.2 (1)
    • /
    • pp.569-571
    • /
    • 1999
  • 소프트웨어의 신뢰도는 하드웨어의 신뢰도와 고장메타니즘이 다르므로 하드웨어의 신뢰도 모델을 그대로 이용할 수 없다. 소프트웨어의 신뢰도를 추정하기 위한 방법은 그동안 Jelinski-Moranda(JM) 모델을 비롯하여 많은 기법이 연구되었다. 그러나, 아직까지 만족하다고 인정할 만한 신뢰도모델링은 개발되지 않았다. 본 연구에서는 소프트웨어의 테스트를 통하여 검출되는 에러 개수의 추세를 가지고 비제차포아송과정(NHPP)의 파라미터를 찾아 신뢰도함수를 구하고자 하며, 아울러, 테스트중단시간을 결정하고자 한다. 파라미터를 찾는 방법은 maximum likelihood estimate(MLE) 기법을 이용하며, 테스트 중단시간은 구해진 파라미터를 신뢰도 함수에 대입하여 결정한다.

  • PDF

에러 심볼 검출기를 이용한 주파수 도약용 비트 동기방식 (The Bit Synchronizer of the Frequency Hopping System using The Error Symbol Detector)

  • 김정섭;황찬식
    • 전자공학회논문지S
    • /
    • 제36S권7호
    • /
    • pp.9-15
    • /
    • 1999
  • 본 논문에서는 주파수 도약 방식 시스템에 적합한 비트 동기 방식을 제안한다. 제안한 비트 동기 방식은 에러 심볼 검출기를 고안하여 이를 기존의 디지털 루프 필터와 결합한 ADPLL 방식이다. 제안된 비트 동기방식은 홉류트 잡음과 임펄스 잡음 등과 같은 잡음 구간에서는 비트 추적을 억제함으로써 디지털 루프 필터의 성능을 향상시키고, 주파수 도약 시스템에서의 동기 확률을 개선시켰다. 모의 실험 결과, 제안한 비트 동기 방식이 기존의 방식에 비해서 더욱 개선된 성능을 보여줌을 입증하였다.

  • PDF

위상에러를 고려한 DS/CDMA시스템의 PN 부호 획득에 관한 연구 (A Study on the PN code Acquisition for DS/CDMA System over Phas-Error)

  • 정남모
    • 한국컴퓨터정보학회논문지
    • /
    • 제7권3호
    • /
    • pp.128-134
    • /
    • 2002
  • 본 논문에서는 나카가미-m 확률밀도함수를 이용하여 페이딩 환경을 고려한 DS/CDMA시스템의 PN 부호 획득(acquisition)에 대한 성능을 분석하였다. 성능 분석은 PN 부호 획득 시간에 영향을 미치는 검출확률(detection Probability) $P_D$와 오경보확률(false alarm probability) $P_{FA}$에 대한 식을 유도하여 시뮬레이션으로 입증하였다. 그 결과 위상 에러를 보정하기 위하여 PLL의 이득을 높이고 레이크 수신기를 동시에 적용할 경우 PN 부호의 검출확률 $P_D$는 개선되었고, 오경보확률 $P_{FA}$는 감소하여 PN 부호의 동기 획득 성능을 개선시킬 수 있음을 입증하였다.

  • PDF

동영상에서 실시간 얼굴검출에 관한 연구 (A Study on Real-time Face Detection in Video)

  • 김형균;배용근
    • 한국컴퓨터정보학회논문지
    • /
    • 제15권2호
    • /
    • pp.47-53
    • /
    • 2010
  • 본 논문은 동영상에서 실시간 얼굴검출을 위하여 Residual Image 검출과 색상정보를 이용한 얼굴검출 기법을 제안하였다. 제안된 기법은 동영상에서 빠른 처리 속도와 높은 얼굴 검출율을 나타냈으며 기울어진 얼굴영상에 대한 보정작업을 통하여 검출 에러율을 줄였다. 실시간으로 전송된 동영상에서 검출의 대상이 되는 정지영상을 추출한다. 추출된 영상은 기울어진 얼굴검출을 위한 window회전 알고리즘을 사용하고 이렇게 보정된 영상은 얼굴 검출에 필요한 특징을 추출하기 위해 AdaBoost알고리즘을 사용하여 실시간으로 얼굴이 검출된 영상을 획득하게 된다.

MC-DS/CDMA 시스템을 위한 다중 사용자 검출에 관한 연구 (A Study on Multiuser Detector for MC-DS/CDMA System)

  • 우대호;조남현;장병건;윤태성;변윤식
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2001년도 제14회 신호처리 합동 학술대회 논문집
    • /
    • pp.919-922
    • /
    • 2001
  • 다중 반송파를 사용하는 직접 확산 코드 분할 다중 접속 방식에서는 다중 사용자들에 의해서 시스템의 성능에 영향을 미치는 문제인 다중 사용자 간섭이 발생된다. 이 문제를 해결하기 위해서 사용된 기법이 다중 사용자 검출이다. 기존 방안으로 부공간 최소 평균 제곱 에러 다중 사용자 검출기가 존재한다. 이 검출기는 정확한 타이밍과 채널에 대한 정보가 필요하다. 이에 이점을 극복하기 위해서 부공간 MMSE 구조에 적응 구조를 더하여 검출 능력을 향상 시키고자 하였다. 모의 실험 결과 제안된 검출기가 기존 검출기 보다 BER 10/sup -3/ 기준에서 약 0.5[dB]의 신호대 잡음 이득을 얻을 수 있음을 나타내고 있다. 따라서 제안된 검출기가 기존 검출기보다 더 나은 성능을 지니고 있음을 알 수 있다.

  • PDF