• Title/Summary/Keyword: 실리콘 나노결정

Search Result 120, Processing Time 0.03 seconds

에틸렌 원료가스를 이용한 단일벽 탄소나노튜브의 저온합성

  • Jo, Seong-Il;Jeong, Gu-Hwan
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2015.08a
    • /
    • pp.239.1-239.1
    • /
    • 2015
  • 1차원 탄소나노재료이며 한 겹의 흑연을 말아 놓은 형태인 단일벽 탄소나노튜브(Single-walled carbon nanotubes, SWNTs)는 감긴 형태에 따라 반도체성, 금속성 성질을 나타내는 특이성과 우수한 기계적 성질을 지니고 있어 광범위한 분야로 응용이 기대되어왔다. 이러한 SWNTs의 응용가능성을 실현시키기 위해서는 보다 경제적, 산업적인 면에서 손쉬운 합성방법의 개발이 필요한 실정이다. SWNTs의 합성 방법들로는 아크방전법과 레이저 증발법, 그리고 열화학기상증착법(Thermal chemical vapor deposition, TCVD) 등이 이용되었다. 이 중 TCVD법은 대면적의 균일한 CNTs를 합성할 수 있다는 장점이 있다. 그러나 탄화수소가스를 효율적으로 분해하기 위하여 $800^{\circ}C$ 이상의 고온 공정이 요구되며, 이는 경제적, 산업적인 면에서 사용이 제한적이다. 따라서 저결함, 고수율의 SWNTs를 저온합성 할 수 있는 공정의 개발이 지속적으로 필요하다. 본 연구에서는, TCVD법을 이용하여 에틸렌 원료가스로 SWNTs의 저온합성 가능성을 확인하였다. 합성을 위한 기판과 촉매로는 실리콘 산화막 기판(SiO2/Si wafer)에 철 나노입자를 지닌 ferritin을 스핀코팅 후 산화하여 이용하였다. 저온합성 공정의 변수로는 합성온도와 원료가스인 에틸렌의 분율을 설정하여, 변수가 SWNTs의 결정성과 수율에 미치는 영향을 고찰하였다. 합성된 SWNTs의 분석의 용이함과 손지기(Chirality)의 제어를 위하여 나노 다공성 물질인 제올라이트(Zeolite)를 보조 기판으로 사용하였다. 실험결과 에틸렌 원료가스로 합성한 SWNTs는 $700^{\circ}C$ 부근의 저온에서도 합성이 가능함을 확인하였다. 또한 에틸렌 원료가스의 분율과 합성시간의 정밀한 제어를 통해 SWNTs의 합성온도를 더욱 감소시키는 것도 가능할 것으로 예상된다.

  • PDF

Effect of water vapor on the growth of carbon nanotubes by thermal chemical vapor deposition (탄소나노튜브의 열화학기상 합성에 미치는 수분 첨가의 영향)

  • Jeon, Hong-Jun;Kim, Young-Rae;Lee, Nae-Sung
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2008.11a
    • /
    • pp.415-415
    • /
    • 2008
  • 수분을 첨가한 열화학기상증착으로 $850^{\circ}C$에서 길게 수직 성장한 다중벽 탄소나노튜브를 합성하였다. 실리콘 웨이퍼에 열 증착기로 Al 15 nm를 입히고 그 위에 촉매 층으로 Fe 0.5 nm 를 증착한 기판을 사용하였다. 탄소나노튜브의 성장에는 분위기 가스로 Ar을, 성장 가스로 $C_2H_2$를 사용하였다. 이들 가스를 이용한 합성 중에 약 100 ppm 전후의 수분을 첨가함으로써 탄소나노튜브의 성장 길이를 10 배 가량 증가시켰다. 이것은 합성 중의 수분 첨가로 인해 금속촉매 입자들의 활동성이 증가하였기 때문이다. 수분의 첨가량를 달리하여 합성한 탄소나노튜브의 길이와 정렬도를 관찰하기 위해 주사전자현미경 (scanning electron microscopy, SEM)을 이용하였고, 탄소나노튜브의 정확한 지름과 벽의 개수를 파악하기 위해 투과전자현미경 (transmission electron microscopy)을, 결정성을 파악하기 위해 Raman 분광기를 사용하였다.

  • PDF

Effect of DC Bias on the Growth of Nanocrystalline Diamond Film over Poly-Silicon Substrate (DC Bias가 다결정 실리콘 기판 위 나노결정 다이아몬드 박막의 성장에 미치는 영향)

  • Kim, Seon-Tae;Gang, Chan-Hyeong
    • Proceedings of the Korean Institute of Surface Engineering Conference
    • /
    • 2016.11a
    • /
    • pp.180-180
    • /
    • 2016
  • 보론이 도핑된 $3{\times}3cm$ 크기의 p 형 다결정 실리콘 기판의 표면을 경면연마한 후, 다이아몬드 입자의 seeding을 위해 슬러리 중 다이아몬드 분말의 입도를 5 nm로 고정하고 초음파 전처리 공정을 진행한 후, 다이아몬드 박막을 증착하였다. 다이아몬드 증착은 Microwave Plasma Chemical Vapor Deposition 장비를 이용하였으며, 공정 조건은 초기 진공 $10{\times}10^{-3}Torr$, 공정 가스 비율 $Ar:CH_4=200:2$, 가스 유량 202 sccm, 공정압력 90 Torr, 마이크로웨이브 파워 600 W, 기판 온도 $600^{\circ}C$이었다. 기판에 DC bias 전압을 인가하는 것을 공정 변수로 하여 0, -50, -100, -150, -200 V로 변화시켜가며, 0.5, 1, 2, 4 h 동안 증착을 진행하였다. 주사전자현미경과 XRD, AFM, 접촉각 측정 장비를 이용하여 증착된 다이아몬드 입자와 막의 특성을 분석하였다. 각 bias 조건에서 초기에는 다이아몬드 입자가 형성되어 성장되었다가 시간이 증가될수록 연속적인 다이아몬드 막이 형성되었다. Table 1은 각 bias 조건에서 증착 시간을 4 h까지 변화시키면서 얻은 다이아몬드 입자 또는 박막의 높이(두께)를 나타낸 것이다. 2 h까지의 공정 초기에는 bias 조건의 영향을 파악하기 어려운데, 이는 bias에 의한 과도한 이온포격으로 입자가 박막으로의 성장에 저해를 받는 것으로 사료된다. 증착시간이 4 h가 경과하면서 -150 V 조건에서 가장 두꺼운 막이 성장되었다. 이는 기판 표면을 덮은 다이아몬드 박막 위에서 이차 핵생성이 bias에 의해 촉진되기 때문으로 해석된다. -200 V의 조건에서는 오히려 막의 성장이 더 느렸는데, 이는 Fig. 1에 보이듯이 과도한 이온포격으로 Si/diamond 계면에서 기공이 형성된 것과 연관이 있는 것으로 보인다.

  • PDF

Surface energy modification of SiOxCyHz film using low temperature PECVD by controlling the plasma process for HMDS precursor with hydrogen gas (수소 기체와 HMDS 프리커서의 저온 PECVD공정을 통한 실리콘옥사이드 박막의 표면에너지 개질)

  • Lee, Jun-Seok;Jin, Su-Bong;Choe, Yun-Seok;Choe, In-Sik;Han, Jeon-Geon
    • Proceedings of the Korean Institute of Surface Engineering Conference
    • /
    • 2012.11a
    • /
    • pp.165-166
    • /
    • 2012
  • 표면의 젖음성은 어플리케이션의 매우 중요한 점으로, 이것은 표면에너지와 표면의 조도에 의해 결정된다. 표면의 젖음성을 낮추기 위하여 저온 PECVD 공정을 통해 초소수성 박막을 만들었다. $SiO_xC_yH_z$ 필름을 만들기 위하여 RF power을 사용하였고, HMDS (hexamethyl-disilazane) precursor과 함께 수소 기체를 통해 증착하였다. 이 실험에서는 수소와 RF power를 변수로 진행하였고, 이것은 소수성 박막의 표면에너지를 변화시켰다. 필름을 합성한 후 contact angle measurement 및 AFM을 사용해 표면에너지와 표면조도를 관찰하였다. 또한 필름의 화학적 결합을 알기 위해 FT-IR을 이용하였다. 여기에서 표면의 에너지는 표면의 조도와 화학적 결합상태에 의해서 영향을 받았음을 알 수 있었다.

  • PDF

Resonant wavelength control of an Si-based photonic crystal nanocavity (실리콘 기반 광자결정 나노 공진기의 공진 파장 제어)

  • Song, Bong-Sik;Asano, T;Noda, S.
    • Proceedings of the Optical Society of Korea Conference
    • /
    • 2008.07a
    • /
    • pp.329-330
    • /
    • 2008
  • We experimentally demonstrate resonant-wavelength control of a series of an Si-based photonic crystal nanocavity. The cavities show a linear dependence on these parameters, a 1 nm increase of lattice constant leading to 4.2 nm increase of the resonant wavelength. The results have a small standard deviation of wavelength 1.1 nm between samples on a single chip.

  • PDF

ICPCVD를 이용하여 저온 증착된 나노 결정질 실리콘 기반 박막트랜지스터의 전기적 특성 향상을 위한 플라즈마 처리

  • Choe, U-Jin;Jang, Gyeong-Su;Baek, Gyeong-Hyeon;An, Si-Hyeon;Park, Cheol-Min;Jo, Jae-Hyeon;Lee, Jun-Sin
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2011.08a
    • /
    • pp.343-343
    • /
    • 2011
  • 저온에서의 Thin Film Transistor (TFT) 혹은 Nonvolatile memory (NVM) 등의 MOS 구조 소자들의 높은 전기적 특성에 관한 연구들이 진행 되면서 mobility와 stability 그리고 구조화의 용이성에 대한 연구가 진행됨에 따라 amorphous silicon의 결정화를 통해 전기적 특성을 향상 시킨 Nanocrystalline silicon (nc-Si)/Microcrystalline silicon (${\mu}c$-Si)에 대한 연구가 관심을 받고 있다. 본 논문에서는 ${\leq}300^{\circ}C$에서 Inductively coupled plasma chemical vapor deposition를 이용한 TFT을 제작하였다. 가스비, 온도, 두께에 따른 결정화 정도를 Raman spectra를 통해 확인한 후 Bottom gate와 Top gate 구조의 TFT를 제작 하고 결정화에 따른 전기적 특성 향상과 그의 덧붙여 플라즈마 처리를 통한 특성 향상을 확인 하였다.

  • PDF

ZnO Nanostructure Characteristics by VLS Synthesis (VLS 합성법을 이용한 ZnO 나노구조의 특성)

  • Choi, Yuri;Jung, Il Hyun
    • Applied Chemistry for Engineering
    • /
    • v.20 no.6
    • /
    • pp.617-621
    • /
    • 2009
  • Zinc oxide (ZnO) nanorods were grown on the pre-oxidized silicon substrate with the assistance of Au and the fluorine-doped tin oxide (FTO) based on the catalysts by vapor-liquid-solid (VLS) synthesis. Two types of ZnO powder particle size, 20nm, $20{\mu}m$, were used as a source material, respectively The properties of the nanorods such as morphological characteristics, chemical composition and crystalline properties were examined by X-ray diffraction (XRD), energy-dispersive X-ray spectroscopy (EDX) and field-emission scanning electron microscope (FE-SEM). The particle size of ZnO source strongly affected the growth of ZnO nanostructures as well as the crystallographic structure. All the ZnO nanostructures are hexagonal and single crystal in nature. It is found that $1030^{\circ}C$ is a suitable optimum growth temperature and 20 nm is a optimum ZnO powder particle size. Nanorods were fabricated on the FTO deposition with large electronegativity and we found that the electric potential of nanorods rises as the ratio of current rises, there is direct relationship with the catalysts, Therefore, it was considered that Sn can be the alternative material of Au in the formation of ZnO nanostructures.

Pentacene 이용한 2차원 전이금속 칼코게나이드 물질(MoS2, WSe2)의 도핑 현상 연구

  • Jo, Hang-Il;Jo, Seo-Hyeon;Park, Jin-Hong
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2015.08a
    • /
    • pp.202.2-202.2
    • /
    • 2015
  • 현재 반도체 산업 전반에 걸쳐 사용되고 있는 실리콘등의 3차원 반도체 물질은 반도체 공정 기술의 발전에 따른 물질적인 한계에 부딪히고 있다. 이러한 물질적인 한계를 극복하기 위하여 Graphene과 같은 2차원 물질 중 전이금속 칼코게나이드 화합물(TMD)의 반도체 특성이 뛰어나 실리콘 등을 대체할 차세대 나노 반도체 물질로 활발한 연구가 이루어지고 있다. 특히 기존 반도체를 도핑시키기 위하여 사용되었던 이온 주입 공정은 TMD의 결정구조에 심각한 손상을 가하여 이를 대체할 새로운 도핑 방법에 대한 연구가 활발히 이루어지고 있다. 우리는 이번 연구에서 기존에 유기반도체 물질로 연구되었던 pentacene을 도핑층으로 활용하고 Raman 분광법 및 전기 측정 등을 통하여 TMD물질이 금속화 되지 않는 정도의 매우 낮은 p형 도핑 현상을 확인하였다. 또한 시간에 따른 측정을 통하여 pentacene의 p형 도핑현상이 필름 증착 직후에는 미약하지만 시간이 지나면서 점점 강해지는 것을 발견하였다.. 이는 도핑현상이 pentacene의 구조에 의해 주로 일어나는 것으로 시간이 지남에 따라 대기중의 수분에 의해 생성된 pentacene 산화물들이 도핑 현상을 증가 시키는 원인으로 보인다.

  • PDF

The formation of electrode using inkjet print for buried contact cell (Buried Contact Cell 제작을 위한 잉크젯 프린팅 전극 형성)

  • Ryu, Han-Hee;Bae, So-Ik
    • Proceedings of the KIEE Conference
    • /
    • 2011.07a
    • /
    • pp.1326-1327
    • /
    • 2011
  • 결정질 태양전지 제작 시 실리콘 기판 표면의 전극형성은 주로 스크린 프린트를 이용하여 형성되고 있다. 이는 squeeze 와 실리콘 기판과의 직접 접촉으로 인하여 기판의 파손이 야기 될 수 있으며, 보다 미세한 전극 형성이 어려운 단점이 있다. 본 연구에서는 비접촉식 잉크젯 프린팅을 이용한 태양전지의 전극형성에 관하여 기술하였으며, 고효율 태양전지를 제작하기 위해 레이저를 이용한 grooving 형성과 전극의 패턴에 따른 반사방지막층 제거를 통하여 Buried contact cell 제작을 연구하였다. 이를 통해 전극의 선 폭을 $45{\mu}m$로 구현하였으며, 나노 크기의 입자 형태를 띤 Ag 잉크를 이용하여 인쇄하였다.

  • PDF

Charge retention characteristics of silicon nanocrystals embedded in $SiN_x$ layer for non-volatile memory devices (비휘발성 메모리를 위한 실리콘 나노 결정립을 가지는 실리콘 질화막의 전하 유지 특성)

  • Koo, Hyun-Mo;Huh, Chul;Sung, Gun-Yong;Cho, Won-Ju
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2007.06a
    • /
    • pp.101-101
    • /
    • 2007
  • We fabricated floating gate non-volatile memory devices with Si nanocrystals embedded in $SiN_x$ layer to achieve higher trap density. The average size of Si nanocrystals embedded in $SiN_x$ layer was ranging from 3 nm to 5 nm. The MOS capacitor and MOSFET devices with Si nanocrystals embedded in $SiN_x$ layer were analyzed the charging effects as a function of Si nanocrystals size.

  • PDF