• 제목/요약/키워드: 소형 전자부품

검색결과 167건 처리시간 0.031초

마이크로 접합 기술의 전망과 동향 (Trend and Vision of Micro Joining Technology)

  • 강문진;강봉용;김종훈;김정한
    • Journal of Welding and Joining
    • /
    • 제22권4호
    • /
    • pp.7-11
    • /
    • 2004
  • 현재 우리나라의 주력산업은 자동차, 선박, 항공 및 건설/토목과 같은 거시적인 산업과 전자, 반도체, 정보통신과 같은 미시적인 산업으로 나눌 수 있다. 이들 산업에 있어서 접합기술의 역할은 각종 부품 및 제품을 제조하는데 필요한 핵심 조립기술을 제공하는 것이다. 현대의 국제 산업의 큰 흐름을 살펴보면 첨단 ITㆍ나노 기술의 급속한 개발과 더불어 이들 기술을 응용한 부ㆍ제품들이 다기능, 소형 경량화 되어 가는 추세에 있다.(중략)

소형자동창고 물류시스템의 지능적 설계방법에 관한 연구 (A Design Procedure of Material Handling and Storage Systems for Micro-load AS/RS)

  • Eom, Jae Kyun;Kim, Seong Tae
    • 산업경영시스템학회지
    • /
    • 제22권50호
    • /
    • pp.75-90
    • /
    • 1999
  • 이 논문은 전자 부품 조립산업에서의 통합 물류 시스템의 효율적인 선택과 최적의 설계를 위해 객체지향형 전문가 시스템과 해석적 모델을 결합한 방법론을 제시한다. 물류시스템의 선택과 설계 (마이크로로드 AS/)RS 선정)를 위해 지능형 물류시스템 (IMHSS:Intelligent Material Handling and Storage System)을 개발하여, 그 결과를 시뮬레이션 결과와 비교함으로써 지능형 물류시스템 모델의 적합성을 나타내고자 한다.

  • PDF

Bonding Film을 이용한 Flexible 부품 내장형 기판 제작에 관한 연구 (The Study on Flexible Embedded Components Substrate Process Using Bonding Film)

  • 정연경;박세훈;김완중;박성대;이우성;이규복;박종철;정승부
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2009년도 하계학술대회 논문집
    • /
    • pp.178-178
    • /
    • 2009
  • 전자제품의 고속화, 고집적화, 고성능이 요구되어짐에 따라 IC's 성능 향상을 통해 패키징 기술의 소형화를 필요로 하고 있어 소재나 칩 부품을 이용해 커패시터나 저항을 구현하여 내장시키는 임베디드 패시브 기술에 대한 연구가 많이 진행되어 지고 있다. 본 연구에서는 3D 패키징이 가능한 flexible 소재에 능, 수동 소자를 내장하기 위한 다층 flexible 기판 공정 기술에 대한 연구를 수행하였다. 기판제작을 위해 flexible 소재에 미세 형성이 가능한 폴리머 필름을 접착하였고 flexible 위에 후막 저항체 패턴을 퍼|이스트를 이용하여 형성하였다. 또한, 능동소자 내장을 위해 test chip을 제작하여 플립칩 본더를 이용해 flexible 기판에 접합한 후에 bonding film을 이용한 build up 공정을 통해 via를 형성하고 무전해 도금 공정을 거쳐 전기적인 연결을 하였다. 위의 공정을 통해 앓고 가벼울 뿐만 아니라 자유롭게 구부러지는 특성을 갖고 있는 능, 수동 소자 내장형 flexible 기판의 변형에 따른 전기적 특성을 평가하였다.

  • PDF

마이크로 웨이브 응용을 위한 Iterdigital 캐패시터의 시뮬레이션 및 특성분석 (The Simulation and Characterization of Interdigital Capacitor for Microwave Applications)

  • 우태호;윤상오;고중혁
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2008년도 하계학술대회 논문집 Vol.9
    • /
    • pp.353-353
    • /
    • 2008
  • 트랜지스터 속도는 현저하게 향상되어지는 반면에 RFICs(RF integrated circuits)는 대용량화, 고속화, 고집적화, 소형화, 고 효율화 온칩(on-chip) 수동소자의 부재에 의해 발전을 이루지 못하였다. 즉, 최근 전자기기의 집적화, 초소형화 됨에 따라 실장 밀도를 높이기 위해 부품의 소형화가 강하게 요구되는 동시에 Radio Frequency(RF)에서 이용가능한 수동소자인 capacitor를 개발하고자 본 논문에서는 손가락 모양(interdigital configuration)을 갖는 RF capacitor를 Ansoft사의 HFSS를 이용하여 이상적인 S-parameter, 정전용랑(capacitance), 손실계수(loss tangent)를 도출하고자 한다. 680um의 $Al_2O_3$ 기판에 BST doped MgO을 30um, Chromium과 gold를 각각 5um로 증착시켰다. 핑거 개수 (n, number), 핑거 길이(1, length), 핑거 간격(g, gap), 핑거 너비(w, width)를 변화 시켜가면서 이상적인 결과 값에 가까운 모양 (interdigital configuration)을 얻을 수 있었다. 핑거 수 3 개 일 때 입력 값에 대하여 손실 없는 출력 값(투과값)을 갖는 $S_{21}$이 1.5GHz에서 6dB이하로 떨어졌으며 핑거 간격이 줄고 핑거 너비가 커지고 핑거길이가 커질수록 높은 캐패시턴스 값을 갖는 것을 확인 할 수 있었다.

  • PDF

중대형 금형, 부품에 대한 고밀도 플라즈마 질화처리 상용화기술 연구 (Research of High-density Plasma Nitriding Commercializing for Medium & Large Size Mold and Part)

  • 문종철;조규영;전영하
    • 한국표면공학회:학술대회논문집
    • /
    • 한국표면공학회 2015년도 춘계학술대회 논문집
    • /
    • pp.30-30
    • /
    • 2015
  • 가전 전자 제품의 대형화 추세와 함께 사용 금형 역시 정밀대형화가 추진되고 있다. 금형의 대형화로 인해 금형표면에 대한 경화 및 내마모 표면처리에 대한 중요성이 더욱 증대되고 있는 상황인 바, 본 연구에서는 고밀도 이온에 의한 플라즈마 질화처리 기술을 활용하여 금형 사용에 있어 충분한 내구성의 확보와 열 변형 최소화, 후 가공비용의 절감, 기타 금형용 상용화 질화처리 전반에 대한 연구를 진행하였다. 그 결과 금형 소재의 저변형 처리를 위한 적정 에너지 조건, 소형 금형 부품의 고품위 처리를 위한 저비용 공정 기술, 금형 생산 상용화 효율 향상을 위한 가열 및 냉각 공정 개선 성과를 확보할 수 있었다.

  • PDF

부품배치에 따른 DC/DC 컨버터의 Emission 특성분석 (Analysis of Emission Characteristics of DC/DC Converter by Component Placement)

  • 박진홍
    • 한국산학기술학회논문지
    • /
    • 제19권2호
    • /
    • pp.639-643
    • /
    • 2018
  • 전자 시스템이 소형화, 이동성의 요구에 따라 전력 변환의 필요성이 계속 증가하고 있다. 또한 전력 변환에는 전력 효율과 함께 전력 변환시스템의 소형화를 위해 적용하는 스위칭에 의한 잡음으로부터 시스템 안정성이 보장되어야 한다. 따라서 전력 변환시 스위칭 잡음을 감소시킬 수 있는 대책이 필수적이다. 본 논문에서는 DC/DC Buck Converter회로를 구성하였고, reference plane을 갖는 4층 PCB 회로 구조에서 부품의 배치를 변경할 경우 발생하는 스위칭 잡음특성을 비교 분석하였다. 또한, Reference Plane을 제거한 양면 PCB회로 구조에서 부품 배치를 달리하였을 경우 스위칭 잡음 특성을 각각 시뮬레이션으로 비교 분석하였다. 그 결과 4층 PCB회로 구조에서는 Current return path에 따라 Radiated Emission 특성이 12dB, Conducted Emission 특성이 7~8dB 감소됨을 확인하였다. 또한 양면 PCB회로 구조에서는 Conducted Emission이 20~25dB 감소됨을 확인하였다. 이로써 전력 변환 회로를 설계할 경우 Current return path의 구성에 따라 잡음 특성을 향상시킬 수 있음을 확인하였다.

Sn-3.5Ag BGA 솔더 조인트의 전기적, 기계적 신뢰성에 관한 연구 (A Study on electrical and mechanical reliability assessment of Sn-3.5Ag solder joint)

  • 성지윤;이종근;윤재현;정승부
    • 대한용접접합학회:학술대회논문집
    • /
    • 대한용접접합학회 2009년 추계학술발표대회
    • /
    • pp.80-80
    • /
    • 2009
  • 패키징 구조의 발전이 점차 중요한 문제로 대두되어, 칩의 집적 기술의 발전에 따라 실장기술에서도 고속화, 소형화, 미세피치화, 고정밀화, 고밀도화가 요구되고있다. 최근 선진국을 중심으로 전자 전기기기 및 부품의 실장기술에서도 환경 친화적인 기술을 요구함에 따라, 저에너지 공정 및 무연 실장 기술에 대한 연구가 활발하게 진행되고 있다. 기존의 SOP(Small Out-line Package), QFP(Quad Flat Package) 등은 소형화, 다핀화, 고속화, 실장성에 한계가 있기 때문에, SMT(Surface Mount Technology) 형식으로 된 BGA(Ball Grid Array)가 휴대형 전화를 비롯한 기타 전자 부품 실장에 널리 사용되고 있다. BGA ball shear 법은 BGA 모듈의 생산 및 취급 중에 발생할지도 모르는 기판에 수평으로 작용하는 기계적인 전단력에 BGA solder ball이 견딜 수 있는 정도를 측정하기 위해 사용되는 시험법이다. 전단 시험에 의한 전단 강도의 측정 외에 전기전도도 측정, 파면 관찰, 이동거리(displacement), 유한요소 해석법 등을 병행하여 시험법의 신뢰성 향상에 대한 연구가 이루어지고 있다. 본 실험에서는 지름이 $500{\mu}m$인 Sn-3.5Ag 솔더볼을 이용하여 세라믹 기판을 접합하여 BGA 패키지를 완성하였다. 상부 기판에 솔더볼을 정렬시켜 리플로우 방법으로 접합 한 후 솔더볼이 접합된 상부 기판과 하부 기판을 접합 하여 시편을 제작하였다. 접합된 시편들은 $150^{\circ}C$에서 0~800시간 열처리를 실시하였고, 열처리를 하면서 각각 $3{\times}10^2A/cm^2,\;5{\times}10^3A/cm^2$의 전류를 인가하였다. 시편들을 전단 시험기를 이용하여 솔더볼의 기계적 특성 평가를 하였으며, 계면 반응을 관찰하였다.

  • PDF

$BaO-Nd_2O_3-TiO_2$ 계의 저온소성을 위한 인삼염계의 프릿영향 (Effect of Phosphate Glass frits on BNT system for LTCC)

  • 정병해;한태희;김유진;김형순
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2003년도 춘계학술발표강연 및 논문개요집
    • /
    • pp.71-71
    • /
    • 2003
  • 최근 통신용 전자부품의 소형화, 저가격화, 고기능화의 요구가 점점 더 증대되고 있으며 이를 위해서 기판의 배선밀도를 높이는 것과 개별 부품 또는 모듈의 크기와 무게를 줄이는 것이 절실히 필요하다. 본 연구에서는 저융점의 phosphate계 유리 프릿의 첨가를 통해 LTCC (Low Temperature Co-fired Ceramic) 에 적용 가능한 조성을 개발하고자 하였다. 마이크로파 용 유전재료로서 널리 사용되고있는 BNT (BaO-Nd$_2$O$_3$-TiO$_3$) 계 세라믹스에 저융점 유리 프릿의 양을 10-30wt% 범위로 변화시키면서 900-110$0^{\circ}C$ 범위에서 소결하여 이에 따른 수축률 변화와 상대밀도의 변화를 조사하였다 유리 프릿으로 P$_2$O$_{5}$-ZnO-BaO-Nd$_2$O$_3$ 계, P$_2$O$_{5}$-SnO-ZnO 계 2가지 조성의 유리를 사용하였다 그 결과로 소결체의 상대밀도는 소성온도가 900-110$0^{\circ}C$ 로 증가함에 따라 85-96% 로 증가하였고, 그 수축률은 소결온도 100$0^{\circ}C$ 에서 급격히 증가하였다. 이러한 결과는 저온 동시소성 세라믹 조성의 사용을 위해 좋은 결과가 예상된다.

  • PDF

Constrained Sintering 공정에 의한 K7.6/K65 이종접합 Embedded Capacitor의 제조 및 특성 (Fabrication and Properties of Heterostructure (K7.6/K65) Embedded Capacitor by Constrained Sintering Process)

  • 조태현;조현민;김준철;김동수;강남기
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2006년도 추계학술대회 논문집 Vol.19
    • /
    • pp.194-195
    • /
    • 2006
  • 개인 휴대 통신 기기의 급속한 발달로 인해 부품의 소형화, 고집적화가 중요한 요소로 대두되고 있으며 이를 위해서는 모듈내부에 3차원적인 수동소자의 내장이 가능한 LTCC (Low Temperature Co-fired Ceramics) 공정이 각광받고 있다. Embedded Capacitor를 제조하기 위해 유전율이 7.6과 6.5인 LTCC 재료를 이종접합 하여 제조하였으며 이종재료의 수축거동 차이에 의한 camber가 발생하였다. 이를 해결하고 또한 고주파 부품용 정밀회로 패턴을 구 현하기 위해 PLAS 방식의 Constrained Sintering 공정을 적용하여 camber 문제를 해결하였으며 capacitance 값이 두 이종재료의 유전율과 1:1로 비례하지 않았는데 이는 유전율 65 tape에 잔존하는 기공 때문으로 판단되며 미세구조로써 확인하였다.

  • PDF