• 제목/요약/키워드: 비선형 어레이

검색결과 53건 처리시간 0.027초

FOURIER TRANSFORM을 이용한 비평면형 마이크로스트립 어레이 안테나의 복사패턴 해석 (Analysis of the Radiation Pattern of a Microstrip Array Antenna on a Non-Planar Surface by using FOURIER TRANSFORM)

  • 고광태;구연건
    • 한국통신학회논문지
    • /
    • 제15권9호
    • /
    • pp.785-795
    • /
    • 1990
  • 임의의 반경을 갖는 원통의 내곡면 및 외곡면 표면에 밀착하여 호형(弧形, arc array)으로 배열된 마이크로스트립 어레이 안테나의 원거리 복사패턴에 관하여 Fourier Transform을 이용하는 근사법을 제시한다. 실효개구면을 호의 끝점을 잇는 평면으로 정의하면, 곡면 안테나는 실효개구면 평면위에 위상이 다른 비주기 배열로 근사화될 수 있음을 보였으며, 평면형에 대하여 표준화된 실효개구면비가 1.0-0.9인 범위에서 근사법에 의한 해석이 타당함을 확인하였다. 실효개구면 배열에서 위상 변화는 곡면과 개구면 사이의 비선형적 경로차에 기인하는 것으로 해석하였으며, 특히 곡률 반경이 호의 길이보다 5배 이상일 때는 Fourier Transform Method에서 scale factor의 변화만으로 해석이 가능하였다. 근사법에 의한 계산 결과는 -40dB의 측정범위에서 좌표변화법 및 실험결과와 잘 일치하였으며, 근사법과 좌표변환법에 의한 계산에서 반전력각(half power angle)의 차이는 실효개구면비가 0.9이상에서 5'미만이었다.

  • PDF

$CF(2^m)$상의 LSD 우선 곱셈을 위한 새로운 시스톨릭 어레이 (A New Systolic Array for LSD-first Multiplication in $CF(2^m)$)

  • 김창훈;남인길
    • 한국통신학회논문지
    • /
    • 제33권4C호
    • /
    • pp.342-349
    • /
    • 2008
  • 본 논문에서는 암호 응용을 위한 $CF(2^m)$상의 새로운 디지트 시리얼 시스톨릭 곱셈기를 제안한다. 제안된 곱셈기는 연속적인 입력 데이터에 대해 ${\lceil}m/D{\rceil}$ 클럭 사이클마다 곱셈 결과를 출력한다. 여기서 D는 선택된 디지트 크기이다. 기존에 제안된 구조들은 선형의존성 때문에 디지트 크기 D가 증가하면 최대 처리기 지연시간 역시 선형으로 증가하지만 제안된 곱셈기는 이진트리 형태의 내부 구조를 가지기 때문에 D에 대해 로그단위로 증가한다. 따라서 제안된 구조는 기존에 제안된 디지트 시리얼 시스톨릭 곱셈기에 비해 계산지연을 상당히 감소시킨다. 뿐만 아니라 제안된 곱셈기는 규칙성, 모듈성, 단방향 신호 흐름의 특성을 가지기 때문에 VLSI 구현에 매우 적합하다.

Development of Detector Performance Test system and Characterization of CCD Camera

  • Yu, Young Sam;Park, Chan;Park, Sung-Joon;Choi, Seonghwan;Jeong, Woong-Seob
    • 천문학회보
    • /
    • 제43권1호
    • /
    • pp.49.3-49.3
    • /
    • 2018
  • 가시광 CCD나 HxRG 등의 적외선 어레이 디텍터는 천문관측기기를 구성하는 핵심부품으로, 관측기기의 종합 성능 결정에 중요한 영향을 미친다. 따라서 디텍터의 성능을 정확하게 진단하는 것은 관측기기의 성능을 예측하거나 유지 또는 개선하는데 중요한 요소가 된다. 한국천문연구원은 최근에 디텍터 성능을 직접적으로 측정할 수 있는 광전자 시스템을 구축하고 장치를 구동하기 위한 소프트웨어를 자체 개발하였다. 본 시스템을 기반으로 Andor iKon-M 카메라 CCD의 시스템 게인, 최대 포화전자수, 감도, 비선형성, 양자효율, 암전류, 읽기 잡음, 불량 픽셀의 특성을 측정하였으며 특히, 양자효율의 경우 디텍터의 구동 온도에 따라 파장별로 2%에서 30% 이상까지 편차가 발생하는 것을 확인하였다. 본 연구는 디텍터의 성능 평가와 그 중요성에 대하여 논의한다.

  • PDF

RSA 암호 시스템을 위한 고속 멱승 처리기 (A High Performance RSA Modular Exponentiator with Pipelining)

  • 이석용;정용진
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2000년도 봄 학술발표논문집 Vol.27 No.1 (A)
    • /
    • pp.24-26
    • /
    • 2000
  • 본 논문에서는 RSA 암호 시스템의 핵심 과정인 모듈로 멱승(Modular Exponentiation) 연산에 대한 새로운 하드웨어 구조를 제시한다. 기존의 몽고메리 알고리즘을 사용하였지만 다른 논문들이 Dependence Graph를 수직으로 매핑(Mapping)한 것과는 달리 여기서는 수평으로 매핑하여 1차원 선형 어레이(linear array) 구조를 구성하였다. 본 논문에서 사용한 방법의 장점은 결과가 시리얼(serial)로 나와서 바로 입력으로 들어갈 수 있기 때문에 100%의 처리율(throughput)을 이룰 수 있고, 수직 매핑 방식에 비해 절반의 클럭 횟수로 연산을 해낼 수 있다는 점이다. 또한 내부 계산 구조의 지역성(Locality) , 규칙성(Regularity) 및 모듈성(Modularity) 등으로 인해 실시간 고속 처리를 위한 VLSI 구현에 적합하다.

  • PDF

초음파 파라메트릭 어레이 트랜스듀서용 고효율 전원 및 전력 증폭기 설계 (Design of High Efficiency Power Supply and Power Amplifier for Ultrasonic Parametric Array Transducer)

  • 김진영;최승수;김인동;문원규
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2015년도 전력전자학술대회 논문집
    • /
    • pp.149-150
    • /
    • 2015
  • 압전 마이크로머신 초음파 트랜스듀서(Piezoelectric micro-machined ultrasonic transducers)는 DC 바이어스 전압을 인가해야 구동되는 특성을 가지고 있다. 따라서 초음파 트랜스 듀서를 구동하기 위한 전력증폭기는 DC 바이어스 전압이 요구되므로 기존의 전력증폭기에 비해 효율이 매우 낮아지게 된다. 이를 해결하기 위해 본 논문에서는 압전 마이크로머신 초음파 트랜스듀서를 구동하기 위한 고효율 전력증폭기를 제안한다. 전력증폭기는 AMP부와 전원부로 나뉘며, AMP부는 Class B Amp를 사용하여 높은 증폭 선형성을 갖는다. 전원부는 Amp를 구동하기위한 DC-DC converter가 에너지 회수 동작을 하므로 전력증폭기의 효율을 높일 수 있다. 본 연구에서는 압전 마이크로머신 초음파 트랜스듀서를 구동하기 위한 전력증폭기 회로를 제시하고 시뮬레이션과 실험을 통해 동작 특성을 검증한다.

  • PDF

합성구경 기반의 교차어레이를 이용한 실시간 3차원 초음파 영상화 기법 : I. 구형파 송신 방법 (Real-Time 3D Ultrasound Imaging Method Using a Cross Array Based on Synthetic Aperture Focusing: I. Spherical Wave Transmission Approach)

  • 김강식;송태경
    • 대한의용생체공학회:의공학회지
    • /
    • 제25권5호
    • /
    • pp.391-401
    • /
    • 2004
  • 이차원 위상 어레이 변환자를 이용하는 실시간 3차원 영상 시스템은 많은 수의 채널 수를 가지기 때문에 고 비용의 매우 복잡한 빔집속부를 사용하여야 한다. 또한 각 주사선에 대해 초음파를 매번 송수신해야 하므로 볼륨 레이트 또한 낮게 된다. 이를 해결하기 위해 기존에 제안된 교차어레이를 이용한 3차원 영상화 기법은 실시간 3차원 영상을 위한 고속 주사가 가능하고 측방향으로는 동적집속이 가능하지만, 고도방향으로는 송신집속깊이를 제외하고는 고도방향의 해상도가 저하된다는 문제점이 있다. 이러한 문제점을 극복하기 위해 본 논문에서는 합성구경 기반의 교차 어레이를 사용한 3차원 영상화 기법을 제안한다. 제안한 방법에서는 고도방향으로 놓인 일차원 송신어레이의 각 변환소자를 한번에 하나씩 순차적으로 송신하고, 반사된 신호들을 측방향으로 놓인 일차원 수신어레이의 모든 변환소자를 이용하여 수신하게 된다. 수신시 측방향으로는 동적집속, 고도방향으로는 합성구경 기법을 이용하여 빔을 집속함으로써 모든 영상 점에 대해 측방향과 고도방향 모두 동적집속된 효과를 얻을 수 있다. 또한, 제안한 방법은 고도방향으로 합성구경 기법을 이용함으로써 송신어레이 변화소자 개수만큼의 초음파 송수신 과정을 통해 관심 영역의 입제영상을 임의의 요구되는 단면영상 수를 이용하여 구성할 수 있다. 제안한 방법을 통해 기존의 고정집속 기반의 교차어레이를 이용한 3차원 영상화 기법과 비교하여 측방향으로는 동일하고 고도방향으로는 훨씬 우수한 해상도의 영상을 획득할 수 있음을 컴퓨터 모사실험을 통해 점증하였다. 또한 동반논문에서는 제안한 방법에 비해 송신전력과 고도방향 해상도를 더욱 향상시킬 수 있는 선형파면 기반의 합성구경 기법을 제안한다.

파이프라인 구조의 고속 RSA 암호화 칩 설계 (Design of a Pipelined High Performance RSA Crypto_chip)

  • 이석용;김성두;정용진
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제28권6호
    • /
    • pp.301-309
    • /
    • 2001
  • 본 논문에서는 RSA 암호 시스템의 핵심 과정인 모듈로 멱승 연산에 대한 새로운 하드웨어 구조를 제시한다. 본 방식은 몽고메리 곱셈 알고리즘을 사용하였으며 기존의 방법들이 데이터 종속 그래프(DG : Dependence Graph)를 수직으로 매핑한 것과는 달리 여기서는 수평으로 매핑하여 1차원 선형 어레이구조를 구성하였다. 그 결과로 멱승시에 중간 결과값이 순차적으로 나와서 바로 다음 곱셈을 위한 입력으로 들어갈 수 있기 때문에 100%의 처리율(throughput)을 이룰 수 있고, 수직 매핑 방식에 비해 절반의 클럭 횟수로 연산을 해낼 수 있으며 컨트롤 또한 단순해지는 장점을 가진다. 각 PE(Processing Element)는 2개의 전가산기와 3개의 멀티플렉서로 이루어져 있고, 암호키의 비트수를 k비트라 할 때 k+3개의 PE만으로 파이프라인구조를 구현하였다. 1024비트 RSA데이터의 암호 똔느 복호를 완료하는데 2k$^2$+12k+19의 클럭 수가 소요되며 클럭 주파수 100Mhz에서 약 50kbps의 성능을 보인다. 또한, 제안된 하드웨어는 내부 계산 구조의 지역성(locality), 규칙성(regularity) 및 모듈성(modularity) 등으로 인해 실시간 고속 처리를 위한 VLSI 구현에 적합하다.

  • PDF

다중 인코히어런트 평면파의 도래각 추정을 위한 고분해능 알고리즘 (High-Resolution Algorithm for Direction Finding of Multiple Incoherent Plane Waves)

  • 김영수;이성윤
    • 한국통신학회논문지
    • /
    • 제24권9A호
    • /
    • pp.1322-1328
    • /
    • 1999
  • 본 논문에서는 등간격 선형어레이로 입사하는 다중 인코히어런트 평면파의 도래각을 추정하기 위하여 신호부각법과 결합된 MUSIC(SE-MUSIC)을 제안한다. 제안된 SE-MUSIC 알고리즘은 다음 두 가지 과정을 중심으로 이루어진다. (i) 먼저 이상적인 공분산행렬이 갖는 특성을 가지며 Frobenius norm 면에서 추정된 공분산행렬에 가장 가까운 부각된 행렬을 찾고 (ii) 다음으로 부각된 행렬에 MUSIC 방법을 적용하여 입사신호의 도래각을 추정한다. 낮은 신호대 잡음비 환경에서도 제안된 SE-MUSIC이 기존의 MUSIC보다 분해능면이나 통계적 성능 면에서 우수한 성능을 제공함을 컴퓨터 시뮬레이션을 통하여 알 수 있었다.

  • PDF

GF(2m)상의 MSD 우선 알고리즘 기반 디지트-시리얼 곱셈기 (A Digit Serial Multiplier Over GF(2m)Based on the MSD-first Algorithm)

  • 김창훈;김순철
    • 정보처리학회논문지A
    • /
    • 제15A권3호
    • /
    • pp.161-166
    • /
    • 2008
  • 본 논문에서는 유한체 GF($2^m$)상의 다항식 기저를 이용한 디지트 시리얼 시스톨릭 곱셈기를 제안한다. 제안된 곱셈기는 MSD(Most Significant Digit) 우선 곱셈 알고리즘에 기반하며, 연속적인 입력 데이터에 대해 "m/D" 클럭 사이클마다 곱셈 결과를 출력한다. 여기서 D는 선택된 디지트 크기이다. 기존에 제안된 구조들은 선형의존성 때문에 디지트 크기 D가 증가하면 최대 처리기 지연시간 역시 선형으로 증가하지만 제안된 곱셈기는 이진트리 형태의 내부 구조를 가지기 때문에 D에 대해 로그단위로 증가한다. 따라서 제안된 구조는 기존에 제안된 디지트 시리얼 시스톨릭 곱셈기에 비해 계산지연시간을 상당히 감소시킨다. 뿐만 아니라 제안된 곱셈기는 높은 규칙성, 모듈성, 단방향 신호 흐름의 특성을 가지기 때문에 VLSI 구현에 매우 적합하다.

다중 밸브를 이용한 디지털 희석 소자 (Digital Dilution Chip Based on Use of Selective Inter-well Valve Control)

  • 이동우;조영호
    • 대한기계학회논문집A
    • /
    • 제34권5호
    • /
    • pp.535-539
    • /
    • 2010
  • 본 논문에서는 시료의 희석비를 조절할 수 있는 $2{\times}6$ well 어레이 디지털 희석소자를 제안한다. 본 소자는 정해진 체적을 가지는 Well 의 경계면에 경계밸브(Inter-well Valve)를 설치하고, 이를 선택적으로 개폐하여 구조적 변경 없이 희석비를 조절할 수 있다. 제안된 희석소자는 희석비를 선형 또는 지수적으로 희석 오차 17% 이내에서 조절 할 수 있을 뿐만 아니라, 희석된 시료의 체적을 정확하게 제어하여 이종시료와 17.7% 오차 이내에서 희석된 시료를 반응시킬 수 있다.